SU1585791A2 - Цифровой дискриминатор - Google Patents

Цифровой дискриминатор Download PDF

Info

Publication number
SU1585791A2
SU1585791A2 SU4600986A SU4600986A SU1585791A2 SU 1585791 A2 SU1585791 A2 SU 1585791A2 SU 4600986 A SU4600986 A SU 4600986A SU 4600986 A SU4600986 A SU 4600986A SU 1585791 A2 SU1585791 A2 SU 1585791A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
excitation
discriminator
decoder
switch
Prior art date
Application number
SU4600986A
Other languages
English (en)
Other versions
SU1585791A (ru
Inventor
Геннадий Срулевич Вайсман
Татьяна Александровна Мелик-Шахназарова
Михаил Николаевич Штейнберг
Original Assignee
Азербайджанский Институт Нефти И Химии Им.М.Азизбекова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Азербайджанский Институт Нефти И Химии Им.М.Азизбекова filed Critical Азербайджанский Институт Нефти И Химии Им.М.Азизбекова
Priority to SU4600986A priority Critical patent/SU1585791A2/ru
Application granted granted Critical
Publication of SU1585791A2 publication Critical patent/SU1585791A2/ru
Publication of SU1585791A publication Critical patent/SU1585791A/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относится к информационно-измерительной и вычислительной технике и может найти применение в системах регистрации и обработки импульсных сигналов, при построении функциональных генераторов и цифровых анализаторов спектра и является усовершенствованием известного цифрового дискриминатора по а.с. N 951292. Целью изобретения является расширение области применения за счет возможности сохранения возбуждения предшествующего выхода в течение заданного интервала. Дискриминатор содержит счетчики 2, 6, схему 5 сравнения, дешифратор 7, коммутатор 4, переключатели 3 уровня дискриминации. Дискриминатором осуществляется последовательное возбуждение выходов триггеров, длительность которого определяются кодами, записанными в соответствующих переключателях. При этом возбуждение очередного выхода не приводит к снятию возбуждения с предшествующего выхода. 1 ил.

Description

W
ел.
00
ел -vj
со
N)
Изобретение относитс  к информаци- онно измерительной и вычислительной технике, может быть использовано в системах регистрации и обработки импульсных сигналов, а также при построении функциональных генераторов и цифровых анализаторов спектра и  вл етс  дополнительным к авт. св. Р 951292.
Целью изобретени   вл етс  расши- рение области применени  цифрового дискриминатора- за счет обеспечени  возможности сохранени  возбуждени  предшествующего выхода в течение заданного интервала времени, определ е- мого элементом задержки.
На чертеже представлена функцио- нальна  схема цифрового дискриминатора .
Цифровой дискриминатор содержит информационный вход 1, счетчик 2, переключатели 3 , 3, ..., 3 уровней дискриминацией, коммутатор 4, схему 5 сравнени , выходной счетчик 6, дешифратор 7, элемент 8 задержки, группу триггеров 9 , 9 , ..., 9, выходы 10 и дополнительные выходы 11 цифрового дискриминатора.
Устройство работает следующим образом .
В исхЬдньп момент счетчики 2 и 6 обнулены, триггеры 5 также установлены в нулевое состо ние.
Нулевое состо ние счетчика 6 соответствует подключению переключател  З коммутатором 4 к второй группе входов схемы 5 сравнени .
С целью исключени  возможности возбуждени  в исхбдный момент выхода триггера 9 должна осуществл тьс  бло - кировка включени  этого триггера до момента начального пуска системы.
Эта блокировка может быть реализована различными способами, например подачей соответствующего сигнала на управл ющий вход дешифратора 7 (например , входы Wp, W дешифратора К155ИДЗ).
Еще одним способом реализации блокировки может быть включение элемента И между первым выходом дешифратора 7 и входами S, D триггера 9 . На второй вход этого элемента И подаетс  сигнал блокировки. При пуске системы осуществл етс  сн тие сигнала блокировки, триггер 9 включаетс  и преобразованна  исследуема  величина в виде унитарного кода по информационному вхо
Q
5
Q
j
0
5
ду 1 подаетс  на информационный вход счетчика 2.
При ра вен стве кодов на выходах разр дов счетчика 2 и коммутатора 4 на выходе схемы 5 сравнени  формируетс  сигнал равенства, означающий достижение первого уровн  дискриминации, ус- тановленцого переключателем 3. Этот сигнал устанавливает счетчик 2 в О и измен ет состо ние счетчика 6.
Новое состо ние счетчика 6 соответствует подк.точению коммутатором 4 к второй группе входов схемы 5 сравнени  следующего переключател  3, а также возбуждению следующего выхода дешифратора 7 (первый выход дешифратора 7 возвращаетс  в нулевое состо ние ).
При этом взводитс  триггер 9 , а триггер 9 продолжает сохран ть свое включенное состо ние.
Унитарный код при этом продолжает поступать на вход счетчика 2, а сигнал с выхода схемы 5 сравнени , задержанный с помощью элемента 8 за- -,- держки, поступает на С-входы тригг е- ров 9.
При этом триггер 9 переводитс  в нулевое состо ние, заверша  формирование временного интервала, длительность которого определ етс  значением кода переключател  3.
К концу преобразовани  исследуемой величины па выходе счетчика 6, подключенном к выходу устройства 11, формируетс  код числа уровней, дискриминации , которых достигла исследуема  величина. Значение ка дого уровн  дискриминации устанавливаетс  (например, записываетс  программно) отдельным переключателем относительно предыдущего уровн .
Таким образом, осуществл етс  последовательное возбуждение выходов 11 с триггеров 9, длительности которых определ ютс  кодами, записанными в соответствунмцих переключател х 3.
При этом возбуждение очередного выхода не приводит к сн тию возбуждени  с предшествующего выхода.
Сохранение возбуждени  предшествующей выходной шины продолжаетс  в течение интервала времени, определ емого элементом 8 задержки, Длительность этого интервала выбираетс  в соответствии с конфигурацией системы и параметрами соответствующих исполнительных устройств.
5158579Г.

Claims (1)

  1. Формула изобретени pa, npmteM выходы выходного счетчика
    Цифровой дискриминатор по авт. св.соединены с входами дешифратора, кажf 951292, о.тли чающий с  дьй выход которого соединен с входом
    тем, что, с целью расширени  областиустановки в 1 и информационным вхопри менени  путем обеспечени  возмож- дом соответствук цего триггера группы, )ости сохранени  возбу щени  предшест- выходы триггеров группы  вл ютс  вы вующего вьгхода в течение заданного ин- ходами цифрового Дискриминатора, а тервала времени, в него введены дешиф- синхровходы соединены с выходом эле- ратор, элемент задержки и группа триг-jg мента задерлски, вход которого подклю- геров по количеству выходов деш фрато- чем к выходу схемы сравнени .
SU4600986A 1988-11-02 1988-11-02 Цифровой дискриминатор SU1585791A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4600986A SU1585791A2 (ru) 1988-11-02 1988-11-02 Цифровой дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4600986A SU1585791A2 (ru) 1988-11-02 1988-11-02 Цифровой дискриминатор

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU951292 Addition

Publications (2)

Publication Number Publication Date
SU1585791A2 true SU1585791A2 (ru) 1990-08-15
SU1585791A SU1585791A (ru) 1990-08-15

Family

ID=21407461

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4600986A SU1585791A2 (ru) 1988-11-02 1988-11-02 Цифровой дискриминатор

Country Status (1)

Country Link
SU (1) SU1585791A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР К 951292, кл. С 06 F 7/00, 1981. . *

Also Published As

Publication number Publication date
SU1585791A (ru) 1990-08-15

Similar Documents

Publication Publication Date Title
SU1585791A2 (ru) Цифровой дискриминатор
RU2072552C1 (ru) Цифровой дискриминатор
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1652986A1 (ru) Устройство дл селекции признаков при распознавании образов
SU970669A1 (ru) Селектор импульсов по длительности
SU703920A1 (ru) Устройство дл приема адресного вызова
SU771891A2 (ru) Дискретный согласованный фильтр
SU1385283A1 (ru) Селектор последовательности импульсов
CA1079368A (en) Tone detection synchronizer
SU1443146A2 (ru) Устройство выделени одиночного @ -го импульса
SU1179331A1 (ru) Генератор случайного потока импульсов
SU1138943A2 (ru) Управл емый делитель частоты
SU1377859A1 (ru) Сигнатурный анализатор
SU1483622A2 (ru) Коммутатор
SU1008921A1 (ru) Устройство дл цикловой синхронизации при двоичном сверточном кодировании
SU1131996A2 (ru) Кодовый замок
RU2010423C1 (ru) Селектор импульсов
SU1646077A1 (ru) Устройство дл выделени кодовой комбинации
SU1670768A1 (ru) Фазовый дискриминатор
SU966913A1 (ru) Устройство контрол
SU1608792A1 (ru) Каскадный коммутатор
SU1083188A1 (ru) Генератор потоков случайных событий
SU1367169A1 (ru) Устройство фазового пуска
SU1240859A1 (ru) Электронно-кодовый замок
SU725238A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени