SU1023285A2 - Устройство дл программного управлени исполнительными механизмами - Google Patents

Устройство дл программного управлени исполнительными механизмами Download PDF

Info

Publication number
SU1023285A2
SU1023285A2 SU802991894A SU2991894A SU1023285A2 SU 1023285 A2 SU1023285 A2 SU 1023285A2 SU 802991894 A SU802991894 A SU 802991894A SU 2991894 A SU2991894 A SU 2991894A SU 1023285 A2 SU1023285 A2 SU 1023285A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
additional
address
Prior art date
Application number
SU802991894A
Other languages
English (en)
Inventor
Виталий Алексеевич Сечкин
Original Assignee
Специальное Конструкторское Бюро "Титан"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро "Титан" filed Critical Специальное Конструкторское Бюро "Титан"
Priority to SU802991894A priority Critical patent/SU1023285A2/ru
Application granted granted Critical
Publication of SU1023285A2 publication Critical patent/SU1023285A2/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

УСТРбЙСТЮ ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМИ МЕХАНИЗМАМИ по авт. св. 93О274, отличающеес   тем, что, с целью повышени  надежности yci ройства , в него введены группа элеме тов неравнозначности, регистр адреса, втсфой дешифратс, последовательно вклю ченшле второй элемент НЕ и четвертый дополнительный элемент И, второй вход которого соединен с выходом элемента задержки, a выход - с входом сброса регистра адреса, св занного синхронизи- рукшшм входом с выходом третьего дополн{ггельно1х элементу И, установочным входом - с адресной шиной, a выходом с входом второго дешифратора, каждый выход которого соединен с первым входом соответствующего элемента неравнозначности группы, подключенного вторым входом к выходу соответствующего триггера, щзвчем вход второго элемента НЕ соединен с выходом элемента ИЛИ.

Description

Изобретение относитс  к автоматике и вычислительной технике и момет быть ио пользовано в системах управлени  техно логическим оборудованием. По основному авт. св. № 93О274 известно устройство дл  программного управлени  исполнительными механизмами содержащее дешифратор, выходы котсфог через соответствующие элементы И и . триггеры соединены с соответствующими информационными входами коммутатора и с выходами устройства, адресный вход коммутатора и вход дешифратора подключены к адресной шинej вторые входы элементов И подключены к шине синхронизации , вторые входы триггеров - к . шине Запись О, последовательно соед ненные элемент НЕ, первый дополнительный элемент И, элемент ИЛИ, второй дополнительный элемент И и триггер ошибки, а также третий дополнительный элемент И и элемент задержки, выход которого подключен к второму входу вто рого дополнительного эломещ-а И, а вход - к шине синхронизации, выход ком мутатора соединен с входом элемента НЕ и через третий дополнительный элемент И с вторым входом элемента ИЛИ, вторые входы первого и третьего дополнительны элементов И подключены соответственно к шинам Запись 1 и Запись О . Недостатком известного устройства  вл етс  его низка  нацежность, обусловленна  Teivi что при вызсоде.из стро  одного из триггеров выходного регист ра оказываетс  неработоспособным соответствующий канал управлени  исполнительными механизмами. Цель изобретени  - повышение надежности устройства путем коррекции сипнала неисправного триггера. Поставленна  цель достигаетс  тем, что в устройство дл  программного управ лени  исполнительными элементами введены группа элементов неравнозначности регистр адреса, второй дешифратор, пооледовательно включенные второй элемет НЕ и четвертый дополнительный элемент И, второй вход которого соединен с выходом элемента задержки, а выход - с входом сброса регистра адреса, св занного синзфонизирующим входом с выходом третьего дополнительного элемента И, установочным входом - с адресной шиной, а выходом - d входом второго дещи чзатора, каждый выход которого соединен с первым входом соответствующего элемента неравнозначное ти группы, подключенного входом к выходу соответствующего триггера , причем вход второго элемента НЕ соединен с выходом элемента ИЛИ. На чертеже изображена схема прел шгаемого устройства. Устройство содержит шиньт: адресную 1 сннгфонизации 2, Запись 1 3 и пись О 4, первый дешифратор 5, элементы И 6, триггеры 7, коммутатор 8, первый элемент НЕ 9, первый дополнительный элемент И 10, элемент ИЛИ 11, второй элемент НЕ 12, третий 13 и чет вертый 14 дополнительные элементы И, триггер 15 ошибки, второй дополнительный элемент И 16, элемент 17 задержки, регистр 18 адреса, второй деШи4ратор 19 и группу элементов 2О неравнозначности. Устройство работает следующим обра- зом. ГЬ шине 1 поступает код адреса выбранного триггера 7 в ввде уровней напр жени  и присутствует на этой шине в течение времени установки триггера 7. Одновременно с этим возбуждаетс  уровень напр жени  либо.на шине 3 Запись , либо на шине Запись О, в зависимости от того, в какое состо ние должен быть установлен выбранный триггер 7 выходного регистра. Поступающий затем по шине 2. импульс сиихронизации переводит выбранный дешифратором 5 триггер 7 в требуемое состо ние . Так как адрес№.1й код поступает одновременно на коммутатор 8, то на его выходе по вл етс  сигнал, соответствующий состо нию переключаемого триггера 7. Этот сигнал совместно с сигналами на шинах 3 и 4 анализируетс  схемо.й фиксацией ошибки, включающей элемент НЕ 9 и 121 элементы И 10 и 16, 14 и 13, элемент ИЛИ 11, элемент 17 задержки и триггер 15. При неправильной установке выбранного триггера на выходе элемента ИЛИ 11 устанавливаетс  единичный уровень, поэтому задержанный элементом 17 импульс синхронизации через элемент И 14 устанавливает В единичное состо ние 15. Услови ми формировани  единичного уровн  на выходе элемента ИЛИ 11  вл ютс  единичный уровень на шине 3 и ри этом нулевой уровень на выходе коммутатора 8, что приводит к срабатьша нию элемента И 1О, единичный уровень на шине 4 и при этом единичный уровень на выходе коммутатора 8, что приводит к срабатьшанию элемента И 16.
Таким образом,-при неправильном переключении триггера 7 фикзируетс  ошибка на тригг ё 15.
Дл  коррекции сигнала ншравильно сработавшего триггера 7 используютс  регистр 18, дешифратор 19 и элементы неравнозначности 20. При обнаруж(ении ошибки, т.е. факта неправильного : переключени  триггера 7, сигнал с ъыхЬ да элемента И 14 одновременно с уста-,
iHOBKOft триггера 15 поступает на вход синзфонизации регистра 18, в который п ётому сигналу с адресной шины 1 заноситс  адрес триггера 7. Этот адрес 5 расшифровываетс  дешифратсчэом 19 и тем самым возбуждает соответствующий элемент 20.
В результате на выходе данного к«н нала формируетс  скорректированный
to сигнал в соответствии с таблицей истинности .
После ремонта неисправного триггера 7 отключение Цепи коррекции осуществл етс  сигналом, поступающим ч&- . рез элементы 12 и 13 на вход сбро : са регистра 18. Таким офазом, введе ние в устройство элементов 12, 13 и 20, регистра 18 и дешифратора 1У позвол ет сохранить нормальную работу уст
25- ; . -
; ройства при выходе из стро  триггеров 7, что увеличивает надежность устройства.
Повышение надежности устройства 30 -дозвол ет получить экономический эффект путем исключени  ущерба за счет .неправильного функционировани  объек . та управлени .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ ИСПОЛНИТЕЛЬНЫМИ МЕХАНИЗМАМИ по авт. св. 930274, о т л ичающеес я тем, что, с целью повышения надежности устройства , в него введены группа элемен тов неравнозначности, регистр адреса, второй дешифратор, последовательно включенные второй элемент НЕ и четвертый дополнительный элемент И, второй вход которого соединен с выходом элемента задержки, а выход - с входом сброса регистра адреса, связанного синхронизирующим входом с выходом третьего дополнительного элемента И, установочным входом - с адресной шиной, а выходом с входом второго дешифратора, каждый выход которого соединен с первым входом соответствующего элемента неравнозначности группы, подключенного вторым входом к выходу соответствующего триггера, причем вход второго элемента НЕ соединен с выходом элемента ИЛИ.
SU802991894A 1980-10-13 1980-10-13 Устройство дл программного управлени исполнительными механизмами SU1023285A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802991894A SU1023285A2 (ru) 1980-10-13 1980-10-13 Устройство дл программного управлени исполнительными механизмами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802991894A SU1023285A2 (ru) 1980-10-13 1980-10-13 Устройство дл программного управлени исполнительными механизмами

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU930274 Addition

Publications (1)

Publication Number Publication Date
SU1023285A2 true SU1023285A2 (ru) 1983-06-15

Family

ID=20921499

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802991894A SU1023285A2 (ru) 1980-10-13 1980-10-13 Устройство дл программного управлени исполнительными механизмами

Country Status (1)

Country Link
SU (1) SU1023285A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР Isfe 93О274, кл. Q 05 В 23/О2, 1980. *

Similar Documents

Publication Publication Date Title
US3934131A (en) Output controller for initiating delayed or conditional commands via a general purpose computer
GB1020244A (en) System for controlling a multistage switching network
SU1023285A2 (ru) Устройство дл программного управлени исполнительными механизмами
SU930274A1 (ru) Устройство программного управлени исполнительными механизмами
SU1716483A1 (ru) Устройство дл контрол состо ний сложных динамических систем
US5459752A (en) Simple digital method for controlling digital signals to achieve synchronization
SU1357964A1 (ru) Устройство дл контрол выполнени программ
GB2070391A (en) Improvements in or relating to apparatus for controlling master/slave operation of pairs of processors
SU1130870A1 (ru) Устройство дл контрол распределител
SU1345340A1 (ru) Счетный элемент с контролем
SU1015500A1 (ru) Кольцевой счетчик с устройством обнаружени ошибок
SU1413711A2 (ru) Устройство дл контрол последовательности чередовани импульсных сигналов
SU963108A2 (ru) Запоминающее устройство с коррекцией программы
SU1126928A1 (ru) Устройство дл последовательного программного управлени
JPH0326696Y2 (ru)
JPS61209370A (ja) スキユ−補正方式
SU1443166A1 (ru) Счетный элемент с контролем
SU1682993A1 (ru) Устройство дл синхронизации пам ти
SU1520646A1 (ru) Устройство дл управлени шаговым двигателем
SU734624A1 (ru) Многоканальное устройство дл контрол систем регулировани
SU1539761A1 (ru) Устройство дл ввода информации
SU836803A1 (ru) Устройство дл предотвращени ошибок впРиНиМАЕМОй диСКРЕТНОй иНфОРМАции
SU1160393A2 (ru) Устройство дл поиска числа,ближайшего к заданному
SU1543407A1 (ru) Устройство дл контрол последовательности прохождени сигналов
SU1520526A1 (ru) Устройство дл контрол схем сравнени