SU1130870A1 - Устройство дл контрол распределител - Google Patents

Устройство дл контрол распределител Download PDF

Info

Publication number
SU1130870A1
SU1130870A1 SU833613866A SU3613866A SU1130870A1 SU 1130870 A1 SU1130870 A1 SU 1130870A1 SU 833613866 A SU833613866 A SU 833613866A SU 3613866 A SU3613866 A SU 3613866A SU 1130870 A1 SU1130870 A1 SU 1130870A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
group
cyclic shift
shift register
Prior art date
Application number
SU833613866A
Other languages
English (en)
Inventor
Виктор Николаевич Балакин
Валерий Викторович Барашенков
Александр Сергеевич Маркин
Юрий Евгеньевич Усачев
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU833613866A priority Critical patent/SU1130870A1/ru
Application granted granted Critical
Publication of SU1130870A1 publication Critical patent/SU1130870A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

УСТЮЙСТВО ДЛЯ КОНТЮЯЯ РАСПРЕДЕЛИТЕЛЯ , содержащее первый циклический регистр сдвига, три сумматора по модулю два и первый элемент ИЛИ, причем первый тактовый вход контролируемого распределител   вл етс  первым тактовым входом устройства и соединен с входом сдвига первого циклического регистра сдвига, выходы которого соединены с первыми входами соответственно первого, второго и третьего сумматоров по модулю два, выходы сумматоров по модулю два соединены с входами первого элеменга ИЛИ, выходы контролируемого распределител  импульсов разделены на три группы, в каждую из кбторых вход т выходы, имеющие один и тот же вычет, кажда  группа выходов контролируемого распределител  соединена с группой входов соответствующего сумматора по модулю два, отличающеес  тем, что, с целью повышени  диагностических возможностей устройства, в него введены группа .элементов ИЛИ, триггер, второй элемент РШИ и второй циклический регистр сдвига, причем вход начальной установки устройства соединен с установочным входом второго циклического регистра сдвига и с первь1М входом второго элемента ИЛИ, второй тактовый вход устройства соединен с вторьп входом второго элемента ИЛИ, выход которого соединен с входом начальной установки триггера, выход триггера  вл етс  контрольным выходом устройства и соединен с первыми входами элементов ИЛИ группы, каждый выход контролируемого распределител  соединен с вторым входом соответствующего элемента ИЛИ группы, выходы р g элементов ИЛИ группы соединены с первыми О) входами соответствующих элементов И группы k -и выход первого циклического регистра сдвига (где k - 1-3) соединен с вторыми входами (k 1-3, m) элементов И Группы, где m измен етс  от О до (j-at-l), а п - количество выходов распределител , каждый i-й выход второго циклического регистра сдвига (где i измен етс  от 1 до-) соединен с третьими со входами (i - 1) 3+ k элементов И группы, о эо выходы элементов И группы  вл ютс  выходами устройства, выход циклического сдвига sl первого циклического регистра сдвига соединен с входом сдвига второго циклического регистра сдвига.

Description

Изобретение относитс  к цифровой вычисли тельной технике .и может быть испопьэовано при. контроле и коррекщш работы устройств )Шравлеци , формирующих на своих выходах распределенные во времени импульсные сигналы . Известно устройство дл  контрол  блока центрального управлени , содержащее элемент ИЛИ, п+1 элементов И, счетчик, дешифратор, триггер, позвол ющее контролировать управлающую последовательность путем сравнени  входньк- сигналов и сигналов с дешифратора П. Наиболее близким к предлагаемому  вл етс  устройство дл  контрол  распределител , содержащее кольцевой регистр сдвига, . три элемента сложени  по модулю два, элемен ИЛИ 2. Однако это устройство только определ ет ошибку и при сбое необходимо повтор ть работу сначала, что приводит порой к значительным затратам времени и к снижению наде оюсти. Цель изобретени  - повышение диагностических возможностей устройства. Поставленна  цель достигаетс  тем, что в устройство дл  контрол  распределител , со держащее первый циклический регистр сдвига, три сумматора, по модулю два и первый элемент ИЛИ, причем первый тактовый вход контролируемого распределител   вл етс  первым тактовым входом устройства и соединен с входом сдвига первого циклического регистра сдвига, выходы которого соединены с первыми входами соответственно первого, вто рого и третьего суМма оров по модулю два, выходы сумматоров по модулю два соединены с входами первого элемента ИЛИ, выходы контролируемого распределител  импульсов разделены на три группы, в каждую из которых вход т выходы, имеющие .один и тот же вычет, кажда  группа выходов контролируемого распределител  соединена с группой входов соответствующего сумматора по модулю два, введены группа элементов И, группа элементов ИЛИ, триггер, второй элемент ИЛИ и второй циклический регистр сдвига, причем вход начальной установки устройства соединен с установочным входом второго циклического регистра сдвига и с первым входом второго элемента ИЛИ, второй тактовый вход устройства соединен с вторым входом второго элемента ИЛИ, выход которого соеш нен с входом начальной установки триггера, выход триггера-  вл етс  контрольным выходом устройства и соединен с первыми входами элементов ИЛИ группы, каждый выход контролируемого распределител  соединен с вторым входом соответствующего элемента ИЛИ группы, выходы элементов ИЛИ группы соединены с первыми входами соответствующих элементов И группы, k-й выход первого циклического регистра сдвига (где k - 1-5) соединен с вторыми входами (k + 3m) элементов И группы, где m измен етс  от О до (1 т -1), а п - количество выходов распределител , каждый i-й выход второго циклического регистра сдвига (где i измен етс  от 1до- ) соединен с третьими входами (i-l) i3+k элементов И группы, выходы элементов И группы  вл ютс  выходами устройства, выход циклического сдвига первого циклического регистра сдвига соединен с входом сдвига второго циклического регистра сдвига. На чертеже представлена структурна  схема предлагаемого устройства дл  контрол  распределител . Устройство содержит контролируемый распределитель 1, первый циклический регистр 2 сдвига, три сумматора 3 по модулю два, первый элемент ИЛИ 4, триггер 5, второй циклический регистр 6 сдвига, группу элементов И 1, группу элементов ИЛИ 8, шину 9 начальной установки, выходную шину 10 ошибки, первый тактовый вход 11 устройства, второй тактовый вход 12 устройства, второй элемент ИЛИ 13. Устройство - работает следуюцщм образом. Перед началом работы по шине 9 начальной установки происходит установка в 1 первого разр да второго циклического регистра 6 сдвига и через первый вход второго элемента ИЛИ 13 сброс триггера 5. По первому тактовому . входу 11 устройства первый тактовый сигнал Z. поступает на вход контролируемого распределител  1, выходы которого разделены на фи группы, в каждую из которых вход т выходы , имеюпше один и тот же вычет и на вход первого циклического регистра 2 сдвига. При нормальной работе выходы сумматоров по модулю два не возбуждаютс  и триггер 5 находитс  в нулевом состо нии. Выходной сигнал с распределител  проходит через второй, вход соответствующего элемента ИЛИ группы 8 и поступает на первый вход первого элемента И группы 7. На второй вход поступают сигналы с k-ro выхода первого циклического регистра 2сдвига, где (k -- 1-3), который определ ет активную группу. Срабатывает первый элемент И группы 7 н на выходе по вл етс  сигнал. При поступлении следующего И1 ульса t j осуществл етс  сдэиг первого циклического регистра 2 сдвига, на выходе распределител  по вл етс  сиг11ал, выполн етс  контроль первого сигнала во второй группе и при совпадении соответствующих сигналов возбуждаетс  второй элемент И группы 7 и т. д. Когда по вл етс  четвертый тактовый сигнал, происходит циклический сдвиг первого циклического регистра 2 сдвига, при этом через цепь циклического сдвига осуществл етс  сдвиг второго циклического регистра 6 сдвига. Затем работа повтор етс , при этом контролируютс  вторые сигналы в группах и т. д.
При пропадании выходного сигнала распределител  возбуждаетс  выход сумматора по модулю два и, проход  через первый элемент ИЛИ 4, устанавливает в 1 триггер 5. При этом начинает работать схема коррекции ошибки . Единичный сигнал/: с выхода триггера проходит через первый вход элементов ИЛИ группы 8 и разрешает прохождение нужного сигнала с второго циклического регистра 6 сдвига на выход через соответствующий элемент И группы 7, корректиру  тем самым пропадание сигнала.
При по влении нескольких сигналов одновременно схема контрол  фиксирует ошибку, а схема коррекции пропускает только правильный сигнал, блокиру  неверный, так как в этом случае возбуждаетс  выход только того элемента, у которого совпадает сигнал
от распределител  1, первого циклнческого регистра 2 сдвига, второго циклического регистра 5 сдвига..
Если на выходе распределнтел  по вллетс  сигнал из другой, .неверной, группы, также фиксируетс  ощибка. При этом выходы элементов И группы 7 не возбуждены, а единичный сигнал триггера 5 через элементы ИЛИ группы разрешает тфохождение нужного сигнала с второго циклнческого регистра 6 сдвига и вновь осуществл етс  коррекци . При этом независимо от того была засЬиксирована ошибка или нет через промежуток времени, необходимый дл  вы влени  ошибки и ее коррекции, на второй тактовый вход устройства 12 поступает сшиал f и через второй вход второго элемента ИЛИ 13 сбрасывает триггер 5 в ноль и работа продолжаетс . Снгнал ошнбк выдаетс  на выходную шину 10 ошибки.
Происходит коррекци  сбо , что приводит к повьш1ению надежности и предотвращению аварийного останова распределител . .

Claims (1)

  1. УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ, содержащее первый циклический регистр сдвига, три сумматора по модулю два и первый элемент ИЛИ, причем первый тактовый вход контролируемого распределителя является первым тактовым входом устройства и соединен с входом сдвига первого циклического регистра сдвига, выходы которого соединены с первыми входами соответственно первого, второго и третьего сумматоров по модулю два, выходы сумматоров по модулю два соединены с входами первого элемента ИЛИ, выходы контролируемого распределителя импульсов разделены на три группы, в каждую из которых входят выходы, имеющие один и тот же вычет, каждая группа выходов контролируемого распределителя соединена с группой входов соответствующего сумматора по модулю два, отличающееся тем, что, с целью повышения диагностических* возможностей устройства, в него введены группа .элементов ИЛИ, триггер, второй' элемент ИЛИ и второй циклический регистр сдвига, причем вход начальной установки устройства соединен с установочным входом второго циклического регистра сдвига и с первым входом второго элемента ИЛИ, второй тактовый вход устройства соединен с вторым входом второго элемента ИЛИ, выход которого соединен с входом начальной установки триггера, выход триггера является контрольным выходом устройства и соединен с первыми входами элементов ИЛИ группы,' каждый выход контролируемого распределителя соединен с вторым входом соот ветствующего элемента ИЛИ группы, выходы р элементов ИЛИ группы соединены с первыми входами соответствующих элементов И группы^ -й выход первого циклического регистра сдвига (где 1< - 1-3) соединен с вторыми входами (k+3. т) элементов И Труппы, где m изменяется от 0 до [-1), а η — количество выходов распределителя, каждый i-й выход второго циклического регистра сдвига (где i изменяется от 1 до—-) соединен с третьими входами (i - 1) 3+ к элементов И группы, выходы элементов И группы являются выходами устройства, выход циклического сдвига первого циклического регистра сдвига соединен с входом сдвига второго циклического регистра сдвига.
    SU „„ 1130870
    1 1130870 2
SU833613866A 1983-07-07 1983-07-07 Устройство дл контрол распределител SU1130870A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833613866A SU1130870A1 (ru) 1983-07-07 1983-07-07 Устройство дл контрол распределител

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833613866A SU1130870A1 (ru) 1983-07-07 1983-07-07 Устройство дл контрол распределител

Publications (1)

Publication Number Publication Date
SU1130870A1 true SU1130870A1 (ru) 1984-12-23

Family

ID=21071547

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833613866A SU1130870A1 (ru) 1983-07-07 1983-07-07 Устройство дл контрол распределител

Country Status (1)

Country Link
SU (1) SU1130870A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР N 651345, кл. G 06 F 11/00, 1979. 2. Авторское свидетельство СССР № 703829, кл. G 06 F 15/46, 1979 (прототип). *

Similar Documents

Publication Publication Date Title
SU1130870A1 (ru) Устройство дл контрол распределител
SU1252783A1 (ru) Устройство дл контрол дешифратора
SU1578723A1 (ru) Устройство дл контрол и резервировани информационно-измерительной системы
SU1275450A1 (ru) Устройство дл контрол последовательности прохождени сигналов
SU1278865A1 (ru) Устройство дл ввода информации от дискретных датчиков
SU1727175A1 (ru) Устройство контрол и коррекции адресных сигналов дл пам ти последовательного действи
SU1431061A1 (ru) Резервированный распределитель импульсов
SU1322378A1 (ru) Устройство дл контрол @ групп регистров
SU1410048A1 (ru) Устройство сопр жени вычислительной системы
SU1023285A2 (ru) Устройство дл программного управлени исполнительными механизмами
SU1645958A2 (ru) Устройство дл контрол цифровых узлов
SU1043668A1 (ru) Устройство дл контрол счетчиков импульсов
SU1322291A1 (ru) Устройство дл контрол кода &#34;1 из @
SU847321A1 (ru) Устройство дл контрол источникапОСлЕдОВАТЕльНОСТи иМпульСОВ
SU1495801A1 (ru) Устройство дл контрол дешифратора
SU731418A1 (ru) Многоканальное устройство дл контрол систем регулировани
SU1179343A1 (ru) Устройство дл контрол дешифратора
SU1622857A1 (ru) Устройство дл контрол электронных схем
SU1174929A1 (ru) Адаптивное резервированное устройство
SU1015389A1 (ru) Устройство дл контрол мажоритарных блоков
SU1667280A1 (ru) Устройство дл контрол и резервировани информационно-измерительных систем
SU1392624A1 (ru) Электронный распределитель
SU1293761A1 (ru) Устройство дл контрол блоков буферной пам ти
SU1176331A1 (ru) Устройство дл коррекции сбо в @ -разр дном кольцевом регистре сдвига
SU1242963A1 (ru) Устройство дл контрол адресных шин интерфейса