SU1007096A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1007096A1
SU1007096A1 SU802992204A SU2992204A SU1007096A1 SU 1007096 A1 SU1007096 A1 SU 1007096A1 SU 802992204 A SU802992204 A SU 802992204A SU 2992204 A SU2992204 A SU 2992204A SU 1007096 A1 SU1007096 A1 SU 1007096A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
outputs
inputs
output
elements
Prior art date
Application number
SU802992204A
Other languages
English (en)
Inventor
Анатолий Кузьмич Мерзляков
Лев Андреевич Фомин
Лев Иванович Жук
Юрий Семенович Пономарев
Original Assignee
Пермское Высшее Военное Командное Училище
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пермское Высшее Военное Командное Училище filed Critical Пермское Высшее Военное Командное Училище
Priority to SU802992204A priority Critical patent/SU1007096A1/ru
Application granted granted Critical
Publication of SU1007096A1 publication Critical patent/SU1007096A1/ru

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее клавиатуру, выходы которой соединены с входами шифрато- ра , выходы которого соединены с входом первого блока пам ти и одними входами второго блока пам ти, элементы И, ИЛИ, группы элементов И, ИЛИ, отличающеес  тем, что, с целью повышени  надежности устройства, в него введены счетчик, делители частоты, триггер и распределитель импульсов, выходы группы которого соединены с другими входами второго блока пам ти и первыми входами элементов И группы, вторые входы которых соединены с выходами делителей частоты, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с первым входом счетчика, выход кото- рого соединен с вторым входом распределител  импульсов и вторым входом счетчика, первый выход распределител  импульсов .соединен с первым входом триггера, второй вход которого  вл етс  первым входом устрой-, ства, выход триггера соединен с первым входом распределител  импульсов и первым входом элемента И, второй вход которого  вл етс  аторым вхо дом устройства выход, элемента И соединен с входом делител  частоты и  вл етс  выходом-устройства, выходы второго блока пам ти соединены поразр дно с входами элементов ИЛИ группы, выходы которых соединены с входами группы счетчика, а В191ходы , первого блока пам ти соединены с входа ми группы распределител  импульсов. СО О)

Description

Изобретение относитс  к вычисли тельной технике и может быть испол зовано в вычислительных устройства дл  ввода цифровой информации в по следовательном коде. . Известно устройство дл  ввода информации, содержащее блоки пам т клавиатуру, регистры дл  записи чигел, шифоаторы, элементы И, ИЛИ, блоки управлени  С1 Недостатком известного устройств  вл етс  недостаточна  надежность. Наиболее близким техническим решением к изобретению  вл етс  устро ство дл  ввода информации, содержащ клавиатуру, выходы которой соединен с входами шифратора, выходы которог соединены с входом первого блока па м ти и одними входами второго блока пам ти, элементы И, ИЛИ, блоки индикации, коммутатор, преобразователь кодов и дешифратор f2 . Недостатком известного устройств  вл етс  недостаточна  надежность гфи последовательном считывании информации . Цель изобретени  - повышение надежности устройства. Указанна  цель достигаетс  тем, что в устройство дл  ввода информации , содержащее клавиатуру, выходы которой соединены с входами шифратора , выходы которого соединены с входом первого блока пам ти и одними входами второго блока пам ти, элементы И, ИЛИ, группы элементов И, ИЛИ, дополнительно введены счетчик , делители частоты, триггер и распределитель импульсов, выходы группы которого соединены с другими входами второго блока пам ти и перв ми входами элементов И группы, вторые входы которых соединены с выходами делителей частоты, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с первым входом сметчика, выход которого соединен с вторым входом распределител  импульсов и вторым входом счетчика, первый выхо распределител  импульсов соединен с первым входом триггера, второй вход которого  вл етс  первым входо устройства, выход триггера соединен с первым входом распределител  импульсов и первым входом элемента И, второй вход которого  вл етс  вторы входом устройства, выход элемента И соединен с входом делител  часто ТЫ и  вл етс  выходом устройства, выходы второго.блока пам ти соедине ны поразр дно с входами элементов ИЛИ группы, выходы которых соединены с входами группы счетчика, а выходы первого блока пам ти соединены с входами группы распределител  импульсов . На чертеже показана функциональна  блок-схема предложенного устройства дл  ввода информации. Устройство содержит клавиатуру 1 набора чисел, шифратор 2, второй блок 3 пам ти, первый блок t пам ти. элементы ИЛИ 5 счетчик 6 (nepecTpai ваемый ), распределитель 7 импульсов (управл емый), элементы И 8 группы, делители 9 (декадные), элемент ИЛИ 10, элемент И 11, триггер 12. Первый блок Ц пам ти  вл етс  блоком пам ти нулей, второй блок 3 пам ти  вл етс  блоком пам ти чисел. Устройство работает следующим образом. Заданное число набираетс  иа клавиатуре 1 и кодируетс  в шифраторе 2. Каждый значащий разр д записываетс  в элемент второго блока 3 пам ти , который может быть выполнен как линейка триггеров дл  записи чисел от 1 до 9. Каждый разр д запи сываетс  в свою  чейку. Выход каждого элемента второго блока 3 пам ти подключен через элементы ИЛИ 5 группы на вход счетчика 6. На чертеже показаны четыре выхода каждого элемента второго блока 3 пам ти, так как дл  записи исла 9 требуетс  четыре двоичных элемента . Элементы второго блока 3 пам ти осуществл ют хранени  значащих цифр каждого разр да. Нули записываютс  в свой элемент первого блока 4 пам ти. Такой подход св зан с тем, что соответствующий разр д, в котором записан нуль, необходимо исключить из счета. Это достигаетс  следующим образом. При записи в какой-либо разр д нул  с элемента пам ти нулей по вл етс  управл ющий сигнал, воздействующий на основной вход распределител  7 импульсов. Задачей этого распределител   вл етс  поочередное подключение тех разр дов , в которых имеютс  значащие цифры и исключение тех разр дов, в которых записаны нули. С шифратора 2 сигналы, соответствующие нул м какого-то разр да воздействуют на свои управл ющий вход распределител 7 импульсов. На основном выходе распределител  импульсов не по вл етс  сигнал, который при наборе зна чащей цифры приложен к первому вход элемента И 8 группы соответствукицег разр да, за счет чего исключаетс  соответствующий декадный делитель 9, а также осуществл етс  переход через элементы второго блока 3 пам  ти рассматриваемого разр да. Таким образом, на выходах группы распреде лител  7 импульсов, а также на первых входах элементов И 8 группы в соответствии с набранным числом нулевых разр дов отсутствуют управл ющие сигналы, и соответствующие им делители 9 искхючаетс  из счета. На Нример, при наборе числа 90085 на втором и третьем выходе не по вл етс  управл ющих сигналов, они исключаютс  - в первый элемент второго блока 3 пам ти записываетс  число 9, в четвертый и п тый элементы числа 8 и 5 соответственно. Механизм образовани  набранного, числа состоит в поразр дном сложении числа импульсов. Так, дл  рассмотренного ранее примера число 90085 будет, получено путем суммировани  чисел 90000+80+5- Это достигаетс  счётом импульсов с помощью счетчика, образованного четырьм  делител ми 9 и перестраиваемым счет чиком 6, т.е. 10-10-10-109, затем счетчиком, образованным одним декадным делителем 9, последовательно включенным с перестраиваемым счетчиком 6, т.е. 10-8, и, наконец, перестраиваемым счетчиком, в которо записано число 5. Таким образом, на выходе будет полученное число, записанное в пам ть чисел 3 и нулей k. Импульсы подаютс  на второй вход устройства (f). Считывание числа в данном устройстве осуществл етс  в последовательном коде. . При подаче сигнала Пуск на второй (единичный) вход триггера 12 последний срабатывает и высокий потенциал прикладываетс  к второму в входу элемента И 11. Импульсы поступают на делитель 9 соответствую щий старшему разр ду, в котором име етс  значаща  цифра. Одновременно сигнал поступает на выход устройства - клемму Выход. Сигнал с три(- гера 12 поступает также-, на первый дополнительный ) вход распределител  7 импульсов, осуществл   его Переход в первое состо ние. В этом случае на выходах группы (если имеетс  значаща  цифра в данном разр де ) по вл етс  управл ющий сигнал, который прикладываетс  к списывающим входам второго блока 3 пам ти, осуществл   списывание из него числа в счетчик 6 через элемент ИЛИ 5 группы. Импульсы подсчитываютс  делител ми 9f которые включены последовательно. При этом на входе элемента ИЛИ 10 по вл ютс  импульсы последнего делител  9, так как на соответствующем ему втором входе элементов И 8 группы приложен высокий потенциал, снимаемый с распределител  7 импульсов. С выхода элемента ИЛИ 10 импульсы поступают на вход счетчика 6, в котором в данном случае записано число 9. В результате получен первый член суммы - 90000. По окончании счета первой суммы по вл етс  сигнал с выхода счетчика 6, который устанавливает себ  в исходное состо ние и выдает сигнал на второй (дополнительный) вход распределител  7 импульсов. Распределитель 7 импульсов выдает сиг-нал дл  счета очередного разр да, в котором есть значаща  цифра. В данном случае в следующих двух разр дах записаны нули, поэтому на выходах группы распределител  7 импульсов по вл етс  сигнал, который прикладываетс  к первому входу элементов И 8 группы соответствующего счету четвертого разр да. Одновременно сигнал подаетс  на другие (считывающие) входы второго блока 3 пам ти, в котором записано дл  данного примера число 8. Это число переписываетс  в счётчик 6. Счет очередного члена суммы осуществл етс  аналогично. Таким же образом получают и последний член суммы. После образовани  всей суммы счетчик 6 устанавливаетс  в исходное состо ние, с первого, выхода распределител  7 импульсов снимаетс  сигнал на первый ..(установочный ) вход триггера 12, который опрокидыва сь, снимает высокий потенциал с первого входа элемента И 11. Импульсы с второго входа (f) устройства не поступают в схему. В результате, на выходе устройства по вл етс  число импульсов, записанное в пам ти, в данном случае
90085 Записанное число можно использовать многократно.
Предлагаемое устройство дл  ввода информации по сравнению с известным имеет более высокую надежность в св зи с тем, что позвол ет существейно упростить шифратор, так кик при разр дном кодировании чисел последние непревышают число 9, примем при любом количестве разр дов числа используетс  один и тот же шифратор. Кроме того, в устройстве
использован принцип повторного использовани  одних и тех же элементов (декадных делителей и перестраиваемого счетчика) лри реализации значащих цифр любого разр да, что приводит к резкому сокращению числа злементов , что особенно важно при вводе цифровой информации большой разр дности . Устройство также содержит минимальное количество сложных механических переключающих устройств, что упрощает использование устройства при наборе чисел.
С
1- XI г. г ; 1 -IJ
-QJ
J

Claims (1)

1 устройства для ввода информации, содержащее клавиатуру, выходы которой соединены с входами шифратора, выходы которого соединены с входом первого блока памяти и одними входами второго блока памяти, элементы И, ИЛИ, группы элементов И, ИЛИ, отличающееся тем, что, с целью повышения надежности устройства, в него введены счетчик, делители частоты, триггер и распределитель импульсов, выходы группы которого соединены с другими входами второго блока памяти и первыми входами элементов И группы, вторые входы которых соединены с выходами делителей частоты, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с первым входом счетчика, выход кото-» рого соединен с вторым входом распределителя импульсов и вторым входом счетчика, первый выход распределителя импульсов соединен с первым входом триггера, второй вход которого является первым входом устрой-: ства, выход триггера соединен с первым входом распределителя импульсов и первым входом элемента И, второй вход которого является вторым вхотдом устройства»· выход, элемента И соединен с входом делителя частоты и является выходом устройства, выходы второго блока памяти соединены поразрядно с входами элементов ИЛИ группы, выходы которых соединены с входами группы счетчика, а выходы /первого блока памяти соединены с входами группы распределителя импульсов.
SU802992204A 1980-10-10 1980-10-10 Устройство дл ввода информации SU1007096A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802992204A SU1007096A1 (ru) 1980-10-10 1980-10-10 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802992204A SU1007096A1 (ru) 1980-10-10 1980-10-10 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1007096A1 true SU1007096A1 (ru) 1983-03-23

Family

ID=20921620

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802992204A SU1007096A1 (ru) 1980-10-10 1980-10-10 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1007096A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № , кл. G Об F 3/02, 1978. 2. Авторское свидетельство СССР № , кл. G Об F 3/02, 1980 (прожотип). С5М) *

Similar Documents

Publication Publication Date Title
US2880934A (en) Reversible counting system
SU1007096A1 (ru) Устройство дл ввода информации
SU782173A2 (ru) Адаптивный коммутатор
SU453662A1 (ru)
SU1130860A1 (ru) Устройство дл делени
SU1383429A1 (ru) Устройство дл приема информации
SU634288A1 (ru) Устройство дл проведени статистических испытаний
SU875372A1 (ru) Устройство дл ввода информации
SU978138A1 (ru) Последовательный дешифратор слов
SU1010632A1 (ru) Устройство дл задани тестов
SU485454A1 (ru) Анализатор случайных двоичных последовательностей
SU1166100A1 (ru) Устройство дл делени
SU684612A1 (ru) Оперативное запоминающее устройство
SU1016784A1 (ru) Устройство дл формировани адресов
SU856016A1 (ru) Реверсивный счетчик импульсов
SU437225A1 (ru) Триггерное устройство
SU1171995A1 (ru) Нерекурсивный цифровой фильтр
SU1683017A1 (ru) Устройство дл формировани контрольного кода по модулю два
SU1147997A1 (ru) Устройство дл измерени отношени частот
SU631912A1 (ru) Устройство дл ввода информации
SU1513435A1 (ru) Устройство дл синхронизации приема сигналов
SU1120343A1 (ru) Функциональный преобразователь
SU1115236A1 (ru) Устройство бесперебойного импульсного счета
SU451080A1 (ru) Микропрограммное устройство управлени
SU1094030A1 (ru) Устройство дл ввода информации