SU1513435A1 - Устройство дл синхронизации приема сигналов - Google Patents
Устройство дл синхронизации приема сигналов Download PDFInfo
- Publication number
- SU1513435A1 SU1513435A1 SU874375911A SU4375911A SU1513435A1 SU 1513435 A1 SU1513435 A1 SU 1513435A1 SU 874375911 A SU874375911 A SU 874375911A SU 4375911 A SU4375911 A SU 4375911A SU 1513435 A1 SU1513435 A1 SU 1513435A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- triggers
- inputs
- input
- outputs
- trigger
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в аппаратуре обработки дискретных сигналов. Целью изобретени вл етс расширение области применени устройства за счет возможности синхронизации многоразр дных кодов. Дл достижени цели в устройство, содержащее триггеры 1 записи, триггеры первого 6 и второго 7 разр дов регистра сдвига, введены элемент И-НЕ 2, триггер 4 блокировки и блок 3 сравнени , выходы которого соединены с выходами триггеров 1 записи и триггеров 6 первого разр да. При этом перепись информации в триггеры 7 второго разр да будет только тогда, когда коды в триггерах 1 и 6 будут одинаковыми. 1 ил.
Description
1 регистр
Z peeucfff/}
(/
10
со
Olib 00 сл
315
Изобретение относитс к вычислительной технике и может быть использовано в аппаратуре обработки дискретных сигналов.
Цель изобретени - расширение области применени устройства за счет возможности синхронизации многозар дных сигналов.
На черетеже приведена схема устрой ства.
Устройство содержит триггеры 1 записи , элемент И-НЕ 2, блок 3 сравнени , триггер k блокировки, элементы И 5, триггеры 6 первого и 7 второго разр дов, образующие п-разр дный регистр сдвига. В устройстве используютс D-триггеры, срабатывающие по фронту сигнала на С-выходе. На чертеже показаны также информационные входы 8 и выходы 9-устройства, управл ющий вход 10 записи, тактовый вход 11 и вход 12 логической единицы устройства
Устройство работает следующим .образом . .
В исходном состо нии на пр мых выходах триггеров 1, на выходе элемента И-НЕ 2, на выходе блока 3 сравнени , на инверсном выходе триггера + блокировки , на выходах элементов И 5, на выходах триггеров первого и второго разр дов регистра присутствуют сигналы уровн логического О. На ин
версных выходах триггеров 1, на пр мом выходе триггера 4 присутствуют сигналы уровн логической 1. На последнем входе первой группы блока 3 сравнени и D-входе триггера 4 посто нно присутствует уровень логичес
На входы устройства поступает, например , с АЦП код слова в виде сигнаи логичесПри по влении сигнала на входе 10 записи триггеры 1 ,на D-BXO- дах которых присутствует сигнал уровн логической 1, переключаютс и на их выходах по вл ютс сигналы уров уровн логической 1, которые поступают на D-входы триггеров 6 первого разр да регистра и на вторую группу входов блока 3 сравнени , на одном из которых, соединенном с выходом -Элемента И-НЕ 2, также по вл етс сигнал уровн логической 1. Если моменты по влени сигналов на входах триггеров 6 первого разр да регистра и фронта тактового импульса на входе 11 совпадают, что
лов уровней логической 1 кого О,
вполне возможно, поскольку сигнал управлени на входе 10 не может быть прив зан к тактовым импульсам, то часть триггеров 6 первого разр да регистра могут переключитьс , а часть нет , т.е. происходит искажение информации .
Поскольку,при этом на входах блока 3 сравнени А В, он своего состо ни не измен ет и сигналы с выходов триггеров 6 первого разр да регистра не проход т через элементы И 5 на входы триггеров 7 второго разр да реги стра.
При поступлении следующего тактового импульса все триггеры 6 первого разр да регистра сдвига, не переключившиес по первому тактовому импуль су, на D-входах которых присутствует сигнал уровн логической 1, пере
свое состо ние. На входах блока 3 сравнени выполн етс равенство А В, на его выходе по вл етс сигнал уровн логической который ус- taнaвливaeт триггер k в состо ние .- С инверсного выхода триггера k сигнал уровн логической 1 разрешает прохождение сигналов с выходов триггеров 6 первого разр да регистра через элементы И 5 на D-входы триггеров 7 второго разр да регистра сдвига.
На пр мом выходе триггера 4 по вл етс сигнал уровн логического О, который устанавливает триггеры в нулевое состо ние. При этом нарушаетс равенство сигналов на входах блока 3 сравнени и .на его выходе по вл етс сигнал уровн логического О.
При поступле.нии .следующего такто- , вого импульса информаци переписыва- етс ЕЗ триггеры 7 второго разр да регистра , а триггер тактовым импульсом устанавливаетс в единичное состо ние . Устройство вернулось в исходное состо ние.
Таким образом осуществл етс корректировка информации в триггерах 6 первого разр да регистра сдвига в случае ее искажени .
Claims (1)
- Формула изобретениУстройство дл синхронизации приема сигналов, содержащее триггеры записи, триггеры первого и второгорегистров, элементы И, причем С-вхо- ды триггеров записи вл ютс входом записи, а D-входы - соответствующими информационными входами устройства, пр мые выходы триггеров записи соединены с D-входами триггеров первого регистра, выходы которых соединен с первыми входами соответствующих элементов И, С-входы .триггеров первого и второго регистров вл ютс тактовым входом устройства, а выходы триггеров второго регистра - информационными выходами устройства, отличающеес тем, что, с целью расширени области применени за счет возможности синхронизации многоразр дных сигналов, в него введены элемент И-НЕ, триггер блокировки и блок сравнени , входы первойи второй групп которого, кроме последних , соединены соответственно с пр мыми выходами триггеров первого регистра и триггеров записи, последний вход первой группы и D-вход триггера блокировки вл ютс входом логической единицы устройства, а последний вход второй группы соединен с выходом элемента И-НЕ, входы которого соединены с инверсными выходами триггеров записи, выход блока сравнени соединен с R-входом триггера блокировки , С-вход которого соединен с С-входами триггеров первого регистра, пр мой выход - с R-входами триггеров записи, а инверсный - с вторыми входами элементов И, выходы которых соединены с D-входами соответствующих триггеров второго регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874375911A SU1513435A1 (ru) | 1987-11-25 | 1987-11-25 | Устройство дл синхронизации приема сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874375911A SU1513435A1 (ru) | 1987-11-25 | 1987-11-25 | Устройство дл синхронизации приема сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1513435A1 true SU1513435A1 (ru) | 1989-10-07 |
Family
ID=21354637
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874375911A SU1513435A1 (ru) | 1987-11-25 | 1987-11-25 | Устройство дл синхронизации приема сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1513435A1 (ru) |
-
1987
- 1987-11-25 SU SU874375911A patent/SU1513435A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № , кл. G 11 С 19/00, 1975. Авторское свидетельство СССР № , кл. с Об F 1/0, 1973. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930020856A (ko) | 데이타 일치 검출 회로 | |
SU1513435A1 (ru) | Устройство дл синхронизации приема сигналов | |
GB1597694A (en) | Clock-signal generator for a data-processing system | |
SU1377843A1 (ru) | Генератор кодовых колец | |
SU1711189A2 (ru) | Устройство дл раскраски графов | |
SU840887A1 (ru) | Устройство дл определени экстремальныхчиСЕл | |
SU1591192A1 (ru) | УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КОДА га ИЗ η | |
SU1647910A1 (ru) | Шифратор позиционного кода | |
SU1278857A1 (ru) | Автоматизированна система тестового контрол | |
SU650071A1 (ru) | Устройство дл группового сравнени двоичных чисел | |
SU1591025A1 (ru) | Устройство для управления выборкой блоков памяти | |
SU949657A1 (ru) | Микропрограммное управл ющее устройство | |
SU708508A1 (ru) | Преобразователь код-шим | |
SU1124319A1 (ru) | Устройство дл перебора сочетаний,размещений и перестановок | |
SU1642459A1 (ru) | Устройство дл синхронизации сигналов | |
US5903144A (en) | Circuit configuration for phase difference measurement | |
RU2024925C1 (ru) | Устройство для свертки по произвольному модулю | |
SU1049910A2 (ru) | Устройство дл определени старшего значащего разр да | |
SU1148116A1 (ru) | Многовходовое счетное устройство | |
SU1043633A1 (ru) | Устройство дл сравнени чисел | |
SU736379A1 (ru) | Реверсивный счетчик | |
SU1265834A1 (ru) | Устройство дл отображени информации на экране телевизионного приемника | |
SU1388863A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
SU660268A1 (ru) | Счетчик | |
SU760088A1 (ru) | Устройство для сравнения чисел с двумя порогами1 |