SU708508A1 - Преобразователь код-шим - Google Patents

Преобразователь код-шим Download PDF

Info

Publication number
SU708508A1
SU708508A1 SU762421171A SU2421171A SU708508A1 SU 708508 A1 SU708508 A1 SU 708508A1 SU 762421171 A SU762421171 A SU 762421171A SU 2421171 A SU2421171 A SU 2421171A SU 708508 A1 SU708508 A1 SU 708508A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
inputs
flip
Prior art date
Application number
SU762421171A
Other languages
English (en)
Inventor
Ирина Ивановна Васильева
Олег Михайлович Невский
Евгений Иванович Строганов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU762421171A priority Critical patent/SU708508A1/ru
Application granted granted Critical
Publication of SU708508A1 publication Critical patent/SU708508A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при измерении, передаче и обработке информации в системах автоматического контроля обработки.
Известен преобразователь 'код--шим', содержащий генератор, счетчик, схему сравнения, три логических элемента И, два ключа и блок эталонной задержки (1), который обеспечивает формирование такого сигнала [1].
Однако он имеет разветвленную и усложненную схему, накладывает определенные требования на блок эталонной задержки. Период следования эталонной частоты должен быть меньше времени задержки выходного ключа и блока эталонной задержки.
Из известных устройств наиболее · близким по технической сущности является преобразователь 'код-шим', содержащий генератор импульсов, первый вход которого соединен с шиной 'Пуск' а первый выход - с первым входом счетчика, регистр на Д-триггерах, выход' знакового разряда которого подключен ко входу элемента НЕ и к первому входу первого элемента И, выход элемента НЕ соединен с первым входом второго элемента И и Д—триггер £2].
Однако, это устройство обладает рядом недостатков: увеличенное оборудование; а, следовательно, пониженная надежность.
Кроме того, условие хранения информации на триггерах, как известно, имеет тот недостаток, что они наиболее подвержены влиянию помех, а, следовательно, возможному появлению 'сбоев' в выходной информации и ее недостоверности.
Цель предлагаемого изобретения повышение надежности.
Для этого в устройство введено устройство сравнения и узел 2И-ИЛИ, причем первый вход генератора импульсов соединен соответственно со вторым входом счетчика, с С входами Д-триг3 Ί геров регистра и первым входом второго элемента И узла 2И—ИЛИ, выход которого подключен к С входу Д-триггера, Д вход которого соединен с первым выходом устройства сравнения, второй выход которого подключен к первому входу первого элемента и узла 2И-ИЛИ, вторые входы которого соединены со вторым выходом генератора импульсов, второй вход последнего соединен с выходом Д-триггера и со вторыми входами первого и второго элементов И, кодовые входы регистра подключены к кодовым . шинам, выходы счетчика и регистра подключены к соответствующим входам устройства сравнения.
Структурная электрическая схема предлагаемого преобразователя 'код— шим' изображена на чертеже.
Преобразователь содержит генератор 1 импульсов эталонной частоты, счетчик 2, регистр 3, выполненный на Д-триггерах, логический элемент 2И-ИЛИ 4, устройство 5 сравнения, Д-триггер 6, логический элемент НЕ 7, логические элементы И 8 и 9.
В предлагаемом преобразователе шина 'Пуска' подключена к генератору 1, ко второму входу счетчика 2, к регистру 3 (на входы С Д-триггеров каждого разряда) и первый вход второго ч клапана логического элемента 2И-ИЛЙ 4. Выходы регистра 3 (по каждому разряду) подключены на первые входы устройства 5 сравнения, на вторые входы которого подключены выходы со счетчика 2, Первый выход генератора 1 соединен с первым входом счетчика 2, а второй выход - со вторыми входами логического элемента 2И-ИЛИ 4. Первый выход устройства сравнения подключен на вход Д-триггера 6, а второй - на первый вход первого клапана логического элемента 2И—ИЛИ 4, выход которого соединен со входом С Д-триггера 6. Цепь от знакового разряда регистра 3 заведена на вход логического элемента НЕ 7 и первый вход первого логического элемента И 8. Выход логического элемента НЕ 7 соединен с первым входом второго логического элемента И 9.
Выход Д-триггера 6 соединен со вторыми входами логических элементов И 8 и 9 и вторым входом генератора 1.
Предлагаемое устройство работает еле душим образом.
На входы регистра 3 подается кодовая информация в виде параллельного
508 4 ’кода Ц разрядов, причем и -ый разряд выделяется под знаковый. Затем подается команда 'Пуск*, по которой происходит запись указанной информации в регистр 3, сброс счетчика 2 и с помощью логического элемента 2И-ИЛИ 4 (на входы κοτοροΐΌ поступает команда 'Пуск' и строб со второго выхода генератора 1), формируется импульс записи по входу С Д-триггера 6.
В момент записи кодовой информации в регистр 3 и поступления счетных импульсов с первого выхода генератора 1 на первый вход счетчика 2 на первом выходе устройства 5 сравнения вырабатывается сигнал (как несравненна кода; поступающего с регистра 3 и счетчика. 2), который, например, в виде '1' высоким уровнем поступает на вход Д Д-триггера 6. Одновременно с этим, вырабатывается импульс записи с выхода логического элемента 2И-ИЛИ 4 по команде 'Пуск' и 'стробу', поступающему со второго выхода генератора 1, Таким образом, в Д—триггер 6 записывается информация о начале временного интервала. Эта информация (в примере '1') с выхода триггера 6 поступает на вторые входы логических элементов И 8 и 9, В зависимости от состояния знакового разряда (например, '1' - в ft-ом разряде) срабатывает элемент 8 или 9 (в данном примере появится сигнал на выходе логического элемента И 8).'
В момент сравнения кода, записанного в регистр 3 с кодом, поступающим со счетчика 2, устройство 5 сравнения вырабатывает на первом выходе сигнал (для нашего примера '0'),который поступает на вход Д Д-триггера 6, а на втором выходе - сигнал, который, проходя через логический элемент 2ΜΗΛΗ 4, одновременно со 'стробом', поступающим со второго выхода генератора 1, формирует импульс записи для входа С Д-триггера 6. Таким образом, в триггер 6 записывается информация о конце временного интервала. Эта информация как запрет (в примере '0') с выхода триггера 6 поступает на вторые входы логических элементов И 8, 9.
В зависимости от состояния знакового разряда (например, '1' — в н -ом разряде) сигнал снимается с bi, lx ода логического элемента 8 и 9 (в примере с 8-го).
Преимущества предлагаемого устройства по сравнению с известными заключаются в следующем.
Дается решение указанного вопроса при сокращений аппаратурных затрат (вместо логических элементов НЕ, подключенных на каждый 9 -ый разряд регистра, двух выходных триггеров и логического элемента ИЛИ).
Повышается надежность схемы в связи с сокращением оборудования.
Повышается помехозащищенность устройства, так как, во-первых, запись кодовой информации в регистр и запоминания информации начала и конца временного интервала осуществляются в строго определенные моменты времени, а именно, по прохождению импульсов записи на входы С Д-триггеров; во-вторых, хранение кодовой информации в регистре и запоминание информации начала и конца длительности временного интервала осуществляется на Д-триггерах, которые наименее подвержены влиянию помех и сбоям.
знакового разряда которого подключен ко входу элемента НЕ и к первому входу первого элемента И, выход элемента НЕ соединен с первым входом второго 5 элемента И и Д-триггер, отличающийся тем, что, с целью повышения надежности, в него введено устройство сравнения и узел 2И-ИЛИ, причем первый вход генератора импульic сов соединен соответственно со вторым входом счетчика, с С входами Д-тригге— ров регистра и первым входом второго элемента И узла 2И-ИЛИ, выход которого подключен к С входу Д-триггера, 15 Д вход которого соединен с первым выходом устройства сравнения, второй выход которого подключен к первому входу первого элемента И узла 2И-ИЛИ, вторые входы которого соединены со 20 вторым выходом генератора импульсов, второй вход последнего соединен с выходом Д-триггера и со вторыми входами первого и второго элементов И, кодовые входы регистра подключены к кодовым 25 шинам, выходы счетчика и регистра подключены к соответствующим входам

Claims (2)

  1. 3 геров регистра и первым входом второго элемента И узла 2И-ИЛИ, выход которого подключен к С входу Д-триг- гера, Д вход которого соединен с первы выходом устройства сраы1ени , второй выход которого подключен к первому входу первого элемента и узла 2И-ИЛИ вторые входь которого соединены со вт рым выходом генератора импульсов, второй вход последнего соединен с выходом Д-триггера и со вторыми входами первого и второго элементов И, кодовые входы регистра подключены к кодовым . шинам, выходы счетчика и регистра под ключены к соо-геетствугощим входам уст ройства сравнени . Структурна  электрическа  схема предлагаемого преобразовател  код- шим изображена на чертеже, Преобразователь содержит генератор 1 импульсов эталонной частоты, счетш 2, регистр 3, выполненный на Д-тригге рах, логический элемент 2И-И.ПИ 4, устройство 5 сравнени , Д-триггер 6, логический элемент НЕ 7, логические элементы И 8 и 9. В предлагаемом преобразователе шина Пуска подключена к генератору 1, ко второму входу счетчика 2, к регистру 3 {на ВХОДЬ С Д триггеров каж- дого разр да) и первый вход второго i клапана логического элемента 2И-ИЛИ Выходы регистра 3 (по каждому разр ду ) подключены на первые входы устрой ства 5 сравнени , на вторые входы которого подключены выходы со счетчика Первый выход генератора 1 соединен с первым входом счетчика 2, а второй выход - со вторыми входами логического элемента 2И-ИЛИ 4, Первый а.1ход устройства сравнени  подключен на вход Д-триггера 6, а второй на первый вход первого клапана логического элеме та 2И-ИЛИ 4, выход которого соедин со входом С Д триггера 6, Цепь от зна кового разр да регистра 3 заведена на вход логического элемента НЕ 7 и первый вход первого логического элемента И 8, Выход логического элемента НЕ 7 соединен с первым входом второго логического элемента И 9. Выход Д-триггера в соединен со вторыми входами логических элементов И 8 и 9 и вторым входом генератора 1 Предлагаемое устройство работает следущим образом. На входы регистра 3 подаетс  кодова  информаци  в виде параллельного 084 кода h разр дов, причем Y -ый разр д выдел етс  под знаковый. Затем подаетс  команда Пуск , по которой происходит запись указанной информации в регистр 3, сброс счетчика 2 и с помощью логического элемента 2И-ИЛИ 4 (на входы KOTOpoiX) поступает команда Пуск и строб со второго выхода генератора 1), формируетс  импульс записи по входу С Д-триггера 6. В момент записи кодовой информации в регистр 3 и поступлени  счетных импульсов с первого выхода генератора 1 па первый вход счетчика 2 на первом выходе устройства 5 сравнени  вырюба- тываетс  сигнал (как несравнени  кода поступающего с регистра 3 и счетчика. 2), который, например, в виде 1 высоким уровнем поступает на вход Д Д-триггера 6. Одновременно с этим, вырабатываетс  импульс записи с выхода логического элемента 2 И-ИЛИ 4 по команде Пуск и стробу, поступающему со второго выхода генератора 1, Таким образом, в Д-триггер 6 записываетс  информаци  о начале временного интервала. Эта информаци  (в примере - 1) с Ызгхода триггера 6 поступает на вторые входы логических элементов И 8 и 9„ В зависимости от состо ща  знакового разр да (например, - в разр де) срабатывает элемент 8 ИЛИ 9 (в данном примере по витс  сигнал на выходе логического элемента В момент сравнени  кода, записанного в регистр 3 с кодом, поступающим со счетчика 2, устройство 5 сравнени  вьфабатывает на первом выходе сигнал (дл  нашего примера О ),который поступает на вход Д Д-триггера 6, а на втором выходе - сигнал, который, проход  через логический элемент 2И- ИЛИ 4, одновременно со стробом, поступающим со второго выхода генератора 1, формирует импульс записи дл  входа С Д-триггера 6. Таким образом, в триггер 6 записываетс  информаци  о конце временного интервала. Эта информаци  как запрет (а примере О) с выхода триггера 6 поступает на вторые входы логических элементов И 8, 9. В зависимости от состо ни  знакового разр да (например, - в Н -ом разр де) сигнал снимаетс  с вь.иода логического элемента 8 и 9 (в примере - с 8-го), 5 Преимущества предлагаемогт) устройства по сравнению с известными заключаютс  в следующем. Даетс  рещение указанного вопроса при сокращений аппаратурных затрат ( ииесто логических элементов НЕ, подключенных на каждый И -ый разр д регистра , двух выходных триггеров и логического элемента ИЛИ). Поа 1шаетс  надежность схемы в св  аи с сокращением оборудовани . Повышаетс  помехозащищенносзть уст ройства, так как, во-первых, запись кодовой информации в регистр и запоми нани  информации начала и конца време ного интервала осуществл ютс  в строг определенные моменты времени, а имен но, по прохождению импульсов записи на входы С Д-триггеров; во-вторых, хранение кодовой информации в регистре и запоминание информации начала и конца длительности временного интерва осуществл етс  на Д-триггерах, которы наименее подвержены вли нию помех и сбо м. Формула изобретени  Преобразователь к од-щим, содержа- щий генератор импульсов, первый вход которого соединен с щиной Пуск, а первый выход - с первым входом счетчика , регистр на Д-триггерах, выход 086 знакового разр да которого подключен ко элемента НЕ и к первому входу первого элемента И, Ш;1ход элемента НЕ соединен с первым входом второго элемента И и Д-триггер, отличающийс  тем, что, с целью пошлщени  надежности, в него введено устройство сравнени  и узел 2И-ИЛИ, причем первый вход генератора импульсов соединен соответственно со вторым входом счетчика, с С входами Д-тригге- ров регистра и первым входом вторюго элемента И узла 2И-ИЛИ, выход которого подключен к С входу Д-триггера, Д вход которого соединен с первым выходом устройства сравнени , второй шлход которого подключен к первому входу первого элемента И узла 2И-ИЯИ, вторые входы которого соединены со вторым выходом генератора импульсов, второй вход последнего соединен с выходом Д-триггера и со вторыми входами первого и второго элементов И, кодовые входы регистра подключены к кодовым щинам, выходы счетчика и регистра подключены к соответствующим входам устройства сравнени . Источники информации, прин тые во BHHMifflHe при экспертизе 1,Авторюкое снидетельство СССР № 445144, кл. Н ОЗ К 13/04, 1973,
  2. 2.Авторское снидетельство СССР № 354S61, кл, Н ОЗ К 13/2О, 1971,
SU762421171A 1976-11-11 1976-11-11 Преобразователь код-шим SU708508A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762421171A SU708508A1 (ru) 1976-11-11 1976-11-11 Преобразователь код-шим

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762421171A SU708508A1 (ru) 1976-11-11 1976-11-11 Преобразователь код-шим

Publications (1)

Publication Number Publication Date
SU708508A1 true SU708508A1 (ru) 1980-01-05

Family

ID=20683259

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762421171A SU708508A1 (ru) 1976-11-11 1976-11-11 Преобразователь код-шим

Country Status (1)

Country Link
SU (1) SU708508A1 (ru)

Similar Documents

Publication Publication Date Title
US3395353A (en) Pulse width discriminator
SU708508A1 (ru) Преобразователь код-шим
US4803653A (en) Memory control system
GB1070423A (en) Improvements in or relating to variable word length data processing apparatus
SE7408016L (ru)
SU826562A1 (ru) Многоканальный преобразователь кода во временной. интервал
USRE34282E (en) Memory control system
RU1805497C (ru) Многоканальное запоминающее устройство
SU1513435A1 (ru) Устройство дл синхронизации приема сигналов
SU572846A1 (ru) Блок управлени дл запоминающего устройства
SU1467799A2 (ru) Устройство дл селекции информационных каналов
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU902282A1 (ru) Устройство дл приема информации по двум параллельным каналам св зи
SU1259240A1 (ru) Устройство дл ввода информации
SU781803A1 (ru) Устройство ввода-вывода
RU1798901C (ru) Однотактный умножитель частоты
SU839060A1 (ru) Устройство дл контрол -разр д-НОгО СчЕТчиКА
SU993242A1 (ru) Устройство дл сопр жени накопител на магнитной ленте с внешним устройством
SU1003070A1 (ru) Устройство дл выделени экстремальных чисел
SU898419A1 (ru) Преобразователь параллельного кода в последовательный
SU650071A1 (ru) Устройство дл группового сравнени двоичных чисел
SU762202A1 (ru) Многоканальный счетчик импульсов 1
SU1679492A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1377843A1 (ru) Генератор кодовых колец
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне