SU660268A1 - Счетчик - Google Patents
СчетчикInfo
- Publication number
- SU660268A1 SU660268A1 SU772444778A SU2444778A SU660268A1 SU 660268 A1 SU660268 A1 SU 660268A1 SU 772444778 A SU772444778 A SU 772444778A SU 2444778 A SU2444778 A SU 2444778A SU 660268 A1 SU660268 A1 SU 660268A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- trigger
- input
- bit
- output
- registering
- Prior art date
Links
Description
1
Изобретение относитс к вычислительной технике и может использоватьс в. системах и устройствах обработки дискретной информации.
Известен счетчик, содержащий регистрирующие триггеры 1. Но он имеет ограниченные функциональные возможности .
Наиболее близким к предлагаемому вл етс счетчик, содержащий в каждом разр де регистрирующий и фиксирующий триггеры и два элемента И/ а также дополнительный регистрирующий триггер,- причем выход регистрирующего триггера каждого разр да соединен с первым входом первого элемента И данного разр да, выход которого соединен с установочным входом фиксирующего триггера данного разр да , нулевой выход которого соединен с первым входом второго элемента- И данного разр да, вторые входы первых элементов И соединены с установочным входом дополнительного регистрирующего триггера и управл ющим входом счетчика, счетный вход которого соединен с тактовым входом первого етгистрирующего триггера 2.
-2
Целью изобретени вл етс расширение функциональных возможностей счетчика.
Это достигаетс тем, что в предлагаемом счетчике в каждый разр д дополнительно введены первый и второй элементы ИЛИ и третий элемент И, единичный выход фиксирующего триггера каждого разр да соединен с установочным входом регистрирующего триггера и первым входом третьего элемента и.этого разр да, второй вход которого соединен с первым входом первого элемента ИЛИ данного разр да
5 и выходом второго элемента ИЛИ предыдущего разр да, причем второй вход третьего элемента И первого разр да соединён с выходом второго элемента ИЛИ последнего разр да, второй вход
0 первого элемента ИЛИ каждого разр да соединен с выходом регистрирующего триггера этого разр да, а выход первого элемента ИЛИ соединен с подготовительными входами регистрирующего
5 триггера этого разр да, первый и второй входы второго элемента ИЛИ каждого разр да соединены соответственно с выходами третьего и второго элемента И данного разр да, второй
Claims (2)
- 0 вход второго элемента И соединен с выходом регистрирующего триггера это го разр да/ выход дополнительного регистрирующего триггера соединен с подготовительными входами этого тригге1ра и дополнительным входом первого элемента ИЛИ первого разр да , а тактовые входы, регистрирующих триггеров соединены со счетным входо счетчика. На чертеже показана структурна схема предлагаемого счетчика. Счетчик содержит регистрирующие 1|- 1д.и фиксирующие 2 триггеры , первые 3 - 3j и вторые 4 - 4 элементы И, первые 5 и вторые 6з элементы ИЛИ и третьи элементы И 7j - 7, Выход регистрирующего триггера каждого разр да соединен с первым входом первого элемент И данного разр да, выход которого соединен с установочным входом фикс рующего триггера данного разр да, нулевой выход которого соединен с первым входом второго элемента И да ного разр да, вторые входы первых элементов И соединены с установочным входом дополнительного регистрирующ го триггера Ij и управл ющим входом счетчика, счетный вход которого сое динен с тактовым входом дополнитель ного регистрирующего триггера 1 , единичный выход фиксирующего триггер каждого разр да соединен с установоч ным входом регистрирующего триггера и первым входом третьего элемента И этого разр да, второй вход которого соединен с первым входом первого эле мента ИЛИ данного разр да и выходом второго элемента ИЛИ предыдущего раз р да, причем второй вход третьего элемента И первого разр да соединен с выходом второго элемента ИЛИ последнего разр да, второй вход первого элемента ИЛИ каждого разр да соединен с выходом регистрирующего триггера этого разр да, а выход первого элемента ИЛИ соединен с подготовител ными входами регистрирующего триггера этого разр да первый и второй вхо ды второго элемента ИЛИ каждого разр да соединены соответственно с выходами третьего и второго элемента И данного разр да, второй вход второго элемента И соединен с выходом регистрирующего триггера этого разр да, выход дополнительного регистрирующего триггера Ij соединен с подготовительными входами этого триггера и дополнительным входом первого элемента ИЛИ первого разр да, а тактовы входы регистрирующих триггеров соединены со счетным входом счетчика. Счетчик работает следующим образом . в начальном состо нии все регист рирующие триггеры наход тс в состо нии О , кроме триггера Ij который находитс в состо нии 1 . 684 Высокий потенциал с выхода дополнительного регистрирующего триггера Ij подготавливает к работе этот триггер и регистрирующий триггер 1 через элемент ИЛИ 5, Первый счетный импульс, подаваемый на счетный вход счетчика, перебрасывает дополнительный регистрирующий триггер Ij в состо ние О, а в регистрирующем триггере I, записывает 1 . Высокий потенциал с выхода регистрирующего триггера 12 подаетс через элемент ИЛИ 5 на подготовительный вход этого триггера и через элемент И 4 (который подготовлен к работе высоким потенциалом с инверсного выхода фиксирующего триггера 2) и элементы ИЛИ 6 и 5 на подготовительный вход регистрирующего триггера I.J. Следующий счетный импульс, подаваемый на вход схемы, перебрасывает регистрирующий триггер Ig в нулевое состо ние/ а в регистрирующем триггере 1 записывает . Высокий потенциал с выхода регистрирующего триггера Ij подаетс через элемент ИЛИ Sj на подготовительный вход регистрирующего триггера 1д и через элемент И 42. (который подготовлен к работе высоким потенциалом с инверсного выхода фиксирующего триггера 22 ) и элементы ИЛИ ej и 5 на подготовительный вход регистрирующего триггера 14 Допустим, окончилась перва сери импульсов и в регистрирующем триггере Ij записана , подаетс управл ющий импульс, который в дополнительном регистрирующем триггере l запишет i и через элемент И 3g (который подготовлен к работе высоким потенциалом с выхода регистрирующего триггера 1) записывает в фиксирующем триггере 2 . Высокий потенциал с единичного выхода этого фиксирующего триггера подаетс на вход Установка единицы третьего регистрирующего триггера . После подачи следующей серии импульсов счетный импульс перебросит первый регистрирующий триггер в состо ние О, а во втором регистрирующем триггере запишет . Высокий потенциал с выхода регистрирующего триггера 1 подаетс на подготовительный вход регистрирующего триггера 14 через элементы И 4, ИЛИ 6 И 7 (который подготовлен к работе высоким потенциалом с единичного выхода фиксирующего триггера 2г.) , затем ИЛИ 6 и 5. При подаче второго счетного импульса фиксирующий триггер 2j, переброситс в состо ние О, а в регистрирующем триггере 1 запишетс , регистрирующий триггер 1 осон блокирован сигналом . В даль нейшем при наращивании разр дов счет чика схема будет работать аналогично фиксиру после каждой серии импульсов предьщущие значени счетчика. Разр дность счетчика после каждого такта (после каждого запоминани предварительного состо ни ) уменьшае с на единицу, что следует учесть пр использовании предлагаемого устройст ва. Предлагаемый счетчик можно исполь зовать также дл запоминани несколь ких кодов, следующих поочередно по величине уменьшени , и в случае разрыва обратной св зи счетчик будет ра ботать как регистр сдвига г запоминанием предварительных состо ний. Формула изобретени Счетчик содержащий в каждом разр де регистрирующий и фиксирующий триггеры и два элемента И, а также дополнительный регистрирующий тригге причем выход регистрирующего триггера каждого разр да соединен с первым входом первого элемента И данного разр да, выход которого соединен с установочным входом фиксирующего триггера данного разр да, нулевой выход которого соединен с первьлм вхо дом второго элемента И данного разр да , вторые входы первых элементов И соединены с установочным входом дополнительного регистрирующего триггера и управл ющим входом счетчика/ счетный вход которого соединен с тактовым входом первого регистрирующего триггера, отличающийс тем, что, с целью расширени функциональных возможностей, в 686 каждый разр д дополнительно введены первый и второй элементы ИЛИ и третий элемент И, единичный выход фиксирующего триггера каждого разр да соединен с установочным входом регистрирующего триггера и первым входом третьего элемента И этого разр да , второй вход которого соединен с первым входом первого элемента ИЛИ данного разр да и вьоходом второго элемента ИЛИ предыдущего разр да, причем второй вход третьего элемента И первого разр да соединен с выходом второго элемента ИЛИ последнего разр да , второй вход первого элемента ИЛИ каждого разр да соединен с выходом регистрирующего триггера этого разр да, а выход первого элемента ИЛИ соединен с подготовительными входами регистрирующего триггера этого разр да , первый и вторюй входы второго элемента ИЛИ каждого разр да соединены соответственно с выходами третьего и второго элемента И данного разр да , второй вход второго элемента И соединен с выходом регистрирующего .триггера этого разр да, выход дополнительного регистрирующего триггера соединен с подготовительными входами этого триггера и дополнительным входом первого элемента ИЛИ первого разр да, а тактовые входы регистрирующих триггеров соединены со счетным входом счетчика. Источники информации, прин тые во внимание при экспертизе .1. Гольденберг Л.М. Импульсные цифровые устройства М., Св зь, 1973, гл. 10, рис. 10.8.
- 2. Румпф К., Пульверс М, Справочник по транзисторным схемам. М., Мир, 1965, с. 215, рис.7.18.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772444778A SU660268A1 (ru) | 1977-01-24 | 1977-01-24 | Счетчик |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772444778A SU660268A1 (ru) | 1977-01-24 | 1977-01-24 | Счетчик |
Publications (1)
Publication Number | Publication Date |
---|---|
SU660268A1 true SU660268A1 (ru) | 1979-04-30 |
Family
ID=20692541
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772444778A SU660268A1 (ru) | 1977-01-24 | 1977-01-24 | Счетчик |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU660268A1 (ru) |
-
1977
- 1977-01-24 SU SU772444778A patent/SU660268A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3984815A (en) | Time of event recorder | |
SU660268A1 (ru) | Счетчик | |
SU423176A1 (ru) | Устройство для сдвига информации | |
SU949786A1 (ru) | Генератор последовательности импульсов | |
SU1525889A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1608657A1 (ru) | Преобразователь код-веро тность | |
SU750729A1 (ru) | Многоканальный преобразователь код-временной интервал | |
SU1434430A1 (ru) | Датчик равномерно распределенных случайных чисел | |
SU422105A1 (ru) | Многоканальный счетчик импульсов | |
SU382925A1 (ru) | УСТРОЙСТВО дл ОБР.ЛБОТКИ ИНФОРЛ\ЛЦИИ12 | |
SU395989A1 (ru) | Накапливающий двоичный счетчик | |
SU369542A1 (ru) | Измеритель серии временных интервалов | |
SU1043633A1 (ru) | Устройство дл сравнени чисел | |
SU1725394A1 (ru) | Счетное устройство | |
SU769549A1 (ru) | Устройство дл определени дифференциального закона распределени веро тностей экстремальных значений | |
SU1675948A1 (ru) | Устройство дл восстановлени тактовых импульсов | |
SU455244A2 (ru) | Устройство дл обработки информации | |
SU528539A1 (ru) | Классификатор временных интервалов между последовательно идущими сигналами | |
SU546937A1 (ru) | Перестраиваемый фазо-импульсный многоустойчивый элемент | |
SU536599A1 (ru) | Устройство делени числа импульсов | |
SU419948A1 (ru) | Преобразователь перемещение — код | |
SU1275547A1 (ru) | Многоканальное запоминающее устройство | |
SU997240A1 (ru) | Устройство задержки | |
SU1432516A1 (ru) | Устройство дл делени частот двух последовательностей импульсов | |
SU696442A1 (ru) | Устройство дл определени локальных экстремумов |