SU1005148A1 - Устройство дл сокращени избыточности информации - Google Patents

Устройство дл сокращени избыточности информации Download PDF

Info

Publication number
SU1005148A1
SU1005148A1 SU813372241A SU3372241A SU1005148A1 SU 1005148 A1 SU1005148 A1 SU 1005148A1 SU 813372241 A SU813372241 A SU 813372241A SU 3372241 A SU3372241 A SU 3372241A SU 1005148 A1 SU1005148 A1 SU 1005148A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
unit
input
information
register
Prior art date
Application number
SU813372241A
Other languages
English (en)
Inventor
Юрий Архипович Галяс
Александр Константинович Флоров
Виктор Петрович Цыганок
Original Assignee
Днепропетровский Ордена Трудового Красного Знамени Государственный Университет Им.300-Летия Воссоединения Украины С Россией
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Днепропетровский Ордена Трудового Красного Знамени Государственный Университет Им.300-Летия Воссоединения Украины С Россией filed Critical Днепропетровский Ордена Трудового Красного Знамени Государственный Университет Им.300-Летия Воссоединения Украины С Россией
Priority to SU813372241A priority Critical patent/SU1005148A1/ru
Application granted granted Critical
Publication of SU1005148A1 publication Critical patent/SU1005148A1/ru

Links

Landscapes

  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

синхронизации, другой выход которого соединен с управл ющими входами сумматоров С 23. К недостаткам известного устройства --отн оситс  то, что коэффициент сжати  частот, обеспечиваемый устрой ством,  вл етс  небольшим. Это обусловлено тем, что сжатие информации достигаетс  за счет уменьшени  числа передаваемых координат, а объем каждой передаваемой координаты остаетс  неизменным. К числу недостатков данного устройства следует отнести такж сложность его технической реализации Цель изобретени  - повышение информативности устройства и упрощение технической реализации устройства. Поставленна  цель достигаетс  тем что устройство, содержащее коммутатор , информационный вход которого соединен с входом устройства, выход с входом аналого-цифрового преобразо вател , блок синхронизации, первый и второй выходы которого соединены с управл ющими входами коммутатора и блока сравнени , блок посто нной пам ти и блок буферной пам ти, выход которого соединен с выходом устройст ва, дополнительно содержит арифметический блок и регистр, выход аналого цифрового преобразовател  и блока посто нной пам ти соединены с информационными входами арифметического блока,первый выход которого соедине с информационным входом регистра, вт рой выход - с информационным входом блока буферной пам ти и первым инфор мационным входом блока сравнени , пе вый и второй выходы блока сравнени  соединены с управл ющими входами соответственно блока буферной пам ти и регистра, выход которого соединен со вторым информационньом входом блок сравнени , третий выход блока синхро низации ерединен с управл ющим входом арифметического блока. На чертеже представлена структурна  схема устройства. Устройство содержит коммутатор 1, аналого-цифровой преобразователь 2, блок 3 посто нной пам ти, арифметический блок 4, регистр 5, блок 6 синхронизации , блок 7 сравнени  и блок 8 буферной пам ти. Устройство работает следующим образом. В блок 3 посто нной пам ти до начала обработки сообщени  заноситс  рначение максимально допустимой абсолютной погрешности восстановлени  сжатых данных . Цикл обработки -го отсчета состоит из трех тактов. По первому тактовому импульсу с блока бсинхронизации обрабатываемый сигнал через коммутатор 1 поступает на аналого-цифровой преобразователь 2, где преобразуетс  в цифровую форму. По второму тактовому сигналу арифметический блок 4, использу  данные, поступающие на его входы с блока 3 посто нной пам ти и с аналого-цифрового преобразоэател  2 в соответствии с выражением N{i)rj.-i::N(ic,. L с - где X(i) - значение обрабатываемого отсчета, определ ет параметр Nd), однозначно характеризующий i-и отсчет. По третьему тактовому импульсу , поступающему с блока 6 синхронизации , блок 7 сравнени  сравнивает значение параметра N(i), поступающего на его вход с арифметического блока 4 со значением параметра N(T-IJ, поступающим на другой его вход с регистра 5. Если N(i) W(i-1J, то блок 7 сравнени  не вырабатывает никаких управл ющих сигналов и устройство переходит к обработке нового отсчета. Если же N(i ); N(i--l),To блок 7 сравнени  вырабатывает сигнал,по которому значение N(i) переписываетс  в регистр 5 и в блок 8 буферной пам ти, из котррого это значение N(i) передаетс  на выход устройства (в канал св зи. Далее устройство переходит к обработке нового отсчета. Достижение поставленной цели можно проиллюстрировать следую1щми рассуждени ми . Как известно,коэффициент сжати  полосы частот К определ етс  соотношением f где К - коэффициент сжати  по числу отсчетов; п - объем информационной части слова не сжатых данных; ГПу, - объем информационной части слона сжатых данных; tru.- объем служебной, информации, приход щейс  на один существенный отсчет. Из этого выражени  следует, что коэффициент сжати  полосы частот можно увеличить путем увеличени  К и путем уменьшени  my. В устройстве-прототипе, как и во всех других.апертурных устройствах сжати  информации, К увеличиваетс  путем увеличени  К. Значени  П|, и mj, в этих устройствах представл ют собой одну и ту же величину. В предлагаемом устройстве обрабатываемый процесс на выходе устройства , представл етс  в виде параметров ). Экспериментальные и теоретические исследовани  показывают, что количество двоичных разр дов, необходимых дл  представлени  параметров N(i) меньше, чем количество двоичных разр дов, необходимых дл  представлени  значений 1-го отсчета сигнала X (i) . Таким об

Claims (1)

  1. Формула изобретения соединен с входом устройства, выход с входом аналого-цифрового преобразователя, блок синхронизации, первый и второй выходы которого соединены с управляющими входами коммутатора, и блока сравнения, блок постоянной памяти и блок буферной памяти, выход которого соединен с выходом устройства, отличающееся тем, что, с целью повышения информативности и упрощения устройства, в него введены арифметический блок и регистр, выход аналого-цифрового преобразователя и блока постоянной памяти соединены с информационными входами арифметического блока, первый выход которого соединен с информационным входом регистра, второй выход - с информационным входом блока буферной памяти и первым информационным входом блока сравнения, первый и второй выходы блока сравнения соединены с управляющими входами соответственно блока буфер• ной памяти и регистра, выход которого соединен с вторым информационным 25 входом блока сравнения, Третий выход ,блока синхронизации соединен с управляющим входом арифметического блока.
SU813372241A 1981-12-30 1981-12-30 Устройство дл сокращени избыточности информации SU1005148A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813372241A SU1005148A1 (ru) 1981-12-30 1981-12-30 Устройство дл сокращени избыточности информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813372241A SU1005148A1 (ru) 1981-12-30 1981-12-30 Устройство дл сокращени избыточности информации

Publications (1)

Publication Number Publication Date
SU1005148A1 true SU1005148A1 (ru) 1983-03-15

Family

ID=20988885

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813372241A SU1005148A1 (ru) 1981-12-30 1981-12-30 Устройство дл сокращени избыточности информации

Country Status (1)

Country Link
SU (1) SU1005148A1 (ru)

Similar Documents

Publication Publication Date Title
JPS5564445A (en) Code converter circuit
SU1005148A1 (ru) Устройство дл сокращени избыточности информации
US3689879A (en) Conservation of transient pulses in analog to digital conversion
SU1179413A1 (ru) Устройство дл адаптивного сжати информации
SU1383428A1 (ru) Устройство дл адаптивного сжати информации
SU1589314A1 (ru) Устройство кодировани звуковых сигналов в частотной области
SU780019A1 (ru) Устройство дл сжати информации
SU936003A1 (ru) Устройство дл сбора,приема и передачи информации
SU1064453A1 (ru) Цифро-аналоговый преобразователь
JPS57204662A (en) Data communication processing system
JPS55120280A (en) Selection type cross conversion system
RU1781823C (ru) Система бинарного кодировани и декодировани сигналов
SU622141A1 (ru) Радиотелеметрическа система дл испытаний передвижных сельскохоз йственных машин
SU1184101A1 (ru) Устройство для передачи и приема информации
JPH0715326A (ja) 信号変換装置
SU1096658A1 (ru) Цифрова контрольно-измерительна система
SU1659885A1 (ru) Детектор огибающей электрического сигнала
SU1305871A1 (ru) Дешифратор
JPS5683141A (en) Data compression circuit
JPS5517819A (en) Encoding procedure for recording and reproducing
SU1517136A1 (ru) Преобразователь последовательного кода в параллельный
SU1420673A1 (ru) Устройство дл передачи дискретной информации
JPS5731239A (en) Decoder
SU720463A1 (ru) Многоканальное цифровое телеизмерительное устройство
SU1698953A2 (ru) Нерекурсивный цифровой фильтр-дециматор