RU96108065A - PRIORITY DEVICE - Google Patents

PRIORITY DEVICE

Info

Publication number
RU96108065A
RU96108065A RU96108065/09A RU96108065A RU96108065A RU 96108065 A RU96108065 A RU 96108065A RU 96108065/09 A RU96108065/09 A RU 96108065/09A RU 96108065 A RU96108065 A RU 96108065A RU 96108065 A RU96108065 A RU 96108065A
Authority
RU
Russia
Prior art keywords
group
input
inputs
output
counter
Prior art date
Application number
RU96108065/09A
Other languages
Russian (ru)
Inventor
А.А. Воробьев
О.Е. Молчанов
Original Assignee
Военная инженерно-космическая академия им.А.Ф.Можайского
Filing date
Publication date
Application filed by Военная инженерно-космическая академия им.А.Ф.Можайского filed Critical Военная инженерно-космическая академия им.А.Ф.Можайского
Publication of RU96108065A publication Critical patent/RU96108065A/en

Links

Claims (1)

Устройство приоритета, содержащее регистр заявок, группу из n регистров приоритета, где n - число заявок, группу из n элементов И, два элемента ИЛИ, генератор импульсов, элемент И, триггер, счетчик и n схем сравнения, причем группа информационных входов регистра заявок является группой информационных входов устройства, группы информационных входов регистров приоритета являются группами кодовых входов устройства, каждый i-й (i=1,...,n) разрядный выход группы разрядных выходов регистра заявок соединен с первым входом i-го элемента И группы, группа разрядных выходов каждого i-го регистра приоритета соединена с первой группой входов i-й схемы сравнения группы, вторые группы входов схем сравнения группы соединены с группой выходов счетчика, выход каждой i-й схемы сравнения группы соединен с вторым входом i-го элемента И группы, выходы элементов И группы соединены с входами второго элемента ИЛИ и с группой информационных выходов устройства, выход второго элемента ИЛИ соединен с первым входом элемента И и с нулевым входом триггера, второй и третий входы элемента И соединены соответственно с выходом триггера и с выходом генератора импульсов, выход элемента И соединен с информационным входом счетчика, вход запуска и ответный вход устройства соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход первого элемента ИЛИ соединен с единичным входом триггера, отличающееся тем, что, с целью повышения оперативности обслуживания высокоприоритетных заявок, устройство содержит второй счетчик и вход повторного запуска, причем инверсный вход переполнения второго счетчика соединен с третьими входами элементов И группы, информационный вход второго счетчика соединен с генератором импульсов, управляющие входы счетчиков соединены с выходом первого элемента ИЛИ, вход повторного запуска соединен с третьим входом первого элемента ИЛИ.The priority device containing the application register, a group of n priority registers, where n is the number of applications, a group of n AND elements, two OR elements, a pulse generator, an AND element, a trigger, a counter and n comparison circuits, and the group of information inputs of the application register is group of information inputs of the device, groups of information inputs of priority registers are groups of code inputs of the device, each i-th (i = 1, ..., n) bit output of the group of bit outputs of the application register is connected to the first input of the i-th element AND groups, group R of the bit outputs of each i-th priority register is connected to the first group of inputs of the i-th group comparison circuit, the second groups of inputs of the group comparison circuits are connected to the counter output group, the output of each i-th group comparison circuit is connected to the second input of the i-th element of the group , the outputs of AND elements of the group are connected to the inputs of the second OR element and to the group of information outputs of the device, the output of the second OR element is connected to the first input of the AND element and to the zero input of the trigger, the second and third inputs of the AND element are connected, respectively with the trigger output and with the output of the pulse generator, the output of the AND element is connected to the counter information input, the start input and the response input of the device are connected respectively to the first and second inputs of the first OR element, the output of the first OR element is connected to a single trigger input, characterized in that, in order to increase the efficiency of servicing high-priority applications, the device comprises a second counter and a restart input, the inverse overflow input of the second counter being connected to the third inputs of AND elements groups, the information input of the second counter is connected to the pulse generator, the control inputs of the counters are connected to the output of the first OR element, the restart input is connected to the third input of the first OR element.
RU96108065/09A 1996-04-22 PRIORITY DEVICE RU96108065A (en)

Publications (1)

Publication Number Publication Date
RU96108065A true RU96108065A (en) 1998-07-27

Family

ID=

Similar Documents

Publication Publication Date Title
RU96108065A (en) PRIORITY DEVICE
RU2000115400A (en) PRIORITY DEVICE
SU1720157A1 (en) Maximal fibonacci code pulse counter
SU771665A1 (en) Number comparing device
RU95117901A (en) ADAPTIVE CONTROL DEVICE
SU1677707A1 (en) Multiplier of polynomials
SU1596329A1 (en) Device for arbitrage of requests
SU1075264A2 (en) Device for servicing queries
SU1030797A1 (en) Device for sorting mn-digit numbers
SU911513A1 (en) Device for sorting numbers
SU1667055A1 (en) Device for modulo m multiplication
SU1741101A1 (en) Apparatus for program control
SU1509890A1 (en) Arrangement for forming structured files
SU1124307A1 (en) Priority device
RU1800612C (en) Code scaling circuit
SU1413622A1 (en) Number sorting device
SU1198531A1 (en) Interface for linking subscribers with computer
SU1416940A1 (en) Linear interpolator
SU1095168A1 (en) Translator from sign-and-magnitude representation to sign-and-magnitude,radix complement and diminished radix complement representaiion
SU1522411A1 (en) Binary-to-binary-decimal code converter
SU1741133A1 (en) Priority device
SU1688286A1 (en) A shift register
SU962900A1 (en) Device for interfacing subscriber's post with digital computer
SU1130901A1 (en) Distributor
SU818017A1 (en) Logic ''m from n''device