RU2255419C2 - Перемежитель и способ перемежения в системе связи - Google Patents
Перемежитель и способ перемежения в системе связи Download PDFInfo
- Publication number
- RU2255419C2 RU2255419C2 RU2003129507/09A RU2003129507A RU2255419C2 RU 2255419 C2 RU2255419 C2 RU 2255419C2 RU 2003129507/09 A RU2003129507/09 A RU 2003129507/09A RU 2003129507 A RU2003129507 A RU 2003129507A RU 2255419 C2 RU2255419 C2 RU 2255419C2
- Authority
- RU
- Russia
- Prior art keywords
- interleaver
- minimum distance
- column
- rows
- addresses
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0071—Use of interleaving
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M13/00—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
- H03M13/27—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
- H03M13/2703—Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
- H03M13/271—Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/0001—Systems modifying transmission characteristics according to link quality, e.g. power backoff
- H04L1/0009—Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0045—Arrangements at the receiver end
- H04L1/0047—Decoding adapted to other signal detection operation
- H04L1/005—Iterative decoding, including iteration between signal detection and decoding operation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0064—Concatenated codes
- H04L1/0066—Parallel concatenated codes
Abstract
Изобретение относится к кодированию в системе связи, конкретно к перемежителю с частичным обратным порядком битов (Ч-ОПБ перемежитель) и способу оптимизации параметров перемежителя в соответствии с его размерами, что и является достигаемым техническим результатом. Ч-ОПБ перемежитель последовательно, по столбцам, конфигурирует поток входных данных размера N в матрицу, имеющую 2m строк и (J-1) столбцов и R строк в J-м столбце, перемежает сконфигурированные данные и считывает перемеженные данные по строкам. 3 н. и 2 з.п. ф-лы, 7 ил., 3 табл.
Description
Область техники, к которой относится изобретение
Настоящее изобретение относится, по существу, к перемежению в системе связи, а более конкретно к способу оптимизации параметров в соответствии с размером перемежителя для перемежения с частичным обратным порядком битов (Ч-ОПБ) и использующему его перемежителю.
Уровень техники
Хотя субблочный канальный перемежитель, разработанный согласно спецификации IS-2000, выпуск C(1× EV-DV) F/L, выполняет Ч-ОПБ операцию для перестановки строк так же, как существующий канальный перемежитель, разработанный согласно спецификации IS-2000, выпуск А/В, субблочный канальный перемежитель отличается от канального перемежителя тем, что формирователь иначе формирует адреса считывания и требует полного учета влияния выбранных параметров перемежителя на выбор символов квази-дополнительного турбо кода (КДТК, QCTC).
Следовательно, существует потребность в анализе принципов функционирования субблочного канального перемежителя и канального перемежителя и в создании критерия формирования оптимальных параметров для канальных перемежителей. Оптимальные параметры будут обеспечивать наилучшую эффективность в канальных перемежителях, скомпонованных в соответствии с IS-2000, выпуск А/В, и IS-2000, выпуск С.
Сущность изобретения
Задачей настоящего изобретения является, по существу, устранение по меньшей мере указанных выше проблем и/или недостатков и обеспечение по меньшей мере преимуществ, описанных ниже. Соответственно, задачей настоящего изобретения является создание способа оптимизации параметров для Ч-ОПБ перемежения и перемежителя, использующего оптимизированные параметры.
Другой задачей настоящего изобретения является создание способа оптимизации параметров m и J в соответствии с размером перемежителя для Ч-ОПБ перемежения и перемежителя, использующего их.
Для решения указанных выше и других задач предложены Ч-ОПБ перемежитель и способ оптимизации параметров в соответствии с размером перемежителя для Ч-ОПБ перемежителя. Ч-ОПБ перемежитель последовательно, по столбцам, конфигурирует поток входных данных размера N в матрицу, имеющую 2m строк и (J-1) столбцов и R строк в J-м столбце. Ч-ОПБ перемежитель перемежает конфигурированные данные и построчно считывает перемеженные данные. Здесь N, m, J и R заданы следующим образом:
N | m | J | R |
408 | 7 | 4 | 24 |
792 | 8 | 4 | 24 |
1560 | 9 | 4 | 24 |
2328 | 10 | 3 | 280 |
3096 | 10 | 4 | 24 |
3864 | 11 | 2 | 1816 |
Краткое описание чертежей
Указанные выше задачи, признаки и преимущества настоящего изобретения станут более очевидны из последующего подробного описания предпочтительных вариантов осуществления изобретения с учетом приложенных чертежей.
Фиг.1 иллюстрирует Ч-ОПБ перемежение при N=384, m=7 и J=3 согласно варианту осуществления настоящего изобретения.
Фиг.2 иллюстрирует расстояния между адресами считывания после Ч-ОПБ перемежения при N=384, m=7 и J=3 согласно варианту осуществления настоящего изобретения.
Фиг.3 иллюстрирует Ч-ОПБ перемежение при N=408, m=7, J=3 и R=24 согласно варианту осуществления настоящего изобретения.
Фиг.4 иллюстрирует минимальное расстояние внутри строки после Ч-ОПБ перемежения при N=408, m=7 и J=3 согласно варианту осуществления настоящего изобретения.
Фиг.5 является функциональной схемой перемежителя, в котором использован вариант осуществления настоящего изобретения.
Фиг.6 является блок-схемой, поясняющей первый пример операции определения оптимальных параметров перемежителя согласно варианту осуществления настоящего изобретения.
Фиг.7 является блок-схемой, поясняющей другой пример операции определения оптимальных параметров перемежителя согласно варианту осуществления настоящего изобретения.
Подробное описание предпочтительных вариантов осуществления
Ниже, со ссылкой на приложенные чертежи, подробно описано несколько предпочтительных вариантов осуществления настоящего изобретения. В чертежах использована сквозная нумерация. В последующем описании для ясности опущено подробное описание известных функций или конфигураций.
Ниже будет описано Ч-ОПБ перемежение, к которому применяются разные варианты осуществления настоящего изобретения, и принципы определения параметров для оптимального Ч-ОПБ перемежения согласно вариантам осуществления настоящего изобретения.
Фиг.5 является функциональной схемой Ч-ОПБ перемежителя, в котором использован вариант осуществления настоящего изобретения. Согласно фиг.5, генератор 511 адресов принимает размер N перемежителя, первый параметр m (то есть Сдвиг_Бита), второй параметр J (то есть Верхний_Предел) и сигнал синхронизации Синхросигнал и формирует адреса считывания для считывания символов битов из памяти 512 перемежителя. Параметры m и J определяются в контроллере более высокого уровня (не изображен) и подаются на генератор 511 адресов или определяются в соответствии с размером N перемежителя в генераторе 511 адресов. Память 512 перемежителя в режиме записи последовательно сохраняет символы битов входных данных в адресах записи, соответствующих значениям счетчика 513, и в режиме считывания выводит символы битов из адресов считывания, принятых от генератора 511 адресов. Счетчик 513 принимает сигнал синхронизации Синхросигнал, формирует значение счетчика и подает его в качестве адреса записи АДР Записи в память 512 перемежителя.
Как описано выше, Ч-ОПБ перемежитель последовательно записывает входные данные в память 512 перемежителя в режиме записи и считывает данные из памяти 512 перемежителя в соответствии с адресами считывания, сформированными генератором 511 адресов. Более подробно Ч-ОПБ перемежитель описан в заявке на патент Кореи №1998-54131, зарегистрированной 10 декабря 1998 года.
При функционировании генератор 511 адресов формирует адрес считывания Ai для перестановки символа посредством формулы:
где i=0, 1,... , N-1 и N=2m× J.
В уравнении (1) N обозначает размер последовательности входных данных перемежителя, а m и J являются параметрами перемежителя, называемыми Сдвиг_Бита и Верхний_Предел соответственно.
Фиг.1 иллюстрирует Ч-ОПБ перемежение при N=384, m=7 и J=3. Согласно фиг.1 матрица перемежения имеет 2m строки, начинающиеся индексом 0 и J столбцов, начинающихся индексом 0. После этапа 101 индекс строки и индекс столбца символа в результирующей матрице выражаются как и (i mod J) соответственно. Следовательно, после i-й символ последовательности входных данных имеет в качестве адреса считывания номер, соответствующий -й строке и (i mod J)-му столбцу. В каждой строке имеется J символов, и расстояние между символами в строке составляет 2m.
На этапе 102 над индексом строки производится операция ОПБ. Если расстояние между символами в соседних строках одного столбца является расстоянием строк drоw, то операция ОПБ над индексами строк приводит к такой перестановке строк, чтобы два минимальных расстояния строк drow составляли 2m-2 и 2m-1, как иллюстрируется фиг.2. Следовательно, после i-й символ последовательности входных данных имеет в качестве адреса считывания номер, соответствующий ОПБm -й строке и (i mod J)-му столбцу в третьей матрице слева. В итоге последовательность адресов считывания формируется посредством перестановок строк матрицы 2m× J в Ч-ОПБ перемежителе. Матрица с переставленными строками считывается сначала по строкам сверху вниз с последующим считыванием каждой строки слева направо.
Для ясности описания расстояние между соседними адресами в одной строке определено как “расстояние внутри строки dintra”. Если J≠ 1, то dintra=2m. Если J=1, то расстояние внутри строки отсутствует (не определено).
Расстояние между соседними адресами в разных строках, а именно расстояние между последним адресом в строке и первым адресом в следующей строке, определено как “расстояние между строками dinter”. Расстояние dinter является одной из нескольких величин, вычисляемых как функция параметров m и J. Когда m и J определены, результирующее минимальное расстояние между строками dinter определено как .
Так как два минимальных расстояния строк drow составляют 2m-2 и 2m-1, то
Почему вычисляется посредством уравнения (2) при J≠ 1, ясно из фиг.2. Если J=1, что подразумевает, что матрица перемежения имеет только один столбец, то равно , то есть 2m-2 .
Как описано выше, параметры перемежителя m и J используются как номера строк и столбцов в матрице последовательности адресов считывания и как параметры функции, определяющей расстояния между адресами считывания. Следовательно, характеристики Ч-ОПБ канального перемежителя зависят от параметров перемежителя m и J.
До описания способа определения параметров субблочного канального перемежителя, обеспечивающих наилучшую эффективность перемежения, согласно варианту осуществления настоящего изобретения будут описаны задачи канальных перемежителей в соответствии со спецификацией IS-2000, выпуски А/В и С. Затем будет описано определение параметров перемежителя отдельно в двух случаях: N=2m× J и N=2m× J+R.
Согласно спецификации IS-2000, выпуск А/В, задачей канального перемежителя является повышение эффективности декодирования, которая ухудшается при неблагоприятном воздействии затухания на последовательные символы кода, посредством рассеивания ошибки, которое происходит в результате перестановки символов. Для повышения эффективности декодирования перемежение должно быть выполнено так, чтобы расстояние между соседними адресами (расстояние между адресами) было максимальным.
Между тем, задачей субблочного канального перемежения, как описано в спецификации IS-2000, выпуск С, является обеспечение возможности селектору символов КДТК “на выходе” перемежителя выбрать подходящие символы кода, соответствующие скорости кодирования, и, следовательно, обеспечить наилучшую эффективность на этой скорости кодирования, а также рассеять ошибки посредством перестановки символов. Для достижения этой цели перемежение должно быть выполнено так, чтобы расстояния между адресами были максимальными и унифицированными.
Соответственно, чтобы удовлетворить требованиям на канальный перемежитель спецификации IS-2000, выпуск А/В, и субблочный канальный перемежитель спецификации IS-2000, выпуск С, перемежитель должен быть разработан так, чтобы перестановка последовательности адресов считывания при перемежении осуществлялась унифицированно. Это можно сделать, определив параметры перемежителя m и J, максимизирующие минимальное расстояние между адресами и минимизирующие разность между расстояниями между адресами.
Как указано выше, расстояния между адресами распределены по категориям на расстояние внутри строки dintra и расстояние между строками dinter. Расстояние внутри строки является функцией от m, а расстояние между строками является функцией от m и J. Так как существует несколько расстояний между строками, то вычисляется минимальное расстояние между строками . Минимальное расстояние между адресами при J, равном 1, всегда равно 2m-2, а при J, не равном 1, является меньшим значением из минимального расстояния между строками и минимального расстояния внутри строки . Разность между расстояниями между адресами при J, равном 1, равна 2m-2, так как расстояние внутри строки dintra равно 0, а при J, не равном 1, равно разности между расстоянием внутри строки dintra и минимальным расстоянием между строками .
Это можно выразить следующим образом:
Так как N=2m× J, то 2m в уравнении (3) заменяется на N/J, из чего следует:
Таблица 1, приведенная ниже, иллюстрирует изменения расстояний между адресами считывания с увеличением m при N=384. При J=3 максимальная разность между расстояниями между адресами минимизируется, 64, а минимальное расстояние между адресами dmin максимизируется, 128.
Таблица 1 | ||||||
N | m | J | dintra | dinter min | dmin | |
384 | 4 | 24 | 16 | 360 | 344 | 16 |
5 | 12 | 32 | 336 | 304 | 32 | |
6 | 6 | 64 | 288 | 224 | 64 | |
7 | 3 | 128 | 192 | 64 | 128 |
Выше описан способ определения оптимальных параметров перемежителя при N=2m× J. Ниже описан способ определения оптимальных параметров перемежителя при N=2m× J+R. Здесь R является остатком от деления N на 2m. Следовательно, R является положительным целым числом, меньшим 2m.
Фиг.3 иллюстрирует Ч-ОПБ перемежение при N=408, m=7, J=3 и R≠ 0. Согласно фиг.3, аналогично случаю, где R=0, номера в матрице с переставленными строками после этапа 302 считываются в качестве адресов считывания по строкам сверху вниз, при этом каждая строка считывается слева направо, как описано на этапе 303. Так как R≠ 0, то количество столбцов равно J+1, и номера внесены только в R строк (J+1)-го столбца, в остальных (2m-R) строках номера отсутствуют.
В сущности, при R≠ 0 последовательность адресов считывания формируется перестановкой строк матрицы 2m× J, каждая строка которой содержит J или J+1 элементов в Ч-ОПБ перемежителе. Матрица с переставленными строками считывается по строкам сверху вниз, при этом каждая строка считывается слева направо.
Дополнительно, при R≠ 0 параметры перемежителя m и J определены так, чтобы минимальное расстояние между адресами считывания было максимизировано, а разность между расстояниями между адресами считывания была минимизирована.
Расстояние между строками dinter является функцией m, 2m, вне зависимости от того R=0 или R≠ 0. Однако, хотя при R=0 минимальное расстояние между строками является функцией от m и J, при R≠ 0 оно является функцией от m, J и R.
Минимальное расстояние между строками определяется в соответствии с J посредством уравнения (5) и уравнения (6).
При J=1,
При J≠ 1,
Фиг.4 иллюстрирует вывод уравнения (6) при m=7 и J=3. Согласно фиг.4, при 0≤ R<2m-l расстояние между строками между двумя соседними строками, имеющими расстояние строк drow, равное 2m-l, при этом последний столбец верхней строки является пустым, является минимальным расстоянием между строками При 2m-1≤ R<3·2m-2, расстояние между строками между двумя соседними строками, имеющими расстояние строк drow, равное 2m-2, при этом последний столбец верхней строки является пустым, является минимальным расстоянием между строками
При 3· 2m-2≤ R<2m расстояние между строками между двумя соседними строками, имеющими расстояние строк drow, равное 2m-2, и элементы в последних столбцах, является минимальным расстоянием между строками Например, если R=0, минимальное расстояние между строками равно 192, как указано ссылочной позицией 401. Если R=64(2m-1), то минимальное расстояние между строками равно 288, как указано ссылочной позицией 402. Если R=96(3· 2m-2), то минимальное расстояние между строками равно 320, как указано ссылочной позицией 403. Уравнение (5) может быть выведено аналогичным образом для J=1.
Приведенная ниже таблица 2 иллюстрирует изменения в параметрах перемежителя J и R, расстоянии внутри строки dintra, минимальном расстоянии между строками и минимальном расстоянии между адресами считывания dmin, в отношении шести размеров пакетов кодера (ПК), в соответствии со спецификацией IS-2000, выпуск С.
Как описано выше, аналогично случаю, где R=0, выбираются оптимальные параметры перемежения, которые максимизируют минимальное расстояние между адресами и минимизируют разность между расстояниями между адресами.
В таблице 2 минимальное расстояние между адресами считывания dmin в восьмом столбце является меньшим из расстояния внутри строки dintra и минимального расстояния между строками . Следовательно, параметры, максимизирующие минимальное расстояние между адресами считывания dmin, могут быть получены посредством выбора строки, имеющей максимальное значение в восьмом столбце. Для размеров ПК в 2328 и 3864 три строки и две строки удовлетворяют этому условию. В этом случае должны быть выбраны строки, удовлетворяющие другому условию минимизации разности между адресами считывания . Они выделены полужирным и подчеркнутым шрифтом в таблице 2. Валидность (истинность) этого условия очевидна при сравнении строк, имеющих максимальное dmin в функции n(dmin) в последнем столбце. Здесь n(dmin) указывает количество пар адресов, имеющих минимальное расстояние между адресами dmin.
Строки, выделенные полужирным и подчеркнутым шрифтом в таблице 2, удовлетворяют двум условиям для выбора оптимальных параметров перемежителя, указанным выше. Как отмечено, если удовлетворяется второе условие, то первое условие удовлетворяется заведомо. Для сведения, ясно, что расстояния внутри строки dintra и минимальные расстояния между строками перечисленные в таблице 2, равны вычисленным по Ч-ОПБ перемеженным адресам считывания. Таблица 2 охватывает случай деления N на 2m или J без остатка и случай деления N на 2m или J с остатком R (то есть N=2m× J+R(0≤ R<2m)). Здесь параметры перемежителя, выделенные полужирным и подчеркнутым шрифтом, являются оптимальными для каждого размера ПК.
В таблице 3 перечислены оптимальные параметры перемежителя для каждого размера перемежителя N, при N=2m× (J-1)+R(0≤ R<2m), то есть N делится на 2m или J либо без остатка, либо с остатком R. Описание, сделанное в контексте J, также может быть использовано при замене J на (J-1).
Таблица 3 | |||
N | m | J | R |
408 | 7 | 4 | 24 |
792 | 8 | 4 | 24 |
1560 | 9 | 4 | 24 |
2328 | 10 | 3 | 280 |
3096 | 10 | 4 | 24 |
3864 | 11 | 2 | 1816 |
Описание, приведенное выше, предлагает способ выбора параметров перемежителя, которые, предполагается, обеспечивают наилучшую эффективность при использовании, например, канального перемежителя, скомпонованного в соответствии со спецификацией IS-2000, выпуск А/В, и субблочного канального перемежителя, скомпонованного в соответствии со спецификацией IS-2000, выпуск С.
Как описано выше, при формировании адресов считывания в канальном перемежителе оптимальными параметрами перемежителя являются параметры, максимизирующие расстояние между адресами и одновременно минимизирующие разность между расстояниями между адресами. Следовательно, параметрами перемежителя для субблочного канального перемежения при компоновке субблочного канального перемежителя в соответствии со спецификацией IS-2000, выпуск С, являются значения в строках с полужирным и подчеркнутым шрифтом таблицы 2. Хотя выбор параметров перемежителя был описан для субблочного канального перемежителя, скомпонованного в соответствии сo спецификацией IS-2000, выпуск С, очевидно, что та же самая идея может быть использована также в отношении систем других стандартов.
Фиг.6 является блок-схемой, поясняющей операцию определения оптимальных параметров перемежителя, согласно варианту осуществления настоящего изобретения. В частности, эта операция связана с вычислением . Вычисляя с изменяющимися параметрами (m, J), выбираются оптимальные параметры (m, J), минимизирующие параметры
Согласно фиг.6, когда на этапе 601 заданы размер перемежителя N и параметры m и J, на этапе 603 вычисляется параметр R посредством вычитания 2m× J из N. На этапе 605 определяется, равен ли J единице (1). Вследствие этого определяется, имеет ли матрица перемежения единственный столбец. Если J равен 1, то процедура переходит к этапу 607 (ветвь “Да” из этапа 605 принятия решения) и, если J не равен 1, то процедура переходит к этапу 621 (ветвь “Нет” из этапа 605 принятия решения). На этапе 607 определяется, равен ли R нулю (0) (то есть является ли N целочисленным множителем 2m). Напротив, если R равен 0 (ветвь “Да” из этапа 607 принятия решения), то на этапе 609 расстояние внутри строки dintra устанавливается в 0. Если R не равен 0 (ветвь “Нет” из этапа 607 принятия решения), то на этапе 617 dintra устанавливается в 2m.
После определения dintra на этапе 611 определяется, меньше ли R, чем 3× 2m-2. Если R меньше 3× 2m-2 (ветвь “Да” из этапа 611 принятия решения), то на этапе 613 минимальное расстояние между строками устанавливается в 2m-2. Если R равен или больше 3× 2m-2 (ветвь “Нет” из этапа 611 принятия решения), то на этапе 619 устанавливается в 2m-1. После определения на этапе 615 вычисляется .
Между тем, если на этапе 605 определяется, что J не равен 1, то на этапе 621 dintra устанавливается в 2m, и на этапе 623 определяется, меньше ли R, чем 2m-l. Если R меньше 2m-1 (ветвь “Да” из этапа 623 принятия решения), то на этапе 625 устанавливается в (2J-3)× 2m-1, и затем процедура переходит к этапу 615. Если R равен или больше 2m-1 (ветвь “Нет” из этапа 623 принятия решения), то на этапе 627 определяется, меньше ли R, чем 3× 2m-2. Если R меньше 3× 2m-2 (ветвь “Да” из этапа 627 принятия решения), то на этапе 629 устанавливается в (4J-3)× 2m-2. Если R равен или больше 3× 2m-2 (ветвь “Нет” из этапа 627 принятия решения), то на этапе 631 устанавливается в (2J-1)× 2m-1 и затем процедура переходит к этапу 615.
Оптимальные параметры перемежителя m и J получаются для заданного N посредством вычисления при изменении (m, J). Если J является одним из значений 1, 2 и 3, то может быть выведена логическая формула, обеспечивающая выбор J без многократного вычисления.
Опуская процедуру вывода логического уравнения, ниже приведено это логическое уравнение.
Оптимальный параметр m вычисляется из оптимального параметра J, полученного из уравнения (7), следующим образом:
Согласно фиг.7, ниже кратко описывается выбор оптимальных параметров перемежителя посредством указанного простого логического уравнения.
1. Для заданного N оптимальный параметр J получен посредством уравнения (7), и
2. Параметр m вычислен посредством уравнения (8) с использованием N и J.
Фиг.7 является блок-схемой, поясняющей операцию определения оптимальных параметров перемежителя, согласно другому варианту осуществления настоящего изобретения.
Согласно фиг.7, когда задан N, на этапе 701 вычисляются переменная α посредством и переменная β посредством . На этапе 703 принятия решения определяется, меньше ли α первого порогового значения, 0,5849625. Если α меньше первого порогового значения (ветвь “Да” из этапа 703 принятия решения), то на этапе 705 принятия решения осуществляется принятие другого решения, меньше ли N, чем β . Если N равен или больше β (ветвь “Нет” из этапа 705 принятия решения), то процедура переходит к этапу 707. Напротив, если N меньше β (ветвь “Да” из этапа 705 принятия решения), то на этапе 713 J определяется равным 3.
Между тем, на этапе 707 принятия решения определяется, меньше ли N, чем (3/2)× β . Если N меньше (3/2)× β (ветвь “Да” из этапа 707 принятия решения), то на этапе 711 J определяется равным 2. Иначе, на этапе 709 J определяется равным 1 (ветвь “Нет” из этапа 707 принятия решения).
Если на этапе 703 определяется, что α равен или больше первого порогового значения (ветвь “Нет” из этапа 703 принятия решения), то на этапе 717 принятия решения осуществляется принятие решения, меньше ли N, чем (3/2)× β . Если N меньше (3/2)× β (ветвь “Да” из этапа 717 принятия решения), то на этапе 721 J определяется равным 2. Иначе, на этапе 719 принятия решения определяется, меньше ли N, чем (7/4)× β . Если N меньше (7/4)× β (ветвь “Да” из этапа 719 принятия решения), то на этапе 723 J определяется равным 3. Иначе, на этапе 725 J определяется равным 1 (ветвь “Нет” из этапа 719 принятия решения).
Как описано выше, оптимальные параметры m и J могут быть вычислены просто посредством логических уравнений, использующих N. Оптимальные m и J равны m и J, получаемым в результате многократного вычисления с использованием различных значений (m, J), как поясняется таблицей 2. Это устраняет необходимость в хранении оптимальных значений m и J, соответствующих значениям N.
Например, при N=2328 оптимальные значения m и J вычисляются посредством процедуры, поясняемой фиг.7, или посредством уравнений с (8) по (10) следующим образом:
Для сведения, уравнение (7) выводится следующим образом.
A. При J=1,
B. При J≠ 1,
Так как N=2m· J+R и 0≤ R<2m, то J·2m≤ N<(J+1)·2m. После деления этого выражения на J и взятия от полученного выражения логарифма по основанию 2,
А’. При J=1, так как то Следовательно, случаи А-1, А-2 и А-3 могут быть выражены, как функции от N. Из этого следует:
Затем случаи В-1, В-2 и В-3 могут быть выражены как функции N вместо R. Следовательно,
Если j равен 4 или больше, то этот случай не рассматривается, так как в любом из случаев, где J=1, 2 и 3 не может быть меньше, чем .
Уравнение (7) получается посредством выбора из случаев А’-1, А’-2, А’-3, B”-1, B”-2, B”-3, B”’-1’, B”’-2’ и B”’-3’ случая, в котором выражение является минимальным.
Аналогично, уравнение (8) получается посредством выбора из случаев А’-1, А’-2, А’-3, B”-1, B”-2, B”-3, B”’-1”, B”’-2” и B”’-3” случая, в котором выражение является минимальным.
Согласно вариантам осуществления настоящего изобретения, как описано выше, параметры перемежителя m и J просто оптимизируются в соответствии с размером N перемежителя для Ч-ОПБ перемежения.
Хотя изобретение было проиллюстрировано и описано в отношении некоторых предпочтительных вариантов осуществления, для специалистов в данной области техники очевидно, что, не удаляясь от сущности и объема изобретения, могут быть сделаны разные изменения в форме и в деталях, как определено согласно приложенной формуле изобретения.
Claims (5)
1. Перемежитель, последовательно конфигурирующий по столбцам поток входных данных размера N в матрицу, имеющую 2m строк, (J-1) столбец и R строк в J-ом столбце, перемежающий с частичным обратным порядком битов (Ч-ОПБ) сконфигурированные данные и считывающий перемеженные данные по строкам, при этом возможные N, m, J и R заданы следующим образом:
2. Способ определения параметров для перемежителя в системе связи, заключающийся в том, что последовательно конфигурируют по столбцам поток входных данных размера N в матрицу, имеющую 2m строк, (J-1) столбец и R строк в J-ом столбце, при этом 0≤R<2m, перемежают с частичным обратным порядком битов (Ч-ОПБ) сконфигурированные данные и формируют адреса считывания для считывания по строкам перемеженных данных, вычисляют первое минимальное расстояние между адресами, указывающими соседние столбцы в одной строке в сформированных адресах считывания, вычисляют второе минимальное расстояние между адресами, указывающими последний столбец строки, и адресом, указывающим первый столбец следующей строки в сформированных адресах считывания, и повторяют этапы конфигурирования, Ч-ОПБ перемежения, вычисления первого минимального расстояния и вычисления второго минимального расстояния до тех пор, пока не будут определены значения m и J, минимизирующие разность между первым минимальным расстоянием и вторым минимальным расстоянием.
5. Способ определения параметров для перемежителя в системе связи, заключающийся в том, что последовательно конфигурируют по столбцам поток входных данных размера N в матрицу, имеющую 2m строк, (J-1) столбец и R строк в последнем столбце, при этом 0≤R<2m, перемежают с частичным обратным порядком битов (Ч-ОПБ) сконфигурированные данные и формируют адреса считывания для считывания по строкам перемеженных данных, вычисляют первое минимальное расстояние между адресами, указывающими соседние столбцы в одной строке в сформированных адресах считывания, вычисляют второе минимальное расстояние между адресами, указывающими последний столбец строки, и адресом, указывающим первый столбец следующей строки в сформированных адресах считывания, и повторяют этапы конфигурирования, Ч-ОПБ перемежения, вычисления первого минимального расстояния и вычисления второго минимального расстояния до тех пор, пока не будут определены значения m и J, минимизирующие первое минимальное расстояние или второе минимальное расстояние.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2002-0006890 | 2002-02-06 | ||
KR20020006890 | 2002-02-06 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2003136830/09A Division RU2261529C2 (ru) | 2002-02-06 | 2003-02-06 | Перемежитель и способ перемежения в системе связи |
Publications (2)
Publication Number | Publication Date |
---|---|
RU2003129507A RU2003129507A (ru) | 2005-04-10 |
RU2255419C2 true RU2255419C2 (ru) | 2005-06-27 |
Family
ID=27607079
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2003129507/09A RU2255419C2 (ru) | 2002-02-06 | 2003-02-06 | Перемежитель и способ перемежения в системе связи |
RU2003136830/09A RU2261529C2 (ru) | 2002-02-06 | 2003-02-06 | Перемежитель и способ перемежения в системе связи |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2003136830/09A RU2261529C2 (ru) | 2002-02-06 | 2003-02-06 | Перемежитель и способ перемежения в системе связи |
Country Status (10)
Country | Link |
---|---|
US (2) | US7263637B2 (ru) |
EP (2) | EP1420519A1 (ru) |
JP (2) | JP3880964B2 (ru) |
KR (1) | KR100480264B1 (ru) |
CN (2) | CN100568745C (ru) |
AU (1) | AU2003208028B2 (ru) |
BR (1) | BR0302968A (ru) |
CA (1) | CA2443453C (ru) |
RU (2) | RU2255419C2 (ru) |
WO (1) | WO2003067766A1 (ru) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3880964B2 (ja) * | 2002-02-06 | 2007-02-14 | サムスン エレクトロニクス カンパニー リミテッド | 通信システムにおけるインターリーバー及びインターリービング方法 |
US8077743B2 (en) * | 2003-11-18 | 2011-12-13 | Qualcomm Incorporated | Method and apparatus for offset interleaving of vocoder frames |
US7343530B2 (en) * | 2004-02-10 | 2008-03-11 | Samsung Electronics Co., Ltd. | Turbo decoder and turbo interleaver |
US7392464B1 (en) * | 2004-04-30 | 2008-06-24 | Marvell International Ltd. | Universal parity encoder |
GB2419788B (en) * | 2004-11-01 | 2007-10-31 | Toshiba Res Europ Ltd | Interleaver and de-interleaver systems |
KR101131323B1 (ko) * | 2004-11-30 | 2012-04-04 | 삼성전자주식회사 | 이동통신 시스템에서 채널 인터리빙 장치 및 방법 |
US7542410B2 (en) * | 2004-12-06 | 2009-06-02 | Intel Corporation | Interleaver and associated methods |
US7543197B2 (en) | 2004-12-22 | 2009-06-02 | Qualcomm Incorporated | Pruned bit-reversal interleaver |
US7552377B1 (en) * | 2005-02-10 | 2009-06-23 | Xilinx, Inc. | Method of and circuit for interleaving data in a data coder |
US7797615B2 (en) * | 2005-07-07 | 2010-09-14 | Acer Incorporated | Utilizing variable-length inputs in an inter-sequence permutation turbo code system |
US20070011557A1 (en) * | 2005-07-07 | 2007-01-11 | Highdimension Ltd. | Inter-sequence permutation turbo code system and operation methods thereof |
US7856579B2 (en) * | 2006-04-28 | 2010-12-21 | Industrial Technology Research Institute | Network for permutation or de-permutation utilized by channel coding algorithm |
US8185785B2 (en) * | 2006-11-28 | 2012-05-22 | At&T Intellectual Property I, L.P. | Broadcasting of digital video to mobile terminals |
KR101435830B1 (ko) * | 2007-06-20 | 2014-08-29 | 엘지전자 주식회사 | 인터리빙 수행 방법 |
CN101159510B (zh) * | 2007-11-16 | 2011-09-28 | 海能达通信股份有限公司 | 一种提高信息比特传输可靠性的方法 |
CN101910856B (zh) | 2008-01-29 | 2014-06-18 | 立维腾制造有限公司 | 自测试故障电路中断器装置和方法 |
US10022468B2 (en) * | 2009-02-02 | 2018-07-17 | Kimberly-Clark Worldwide, Inc. | Absorbent articles containing a multifunctional gel |
WO2011024033A1 (en) * | 2009-08-31 | 2011-03-03 | Freescale Semiconductor, Inc. | Encoding module, apparatus and method for determining a position of a data bit within an interleaved data stream |
GB2523363B (en) * | 2014-02-21 | 2017-06-28 | Samsung Electronics Co Ltd | Bit interleaver and bit de-interleaver |
CN105850059B (zh) * | 2014-03-21 | 2020-01-31 | 华为技术有限公司 | 极性码的速率匹配方法和速率匹配装置 |
WO2015143593A1 (zh) | 2014-03-24 | 2015-10-01 | 华为技术有限公司 | 极性码的速率匹配方法和速率匹配装置 |
US9759758B2 (en) | 2014-04-25 | 2017-09-12 | Leviton Manufacturing Co., Inc. | Ground fault detector |
CN109644008B (zh) * | 2017-02-10 | 2023-06-20 | 瑞典爱立信有限公司 | 用于极化码的循环缓冲器速率匹配 |
CN113839738B (zh) * | 2020-06-23 | 2023-06-20 | 中国科学院上海高等研究院 | 一种跨越读取块交织处理方法及系统 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5996104A (en) * | 1996-09-13 | 1999-11-30 | Herzberg; Hanan | System for coding system |
DE19831340C1 (de) | 1998-07-13 | 2000-03-02 | Siemens Ag | Verfahren und Anordnung zum Kalibrieren einer Laserbearbeitungsmaschine zum Bearbeiten von Werkstücken |
AU5675499A (en) * | 1998-08-17 | 2000-03-06 | Hughes Electronics Corporation | Turbo code interleaver with near optimal performance |
US6871303B2 (en) * | 1998-12-04 | 2005-03-22 | Qualcomm Incorporated | Random-access multi-directional CDMA2000 turbo code interleaver |
US6304991B1 (en) * | 1998-12-04 | 2001-10-16 | Qualcomm Incorporated | Turbo code interleaver using linear congruential sequence |
KR100346170B1 (ko) * | 1998-12-21 | 2002-11-30 | 삼성전자 주식회사 | 통신시스템의인터리빙/디인터리빙장치및방법 |
KR100350459B1 (ko) | 1998-12-26 | 2002-12-26 | 삼성전자 주식회사 | 통신시스템의인터리빙/디인터리빙장치및방법 |
US6463556B1 (en) * | 1999-01-04 | 2002-10-08 | Motorola, Inc. | Method and apparatus for interleaving in a communication system |
CN1154238C (zh) * | 1999-10-07 | 2004-06-16 | 松下电器产业株式会社 | 交织地址生成装置及交织地址生成方法 |
KR100450948B1 (ko) * | 2001-07-12 | 2004-10-02 | 삼성전자주식회사 | 통신시스템에서 변조방식 결정장치 및 방법 |
KR100800807B1 (ko) * | 2001-11-20 | 2008-02-01 | 삼성전자주식회사 | 재전송을 지원하는 통신시스템에서 재전송의 변조방식결정 방법 및 장치 |
KR100860660B1 (ko) | 2002-01-09 | 2008-09-26 | 삼성전자주식회사 | 통신시스템의 인터리빙 장치 및 방법 |
JP3880964B2 (ja) * | 2002-02-06 | 2007-02-14 | サムスン エレクトロニクス カンパニー リミテッド | 通信システムにおけるインターリーバー及びインターリービング方法 |
KR101131323B1 (ko) * | 2004-11-30 | 2012-04-04 | 삼성전자주식회사 | 이동통신 시스템에서 채널 인터리빙 장치 및 방법 |
-
2003
- 2003-02-06 JP JP2003566989A patent/JP3880964B2/ja not_active Expired - Lifetime
- 2003-02-06 CN CNB2004100015003A patent/CN100568745C/zh not_active Expired - Lifetime
- 2003-02-06 US US10/359,162 patent/US7263637B2/en active Active
- 2003-02-06 BR BR0302968-9A patent/BR0302968A/pt not_active Application Discontinuation
- 2003-02-06 RU RU2003129507/09A patent/RU2255419C2/ru active
- 2003-02-06 CN CNB038002337A patent/CN1324811C/zh not_active Expired - Lifetime
- 2003-02-06 CA CA002443453A patent/CA2443453C/en not_active Expired - Lifetime
- 2003-02-06 RU RU2003136830/09A patent/RU2261529C2/ru active
- 2003-02-06 WO PCT/KR2003/000261 patent/WO2003067766A1/en active IP Right Grant
- 2003-02-06 EP EP04002547A patent/EP1420519A1/en not_active Ceased
- 2003-02-06 EP EP03002557A patent/EP1335497A3/en not_active Ceased
- 2003-02-06 AU AU2003208028A patent/AU2003208028B2/en not_active Expired
- 2003-02-06 KR KR10-2003-0007606A patent/KR100480264B1/ko not_active IP Right Cessation
- 2003-12-02 US US10/724,877 patent/US7137044B2/en active Active
-
2004
- 2004-07-22 JP JP2004214876A patent/JP3878627B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
CN100568745C (zh) | 2009-12-09 |
US20030167436A1 (en) | 2003-09-04 |
AU2003208028B2 (en) | 2005-07-07 |
RU2003129507A (ru) | 2005-04-10 |
AU2003208028A1 (en) | 2003-09-02 |
EP1335497A3 (en) | 2004-05-19 |
CN1520045A (zh) | 2004-08-11 |
RU2261529C2 (ru) | 2005-09-27 |
US7137044B2 (en) | 2006-11-14 |
JP2005517339A (ja) | 2005-06-09 |
JP2005012825A (ja) | 2005-01-13 |
CN1324811C (zh) | 2007-07-04 |
EP1420519A1 (en) | 2004-05-19 |
US20040170232A1 (en) | 2004-09-02 |
KR100480264B1 (ko) | 2005-04-07 |
JP3880964B2 (ja) | 2007-02-14 |
CN1507694A (zh) | 2004-06-23 |
CA2443453A1 (en) | 2003-08-14 |
EP1335497A2 (en) | 2003-08-13 |
RU2003136830A (ru) | 2005-05-10 |
WO2003067766A1 (en) | 2003-08-14 |
CA2443453C (en) | 2008-01-15 |
JP3878627B2 (ja) | 2007-02-07 |
US7263637B2 (en) | 2007-08-28 |
KR20030067557A (ko) | 2003-08-14 |
BR0302968A (pt) | 2004-07-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2255419C2 (ru) | Перемежитель и способ перемежения в системе связи | |
KR100584426B1 (ko) | 고속 패킷 이동통신시스템에서 심벌 매핑을 위한 인터리빙장치 및 방법 | |
RU2216099C2 (ru) | Устройство и способ перемежения/обратного перемежения для системы связи | |
US6035427A (en) | Convolutional interleaver and method for generating memory address therefor | |
US6910110B2 (en) | Interleaving apparatus and method for a communication system | |
JP2005517339A6 (ja) | 通信システムにおけるインターリーバー及びインターリービング方法 | |
US6553517B1 (en) | Interleavers and de-interleavers | |
US8194782B2 (en) | Grouping bits interleaving apparatus and method thereof | |
JP2001136079A (ja) | 多段符号化方法、多段復号方法、多段符号化装置、多段復号装置およびこれらを用いた情報伝送システム | |
EP1125366B1 (en) | Generalized convolutional interleaver/deinterleaver | |
US7073012B2 (en) | System and method for interleaving data in a communications device | |
JP3796250B2 (ja) | デジタル通信システムのデインターリービング装置およびそのデインターリービング方法 | |
US20100042899A1 (en) | Deinterleaver | |
US7861146B2 (en) | Viterbi decoding apparatus and Viterbi decoding method | |
KR100499467B1 (ko) | 블록 인터리빙 방법 및 그를 위한 장치 | |
JPH09102748A (ja) | インターリーブ回路 | |
KR100439029B1 (ko) | 씨디엠에이 통신시스템의 병렬 디인터리버 및 그를 구비한수신기 | |
EP1111799B1 (en) | Error correction with a cross-interleaved Reed-Solomon code, particularly for CD-ROM | |
KR100447177B1 (ko) | 인터리빙 방법 및 이를 위한 장치 | |
CA2451640C (en) | Interleaver and interleaving method in a communication system | |
AU2003268814A1 (en) | Interleaver and interleaving method in a communication system | |
KR20020030377A (ko) | 씨디엠에이 통신용 모뎀 회로 |