RU2117984C1 - Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации - Google Patents

Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации Download PDF

Info

Publication number
RU2117984C1
RU2117984C1 RU96110284A RU96110284A RU2117984C1 RU 2117984 C1 RU2117984 C1 RU 2117984C1 RU 96110284 A RU96110284 A RU 96110284A RU 96110284 A RU96110284 A RU 96110284A RU 2117984 C1 RU2117984 C1 RU 2117984C1
Authority
RU
Russia
Prior art keywords
information
input
circuit
state
logical
Prior art date
Application number
RU96110284A
Other languages
English (en)
Other versions
RU96110284A (ru
Inventor
ЮН Ил-Хиук
ЛИ Джае-Джун
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Publication of RU96110284A publication Critical patent/RU96110284A/ru
Application granted granted Critical
Publication of RU2117984C1 publication Critical patent/RU2117984C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/22Arrangements for detecting or preventing errors in the information received using redundant apparatus to increase reliability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/07Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems
    • H04B10/075Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal
    • H04B10/079Arrangements for monitoring or testing transmission systems; Arrangements for fault measurement of transmission systems using an in-service signal using measurements of the data signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Hardware Redundancy (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

Схема диспетчерских модулей с дуплексной связью предназначена для использования в системе передачи информации. Устройство содержит первую и вторую волоконно-оптические системы, рабочую станцию и персональный компьютер. Схема имеет диспетчерскую схему сбора первичной информации, подключенную к первой и второй волоконно-оптическим системам, обеспечивающую сбор первичной информации; диспетчерскую схему сбора вторичной информации, двояко подключенную к диспетчерской схеме сбора первичной информации, обеспечивающую сбор вторичной информации; и диспетчерскую схему сбора третичной информации, подключенную к рабочей станции и двояко подключенную к диспетчерской схеме сбора вторичной информации, обеспечивающую сбор третичной информации и передачу ее на рабочую станцию. Технический результат - повышение недежности передачи информации. 2 з.п. ф-лы, 5 ил.

Description

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами.
Настоящее изобретение, касающееся электронной схемы модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, основано на заявке N 13559/1995 на патент Кореи, которая упоминается здесь в качестве ссылки.
В обычной системе передачи информации типа CEPT, которая показана на фиг. 1, информация пользователя передается из персонального компьютера 103 через мультиплексор 105, оптико-волоконную систему 107 или микросистему 109. В этом случае ошибки передачи обнаруживаются в мультиплексоре 105, оптическом волокне 107 или микросистеме 109. Обнаруженные при этом данные ошибок передачи передаются на рабочую станцию 101 через персональный компьютер 103. Затем оператор может проверить выявленные ошибки на рабочей станции 101. Проверенные таким образом данные ошибок передачи могут дистанционно контролироваться на рабочей станции 101.
Однако, если линия передачи, подключенная к персональному компьютеру 103, мультиплексору 105, оптико-волоконной системе 107 и микросистеме 109, является аномальной, то данные ошибок, выявленные в мультиплексоре 105, оптико-волоконной системе 107 или микросистеме 109, может оказаться не переданными на рабочую станцию 101.
Целью настоящего изобретения является создание электронной схемы, обеспечивающей передачу информации даже, при условии, если в устройстве связи существуют какие-либо искажения, за счет диспетчерских устройств сбора информации с дуплексной связью.
Для достижения указанного результата заявленная электронная схема диспетчерских модулей с дуплексной связью для использования в системе передачи информации, содержащей первую и вторую оптико-волоконную системы, рабочую станцию и персональный компьютер, в соответствии с изобретением содержит диспетчерскую схему сбора первичной информации, соединенную с первой и второй оптико-волоконными системами, для сбора первичной информации; диспетчерскую схему сбора вторичной информации, двояко соединенную с диспетчерской схемой сбора первичной информации, для сбора вторичной информации; и диспетчерскую схему сбора третичной информации, соединенную с рабочей станцией и двояко соединенную с диспетчерской схемой сбора вторичной информации, для сбора третичной информации и передачи ее на рабочую станцию.
На фиг. 1 дана блок-схема обычной системы передачи; на фиг. 2 - блок-схема системы передачи согласно настоящему изобретению; на фиг. 3 - схема, иллюстрирующая вариант выполнения второй или третьей диспетчерских схем сбора информации с дуплексной связью по фиг. 2; на фиг. 4 - подробная схема, иллюстрирующая выполнение первой или второй схем определения основного состояния и состояния резервирования по фиг. 3; на фиг. 5 - схема, иллюстрирующая наилучший вариант использования электронной схемы, показанной на фиг. 4.
На фиг. 2 показана схема варианта выполнения системы передачи согласно настоящему изобретению. Система содержит рабочую станцию 101, первую и вторую оптико-волоконные системы 212 и 213, диспетчерскую схему сбора первичной информации 201, подключенную к первой и второй оптико-волоконным системам 212 и 213 для сбора первичной информации, диспетчерскую схему сбора вторичной информации 203, двояко соединенную с диспетчерской схемой сбора первичной информации 201, для сбора вторичной информации и диспетчерскую схему сбора третичной информации 205, соединенную с рабочей станцией 101 и двояко соединенную с диспетчерской схемой сбора вторичной информации 203, для сбора третичной информации и передачи ее на рабочую станцию 101.
На фиг. 3 представлена схема, показывающая вариант дуплексной связи для одной из диспетчерских схем, в частности для сбора вторичной или третичной информации по фиг. 2. Как показано на фиг. 3, первый процессорный блок 301 содержит первый логический контроллер CT1 и первый центральный блок обработки данных CPU1 и соединен с первой платой 1/0 ввода/вывода 303. Второй процессорный блок 305 содержит второй логический контроллер CT2 и второй центральный блок обработки данных CPU2 и соединен со второй платой 1/0 ввода/вывода 307. Первая плата 1/0 303 содержит первую схему определения основного состояния и состояния резервирования 321 и первую схему параллельного ввода/вывода P101. Вторая плата 1/0 307 содержит вторую схему определения основного состояния и состояния резервирования 324 и вторую схему параллельного ввода/вывода P102. Первая и вторая схемы параллельного ввода/вывода P101 и P102 соединены друг с другом между первой схемой определения основного состояния и состояния резервирования 321 и второй схемой определения основного состояния и состояния резервирования 324, при этом первая и вторая схемы определения основного состояния и состояния резервирования 321 и 324 осуществляют передачу данных посредством первой и второй схем параллельного ввода/вывода P101 и P102.
На фиг. 4 представлена подробная схема, иллюстрирующая одну из схем определения основного состояния и состояния резервирования, первую или вторую, показанных на фиг. 3. Как показано на фиг.4, первый вход INPUT1 соединен с первым инвертором N1 и с входом первого логического элемента "ИЛИ" OR1, входы со второго по четвертый, INPUT2 - INPUT4, соединены с входом первого логического элемента "НЕ-И" NA1, а пятый вход INPUT5 соединен со входом первого логического элемента "НЕ-И" NA1 через второй инвертор N2. Выход первого логического элемента "НЕ-И" A1 соединен с третьим инвертором N3 и со входом второго логического элемента "ИЛИ" OR2 и с выходом OUTPUT1 схемы. Выходы первого и третьего инверторов N1 и N3 соединены соответственно со входами первого и второго логических элементов "ИЛИ" OR1 и OR2, а выходные состояния первого и второго логических элементов "ИЛИ" OR1 и OR2 фиксируются в логических элементах "НЕ-И" NA2 и NA3, генерируя сигнал основного состояния и состояния резервирования.
На фиг. 5 представлена схема, иллюстрирующая наилучший вариант использования схемы фиг.4. Наилучший вариант осуществления настоящего изобретения будет описан подробно со ссылками на фиг. 2 - 5.
Благодаря дуплексной связи диспетчерских схем сбора вторичной и третичной информации 203 и 205 можно определить, какое состояние поступает на входы с первого по пятый, INPUT1 - INPUT5, основное состояние или состояние резервирования, как показано на фиг.4, без помехи более значительного уровня от рабочей станции 101. Как покахано на фиг.4, вход одной схемы, INPUT1, непосредственно подключен к выходу другой схемы определения основного состояния и состояния резервирования. Входной сигнал, поступающий на вход INPUT1, генерируется схемой определения основного состояния и состояния резервирования, а затем подается на первый логический элемент ИЛИ OR1 и первый инвертор N1. На вход INPUT2 поступает информация о сигнале
Figure 00000002
или сигнале
Figure 00000003
, генерируемом другой схемой определения основного состояния и состояния резервирования, через первую и вторую параллельные схемы ввода/вывода P101 и P102. Вход INPUT3 принимает принудительно коммутирующий сигнал из центрального блока обработки данных (CPU). На вход INPUT4 поступает сигнал обнаружения ошибки H/W с платы 1/0. Если плата 1/0 работает аномально, то сигнал на входе INPUT4 преобразуется из логического "высокого" уровня в логический "низкий" уровень. Сигнал на входе INPUT5 генерируется логическим контроллером в процессорном блоке. Первый логический элемент НЕ-И NA1 принимает и в соответствии с логикой НЕ-И преобразует сигналы со входа INPUT2, принудительно коммутирующий сигнал со входа INPUT3, сигнал ошибки H/W со входа INPUT4 и сигнал со входа INPUT5. Выходной сигнал с первого логического элемента НЕ-И NA1 подается на другую схему определения основного состояния и состояния резервирования через третий инвертор N3, второй логический элемент "ИЛИ" OR2 и выход OUTPUT1. Сигнал со входа INPUT1 и выходной сигнал первого логического элемента НЕ-И NA1 инвертируются в первом и третьем инверторах N1 и N3, соответственно, и затем подаются на второй и первый логические элементы ИЛИ OR2 и OR1. Выходные сигналы с первого и второго логических элементов ИЛИ OR1 и OR2 фиксируются в схеме фиксации, образованной вторым и третьим логическими элементами NA2 и NA3, и затем поступают на вход в виде сигнала основного состояния резервирования
Figure 00000004
. Этот сигнал подается на другую схему и состояния определения основного состояния и состояния резервирования через первую и вторую параллельные схемы ввода/вывода P101 и P102.
Как показано на фиг. 5, сигнал основного состояния и состояния резервирования
Figure 00000005
подается на собственную плату 1/0 или M/P, и таким образом, эта схема определения основного состояния и состояния резервирования сохраняет данное состояние. Сигнал основного состояния и состояния резервирования
Figure 00000006
, которые прошел через инвертор N4, подается на вход другой схемы определения основного состояния и состояния резервирования, тем самым обеспечивая то, что другая схема сама определяет наличие соответствующего состояния: основного состояния или состояния резервирования.
Как описано выше, за счет дуплексирования линии связи и диспетчерских схем сбора информации можно улучшить работу системы и ее надежность.
Несмотря на то, что настоящее изобретение было проиллюстрировано и описано на примере наилучшего варианта его осуществления, специалистам в данной области техники понятно, что могут быть сделаны различные изменения и модификации, не выходя за рамки объема настоящего изобретения. Поэтому, подразумевается, что настоящее изобретение не ограничивается описанным конкретным наилучшим вариантом его осуществления, и что настоящее изобретение включает все варианты, входящие в объем формулы изобретения.

Claims (3)

1. Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, содержащей первую и вторую волоконно-оптические системы, рабочую станцию и персональный компьютер, отличающаяся тем, что содержит диспетчерскую схему сбора первичной информации, соединенную с упомянутыми первой и второй волоконно-оптическими системами, для сбора первичной информации, диспетчерскую службу сбора вторичной информации, двояко соединенную с упомянутой диспетчерской схемой сбора первичной информации, для сбора вторичной информации и диспетчерскую схему сбора третичной информации, соединенную с упомянутой рабочей станцией и двояко соединенную с упомянутой диспетчерской схемой сбора вторичной информации, для сбора третичной информации и передачи ее на упомянутую рабочую станцию.
2. Схема по п. 1, отличающаяся тем, что каждая из упомянутых диспетчерских схем сбора вторичной и третичной информации включает первый процессорный блок, содержащий первый логический контроллер и первый центральный блок обработки данных, второй процессорный блок, содержащий второй логический контроллер и второй центральный блок обработки данных, первую плату ввода/вывода, которая соединена с упомянутым первым процессорным блоком и содержит первую схему определения основного состояния и состояния резервирования и первую параллельную схему ввода/вывода, и вторую плату ввода/вывода, которая соединена с упомянутым вторым процессорным блоком и содержит вторую схему определения основного состояния и состояния резервирования и вторую параллельную схему ввода/вывода, причем упомянутые первая и вторая параллельные схемы ввода/вывода подключены друг к другу, а первая и вторая схемы определения основного состояния и состояния резервирования обеспечивают передачу данных через упомянутые первую и вторую параллельные схемы ввода/вывода.
3. Схема по п. 2, отличающаяся тем, что каждая из упомянутых первой и второй схем определения основного состояния и состояния резервирования выполнена таким образом, что первый вход соединен с первым инвертором и с входом первого логического элемента ИЛИ, входы с второго по четвертый подключены к входу первого логического элемента НЕ-И, пятый вход подключен к входу упомянутого первого логического элемента НЕ-И через второй инвертор, выход упомянутого первого логического элемента НЕ-И подключен к третьему инвертору и входу второго логического элемента ИЛИ и к выходу схемы определения основного состояния и состояния резервирования, выходы упомянутых первого и третьего инверторов подключены к входам упомянутых первого и второго логических элементов ИЛИ, а выходы упомянутых первого и второго логических элементов ИЛИ предназначены для выдачи через второй и третий логические элементы НЕ-И сигнала основного состояния и состояния резервирования.
RU96110284A 1995-05-27 1996-05-24 Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации RU2117984C1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR13559/1995 1995-05-27
KR1019950013559A KR0140410B1 (ko) 1995-05-27 1995-05-27 데이타 전송시스템의 이중화 회로

Publications (2)

Publication Number Publication Date
RU96110284A RU96110284A (ru) 1998-08-10
RU2117984C1 true RU2117984C1 (ru) 1998-08-20

Family

ID=19415640

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96110284A RU2117984C1 (ru) 1995-05-27 1996-05-24 Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации

Country Status (4)

Country Link
US (1) US5742413A (ru)
KR (1) KR0140410B1 (ru)
CN (1) CN1078992C (ru)
RU (1) RU2117984C1 (ru)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100405840B1 (ko) * 2000-10-27 2003-11-14 엘지전자 주식회사 비동기전송모드 교환기의 보드이중화 장치 및 그 제어방법
US20060130510A1 (en) * 2004-11-30 2006-06-22 Gary Murray Modular recovery apparatus and method
CN102368693B (zh) * 2011-10-26 2012-11-21 常熟市高事达光电科技有限公司 用于有线电视前端光通信平台的光发射模块数据采集电路

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8616873D0 (en) * 1986-07-10 1986-08-20 British Telecomm Optical telecommunications system
US4829596A (en) * 1987-02-09 1989-05-09 Allen-Bradley Company, Inc. Programmable controller with fiber optic input/output module
GB9027716D0 (en) * 1990-12-20 1991-02-13 British Telecomm Optical communications system
AU661339B2 (en) * 1991-09-03 1995-07-20 Scientific-Atlanta, Inc. Fiber optic status monitor and control system
US5347384A (en) * 1992-06-30 1994-09-13 Loral Aerospace Corp. Fiber optic distribution of image data
US5546325A (en) * 1993-02-04 1996-08-13 International Business Machines Corporation Automated system, and corresponding method, for testing electro-optic modules

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Мир ПК, N 8, 1994, с.63. Добринов С.С. Толковый англо-русский словарь сокращений по информатике и программированию. - М.: ИНФРА-М, 1994, с.24. Якубайтис Э.А. Информационно-вычислительные сети. - М.: Финансы и статистика, 1984, с.94 - 98. *

Also Published As

Publication number Publication date
US5742413A (en) 1998-04-21
CN1143871A (zh) 1997-02-26
CN1078992C (zh) 2002-02-06
KR960043625A (ko) 1996-12-23
KR0140410B1 (ko) 1998-07-01

Similar Documents

Publication Publication Date Title
US4837856A (en) Fault-tolerant fiber optic coupler/repeater for use in high speed data transmission and the like
EP0348329A2 (en) Serial optical interconnect bus for logic cards and the like
RU2117984C1 (ru) Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации
US4581770A (en) Fail safe repeater for fiber optic bus distribution system
EP0435806B1 (en) Fault-tolerant serial attachment of remote high-speed I/O busses
KR100336727B1 (ko) 다중링크 광섬유 접속에서의 개방 파이버 제어 전파 방법
US5020152A (en) Fault tolerant-fiber optic coupler/repeater for use in high speed data transmission and the like
RU96110284A (ru) Схема модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации
JPH043282A (ja) Icカード
KR100446150B1 (ko) 디지털 교환 시스템의 보조 보드 인식 장치
SU1275514A1 (ru) Устройство дл передачи и приема цифровой информации
RU64456U1 (ru) Волоконно-оптическая система связи
KR0175468B1 (ko) 이중 시스템 버스 정합 장치
KR970004892B1 (ko) 통신 버스를 이중화하는 장치
KR200204972Y1 (ko) 데이터처리 시스템의 유휴채널을 이용한 하드웨어 오류진단장치
KR100271299B1 (ko) Mk5025칩의자동절체방법
KR100273967B1 (ko) 교환시스템의유지보수용이중병렬버스운영방법및시스템
US5736889A (en) Duplexing control apparatus for use in a time division switching device
KR100264858B1 (ko) 데이터전송시스템의구간에러체크방법
JP2655589B2 (ja) 伝送路監視システム
KR200180134Y1 (ko) 교환기에서의 광 정합 링크 장치
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
SU615483A1 (ru) Вычислительна система
KR100305870B1 (ko) 공통버스 구조에서의 버스 감시기
KR960012308B1 (ko) 통신장치에 있어서 시스템 유지 및 보수를 위한 제어회로

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20090525