RU2049363C1 - Устройство для регенерации информации динамической памяти - Google Patents

Устройство для регенерации информации динамической памяти Download PDF

Info

Publication number
RU2049363C1
RU2049363C1 SU5044450A RU2049363C1 RU 2049363 C1 RU2049363 C1 RU 2049363C1 SU 5044450 A SU5044450 A SU 5044450A RU 2049363 C1 RU2049363 C1 RU 2049363C1
Authority
RU
Russia
Prior art keywords
input
output
multiplexer
trigger
communication
Prior art date
Application number
Other languages
English (en)
Inventor
Виктор Алексеевич Белов
Original Assignee
Виктор Алексеевич Белов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Виктор Алексеевич Белов filed Critical Виктор Алексеевич Белов
Priority to SU5044450 priority Critical patent/RU2049363C1/ru
Application granted granted Critical
Publication of RU2049363C1 publication Critical patent/RU2049363C1/ru

Links

Images

Landscapes

  • Dram (AREA)

Abstract

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах микропроцессорных систем. Устройство содержит счетчик 1, инвертор 2, элемент задержки 3, два триггера 4, 9, два мультиплексора 6, 8, два формирователя 5, 6, элемент ИЛИ 13. 2 ил.

Description

Изобретение относится к вычислительной технике и может быть использовано в запоминающем устройстве микропроцессорных систем.
Известны динамические ОЗУ, содержащие банк памяти, формирователи сигналов управления модулем ОЗУ, мультиплексор адреса, узел формирования адресного кода регенерации и буферный регистр (см. например [1]).
Недостатками известных устройств являются низкое быстродействие, большое количество сигналов управления, а также необходимость применения счетчиков адреса регенерации, что усложняет устройство.
Наиболее близким техническим решением к изобретению является устройство для регенерации информации динамической памяти [2]
Устройство содержит первый триггер, блок анализа приоритетов, вход обращения которого соединен с выходом первого триггера, первый формирователь синхроимпульса, вход обращения и вход регенерации которого соединены с первым и вторым выходами блока анализа приоритетов, первый, второй и третий выходы первого формирователя синхросигналов являются соответственно выходами выборки строки, разрешения записи и выборки столбца устройства, четвертый выход первого формирователя синхросигнала соединен с входом сброса первого триггера, счетчик адреса регенерации, мультиплексор, первый и второй адресные входы которого соединены соответственно с выходом счетчика адреса регенерации, первым выходом блока анализа приоритетов и с выходом счетчика адреса регенерации, адресный вход и выход мультиплексора являются адресным входом и адресным выходом устройства, счетчик регенерации, вход которого является тактовым входом устройства, элемент И, второй формирователь синхросигналов, вход обращения которого является входом обращения устройства, первый выход первого формирователя синхросигналов является тактовым выходом устройства, вход установки и вход сброса которого соединены соответственно с третьим выходом и входом обращения второго формирователя синхросигналов, выход второго триггера соединен с первым входом элемента И, третий триггер, входы установки и сброса которого соединены соответственно с выходом счетчика регенерации и пятым выходом второго формирователя синхросигналов, выход третьего триггера соединен с вторым входом элемента И, вход счетчика адреса регенерации соединен с пятым выходом второго формирователя синхросигналов, вход обращения блока анализа приоритета соединен с выходом элемента И.
Известное устройство позволяет повысить быстродействие контроллера, но оно не учитывает специфики новых модификаций микросхем ОЗУ, таких как К565РУ7, в которых счетчик адреса регенерации входит в состав микросхемы и регенерация памяти может быть осуществлена в режиме
Figure 00000002
- перед
Figure 00000003
. Такой вариант построения контроллера позволяет значительно упростить устройство и повысить надежность за счет исключения значительного количества навесных элементов.
Сущность предлагаемого изобретения заключается в том, что в состав устройства для регенерации информации динамической памяти, содержащее первый формирователь импульсов, первый мультиплексор, входы которого являются входными адресными шинами устройства для связи с ЭВМ, а выходы являются выходами устройства для связи с динамической памятью, элемент ИЛИ, первый вход которого является первым управляющим входом устройства для связи с ЭВМ и выходом устройства для связи с динамической памятью, второй вход вторым управляющим входом для связи с ЭВМ и выходом устройства для связи с динамической памятью, а выход подсоединен к первым входам первого мультиплексора и первого триггера, второй вход которого соединен с третьим выходом второго формирователя импульсов, четвертый выход которого подключен к первому входу второго триггера, а первый вход ко входу счетчика и является тактовым входом устройства, введены элемент задержки, второй мультиплексор и инвертор, вход которого соединен с выходом счетчика, входом первого формирователя, выходом соединенного с первым входом второго мультиплексора, и третьим входом первого триггера, выход которого подключен ко второму входу второго формирователя, второму входу второго мультиплексора и является третьим управляющим выходом устройства для связи с динамической памятью, третий вход второго мультиплексора подсоединен ко второму выходу второго формирователя, а выход является выходом выборки столбца устройства, выход инвертора через элемент задержки является выходом выборки строки устройства, второй вход второго триггера подключен к выходу элемента ИЛИ, третий вход к выходу сигнала логической единицы, первый выход является выходом устройства для связи с ЭВМ, а второй выход подключен к третьему входу второго формирователя, первый выход которого соединен со вторым управляющим входом первого мультиплексора.
Предлагаемое техническое решение позволяет значительно упростить динамическое ОЗУ и устройство для регенерации информации динамической памяти при использовании в его составе перспективных микросхем памяти, например К565РУ7, за счет исключения внешних счетчиков адреса регенерации строки, обеспечить снижение корпусов мультиплексора адреса, так как исчезает необходимость большого количества у него входов, и исключить ряд других элементов. Все это позволяет также повысить надежность устройства.
На фиг. 1 приведена электрическая схема устройства, а также миниЭВМ и элементы динамического ОЗУ. На фиг. 2 приведены временные диаграммы работы устройства.
Устройство содержит счетчик 1, вход которого подключен к тактовому входу ОSC, а выход РСLK через инвертор 2 и элемент задержки 3 подключен ко входу выборки строки
Figure 00000004
банка ОЗУ. Кроме того, сигнал PCLK поступает на счетный вход первого триггера 4 и вход второго формирователя импульсов 5, выход которого подключен к первому входу второго мультиплексора 6, выход которого подключен ко входу выборки столбца
Figure 00000005
банка ОЗУ. Сигнальный вход триггера 4 соединен со входом обращения W/R устройства, а выход WRD с управляющим входом мультиплексора 6 и сигнальным входом второго формирователя 7, первый выход которого подключен ко входу коммутации адреса строки и адреса столбца Ax/Ay первого мультиплексора 8, второй к третьему входу второго мультиплексора 6, третий к установочному входу второго триггера 9, выход которого является выходом сигнала готовности READY устройства. Опорные сигналы на устройство снимаются с микроЭВМ 10. Кроме того, на рисунке изображены банк динамического ОЗУ 11, буферный регистр 12 и элемент ИЛИ 13.
В исходном состоянии, т. е. при отсутствии сигналов чтения/запись по переднему фронту тактовых импульсов ОSC (фиг. 2), счетчик 1 формирует на своем выходе сигнал РСLK (фиг. 2), равный по длительности допустимому по ТУ на микросхему ОЗУ сигналу
Figure 00000006
(фиг. 2). Сигнал РСLK служит для синхронизации работы всех элементов устройства и для формирования импульсов выборки строки
Figure 00000007
. Сигнал
Figure 00000008
формируется путем инвертирования импульсов PCLK, задержки их по фазе элементов задержки 3 и непрерывно поступает на вход
Figure 00000009
банка ОЗУ 11. На вход
Figure 00000010
банка ОЗУ в исходном состоянии с выхода мультиплексора 6 поступают импульсы
Figure 00000011
p (фиг. 2), генерируемые формирователем 5, длительность которых меньше сигнала
Figure 00000012
в соответствии с идеологией регенерации ОЗУ в режиме "
Figure 00000013
-передRAS". По отрицательному фронту сигнала при нулевом уровне
Figure 00000014
происходит переключение внутреннего счетчика адреса регенерации микросхем динамического ОЗУ (например, микросхемы К565РУ7) на следующую строку и ее регенерация. Триггер 4 и формирователь импульсов 7 формируют на своих выходах уровни логической единицы, на первом выходе триггера 9 нулевой уровень, на втором выходе уровень логической единицы. Мультиплексор 8 находится в третьем состоянии, у мультиплексора 6 к выходу подключен первый вход.
В режиме обмена с микроЭВМ 10 на вход динамического ОЗУ поступает сигнал либо чтения, либо записи, который в виде сигнала W/R (фиг. 2) через элемент ИЛИ 13 выключает в мультиплексоре 8 режим третьего состояния и подключает к адресному входу банка ОЗУ 11 код адреса строк. Последовательность формируемых управляющих импульсов следующая.
По сигналу W/R на адресный вход банка ОЗУ 11 поступает код адреса строки. Через время, задаваемое элементом задержки 3, на вход
Figure 00000015
банка ОЗУ с выхода элемента задержки поступает задний фронт импульса ввода строки
Figure 00000016
. По этому импульсу адрес строки фиксируется в адресном регистре строки микросхем банка ОЗУ.
Кроме того, по переднему фронту сигнала W/R триггер 9 перебрасывается в другое устойчивое состояние, при котором на его первом выходе формируется сигнал логического нуля, на втором выходе сигнал логической единицы, который деблокирует формирователь 7 по третьему входу. Сигнал READY (фиг. 2) с первого выхода триггера 9 является сигналом готовности ОЗУ к следующему циклу обращения и при необходимости инициализирует формирование миниЭВМ пустых тактов для согласования временных диаграмм микроЭВМ и устройства.
По переднему фронту сигнала РСLK (фиг. 2) происходит переброс триггера 4 в состояние логического нуля. Формируемый при этом сигнал WRD (фиг. 2) поступает на второй вход мультиплексора 6 и второй вход формирователя 7, чем обеспечивается подключение его первого выхода через мультиплексор 6 на вход
Figure 00000017
банка ОЗУ. При этом импульсы
Figure 00000018
p, снимаемые с выхода формирователя импульсов 5, отключаются от входа
Figure 00000019
банка ОЗУ. Состояние буферного регистра 12 по отрицательному фронту сигнала WRD не изменяется.
Задний фронт ближайшего импульса сигнала OSC (фиг. 2) вызывает переключение первого выхода формирователя импульсов 7 в состояние нулевого уровня, что обеспечивает подачу через мультиплексор 8 на адресные входы банка ОЗУ 11 адреса столбцов.
Задний фронт очередного импульса OSС перебрасывает второй выход формирователя импульсов 7 в состояние нулевого уровня, которое через открытый по третьему входу мультиплексор 6 поступает на вход
Figure 00000020
банка ОЗУ и по своему отрицательному фронту фиксирует в адресном регистре столбцов микросхем памяти банка ОЗУ адрес столбца, а также осуществляет либо запись информации в банк ОЗУ в режиме записи, либо в режиме чтения выводит записанную в микросхемах памяти информацию на вход буферного регистра 12.
Следующий импульс сигнала OSC своим задним фронтом переключает третий выход формирователя 7 в состояние нулевого уровня, которое возвращает триггер 4 в исходное состояние. По положительному фронту сигнала WRD выход мультиплексора 6 переключается с третьего входа на первый, и на вход
Figure 00000021
банка ОЗУ начинают поступать импульсы с выхода формирователя 5. Кроме того, положительный фронт сигнала в режиме чтения фиксирует выходные данные банка ОЗУ 11 в буферном регистре 12.
Очередной импульс сигнала ОSC своим передним фронтом переключает четвертый выход формирователя импульсов 7 в состояние нулевого уровня, которое возвращает триггер 9 в исходное состояние, при котором на его первом выходе появляется сигнал готовности динамического банка ОЗУ к очередному циклу обращения, а логический нуль на втором выходе переводит формирователь 7 в исходное состояние, т.е. на всех его выходах появляется уровень логической единицы.
На этом заканчивается режим обращения и устройство переходит в режим регенерации. Регенерация будет производиться до очередного обращения к ОЗУ и прихода импульсов MRWD/AMWC, по которым ОЗУ без задержки переходит в режим обмена. Следовательно, в предложенном устройстве реализован способ "прозрачной" регенерации. Устройство работоспособно и при повышении тактовой частоты микропроцессора микроЭВМ 10, т.е. во всех условиях после цикла обмена обеспечивается как минимум один цикл регенерации. При этом суммарное время регенерации при длительности цикла обмена (в соответствии с ТУ на микросхемы памяти), равном 0,4 мкс, составляет 410 мкс, что значительно меньше допустимого по ТУ 8000 мкс. При частоте импульсов OSC, равной 15 МГц, и частоте импульсов РСLК, равной 2,5 МГц, в данном устройстве полностью реализуется временная диаграмма чтения, записи, регенерации в режиме
Figure 00000022
перед
Figure 00000023
, требуемая по ТУ на микросхемы памяти.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ ДИНАМИЧЕСКОЙ ПАМЯТИ, содержащее первый формирователь импульсов, первый мультиплексор, входы которого являются адресными входами устройства для связи с ЭВМ, а выходы являются выходами устройства для связи с динамической памятью, элемент ИЛИ, первый вход которого является первым управляющим входом устройства для связи с ЭВМ и выходом устройства для связи с динамической памятью, второй вход вторым управляющим входом для связи с ЭВМ и выходом устройства для связки с динамической памятью, а выход подключен к первому управляющему входу первого мультиплексора и первому входу первого триггера, второй вход которого соединен с третьим выходом второго формирователя импульсов, четвертый вход которого подключен к первому входу второго триггера, а первый вход к входу счетчика и является тактовым входом устройства, отличающееся тем, что в него введены элемент задержки, второй мультиплексор и инвертор, вход которого соединен с выходом счетчика, третьим входом первого триггера и входом первого формирователя, выход которого соединен с первым входом второго мультиплексора, выход первого триггера подключен к второму входу второго формирователя, второму входу второго мультиплексора и является третьим управляющим выходом устройства для связи с динамической памятью, третий вход второго мультиплексора соединен с вторым выходом второго формирователя, а выход является выходом выборки столбца устройства, выход инвертора через элемент выдержки является выходом выборки строки устройства, второй вход второго триггера подключен к выходу элемента ИЛИ, третий вход является входом логической единицы устройства, первый выход является управляющим выходом устройства для связи с ЭВМ, а второй выход подключен к третьему входу второго формирователя, первый выход которого соединен с вторым управляющим входом первого мультиплексора.
SU5044450 1992-05-27 1992-05-27 Устройство для регенерации информации динамической памяти RU2049363C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU5044450 RU2049363C1 (ru) 1992-05-27 1992-05-27 Устройство для регенерации информации динамической памяти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU5044450 RU2049363C1 (ru) 1992-05-27 1992-05-27 Устройство для регенерации информации динамической памяти

Publications (1)

Publication Number Publication Date
RU2049363C1 true RU2049363C1 (ru) 1995-11-27

Family

ID=21605366

Family Applications (1)

Application Number Title Priority Date Filing Date
SU5044450 RU2049363C1 (ru) 1992-05-27 1992-05-27 Устройство для регенерации информации динамической памяти

Country Status (1)

Country Link
RU (1) RU2049363C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2477880C1 (ru) * 2011-12-08 2013-03-20 Учреждение Российской академии наук Научно-исследовательский институт системных исследований РАН (НИИСИ РАН) Способ регенерации и защиты от сбоев динамической памяти и устройство для его осуществления

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1. Лебедев О.Н. Микросхемы памяти и их применение. М.; Радио и связь, 1990, с.91-101, рис.3.10,3.13. *
2. Авторское свидетельство СССР N 1635213, кл. G 11C 11/40, 1989. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2477880C1 (ru) * 2011-12-08 2013-03-20 Учреждение Российской академии наук Научно-исследовательский институт системных исследований РАН (НИИСИ РАН) Способ регенерации и защиты от сбоев динамической памяти и устройство для его осуществления

Similar Documents

Publication Publication Date Title
US6111814A (en) Synchronous DRAM memory with asynchronous column decode
JPS634493A (ja) デユアルポ−トメモリ
US5291580A (en) High performance burst read data transfer operation
RU2049363C1 (ru) Устройство для регенерации информации динамической памяти
US5235694A (en) Multi i/o device system using temporary store of ram data when associated communicating i/o devices are operating at various clocking phases
SU1594536A1 (ru) Устройство дл прерывани программ
SU1508227A1 (ru) Устройство дл сопр жени ЭВМ с магистралью
SU1661837A1 (ru) Буферное запоминающее устройство
SU1575190A1 (ru) Устройство дл управлени динамической пам тью
SU1003151A1 (ru) Запоминающее устройство с контролем информации при записи
SU1290423A1 (ru) Буферное запоминающее устройство
SU1550525A1 (ru) Устройство дл сопр жени канала св зи с ЭВМ
SU1474739A1 (ru) Динамическое запоминающее устройство
SU1488816A1 (ru) Уctpoйctbo для упpabлehия oбmehom пpoцeccopa c пamяtью
SU1144115A1 (ru) Устройство дл управлени динамической пам тью
SU1501156A1 (ru) Устройство дл управлени динамической пам тью
RU1783582C (ru) Устройство дл управлени динамической пам тью
SU1056174A1 (ru) Устройство дл вывода информации
SU1441374A1 (ru) Устройство дл вывода информации
SU942137A1 (ru) Устройство дл управлени регенерацией в блоках оперативной пам ти
SU1524061A1 (ru) Устройство дл сопр жени двух магистралей
RU1800481C (ru) Устройство дл управлени динамической пам тью
SU1455363A1 (ru) Буферное запоминающее устройство
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1381530A1 (ru) Устройство дл сопр жени источника и приемника информации