RU2040808C1 - Device for control of regeneration in semiconductor dynamic memory unit - Google Patents

Device for control of regeneration in semiconductor dynamic memory unit Download PDF

Info

Publication number
RU2040808C1
RU2040808C1 RU94013073A RU94013073A RU2040808C1 RU 2040808 C1 RU2040808 C1 RU 2040808C1 RU 94013073 A RU94013073 A RU 94013073A RU 94013073 A RU94013073 A RU 94013073A RU 2040808 C1 RU2040808 C1 RU 2040808C1
Authority
RU
Russia
Prior art keywords
output
input
inputs
group
outputs
Prior art date
Application number
RU94013073A
Other languages
Russian (ru)
Other versions
RU94013073A (en
Inventor
Тамази Георгиевич Самхарадзе
Original Assignee
Тамази Георгиевич Самхарадзе
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тамази Георгиевич Самхарадзе filed Critical Тамази Георгиевич Самхарадзе
Priority to RU94013073A priority Critical patent/RU2040808C1/en
Application granted granted Critical
Publication of RU2040808C1 publication Critical patent/RU2040808C1/en
Publication of RU94013073A publication Critical patent/RU94013073A/en

Links

Images

Abstract

FIELD: computer engineering. SUBSTANCE: device has first and second clocks 1 and 2, first and second flip-flops 3 and 4, first and second bus shapers 5 and 6, local control unit 7, counters 8, decoder 9, encoder 10, register 11, AND gate 12, OR gate 13, regeneration rate control unit 32, detecting group 33 for measuring parameters of external fields. EFFECT: increased functional capabilities. 2 dwg

Description

Изобретение относится к вычислительной технике и может быть использовано для восстановления информации в полупроводниковых динамических запоминающих устройствах, входящих в состав специализированных ЭВМ, подвергающихся в процессе эксплуатации воздействию физических полей повышенной интенсивности, например в информационно-измерительных системах контроля радиологической обстановки, в рентгеновских и ЯМР томографах, в промышленных роботах и т.п. The invention relates to computer technology and can be used to restore information in semiconductor dynamic storage devices that are part of specialized computers that are exposed during operation to physical fields of increased intensity, for example, in information-measuring systems for monitoring the radiological situation, in x-ray and NMR tomographs, in industrial robots, etc.

При повышенной интенсивности воздействующих на ЭВМ ионизирующих излучений и/или электромагнитных полей в первую очередь необходимо обеспечить сохранность записанной в запоминающие устройства информации. Эта задача чаще всего решается путем использования в вычислительных системах полупроводниковых динамических запоминающих устройств (ДЗУ), в которых периодически осуществляется регенерация хранимой информации. При этом регенерация содержимого ячеек памяти производится через заранее заданные и, как правило, неизменные интервалы времени, при определении длительности которых необходимо учитывать два противоречащих одно другому обстоятельства. With increased intensity of the ionizing radiation and / or electromagnetic fields acting on the computer, it is first of all necessary to ensure the safety of the information recorded in the storage devices. This problem is most often solved by using semiconductor dynamic storage devices (DZU) in computer systems, in which the storage of information is periodically regenerated. At the same time, the contents of the memory cells are regenerated at predetermined and, as a rule, constant time intervals, when determining the duration of which it is necessary to take into account two contradictory circumstances.

Во-первых, при работе ДЗУ в режиме регенерации оно не может взаимодействовать с другими частями ЭВМ, работа которой прерывается на время выполнения цикла регенерации. Следовательно, для сокращения непроизводительных суммарных затрат машинного времени требуется увеличение интервала времени между циклами регенерации, то есть уменьшение частоты запуска регенерации ДЗУ. Firstly, when the DZU is in the regeneration mode, it cannot interact with other parts of the computer, the operation of which is interrupted for the duration of the regeneration cycle. Therefore, to reduce unproductive total costs of computer time, an increase in the time interval between regeneration cycles is required, that is, a decrease in the frequency of starting regeneration of the DZU.

Во-вторых, хранящаяся в ячейках памяти ДЗУ информация со временем разрушается, в связи с чем для повышения помехоустойчивости ДЗУ и повышения надежности его работы за счет обеспечения сохранности занесенных в него данных нужно уменьшать интервал времени между циклами регенерации, то есть увеличивать чистоту запуска регенерации ДЗУ. Secondly, the information stored in the memory cells of the DZU is destroyed over time, and therefore, to increase the noise immunity of the DZU and increase the reliability of its operation by ensuring the safety of the data entered into it, it is necessary to reduce the time interval between regeneration cycles, that is, to increase the cleanliness of the start of regeneration of the DZU .

При воздействии на полупроводниковые ДЗУ ионизирующих излучений и/или сильных электромагнитных полей увеличивается скорость разрушения записанной в него информации, что требует повышения частоты запуска регенерации ДЗУ, приводящее к дополнительному снижению производительности ЭВМ. When semiconductor DZUs are exposed to ionizing radiation and / or strong electromagnetic fields, the rate of destruction of information recorded in it increases, which requires an increase in the frequency of start-up of regeneration of DZUs, leading to an additional decrease in computer performance.

При эксплуатации ЭВМ с ДЗУ в стабильных условиях возможен выбор оптимальной частоты запуска регенерации ДЗУ, при которой достигаются требуемые помехоустойчивость и надежность работы ДЗУ при определенном и неизменном снижении ее производительности. When operating a computer with a DZU in stable conditions, it is possible to select the optimal start frequency for the regeneration of the DZU, at which the required noise immunity and reliability of the DZU are achieved with a definite and constant decrease in its performance.

В случае же воздействия на ЭВМ с полупроводниковым ДЗУ физических полей изменяющейся интенсивности сохранение неизменной частоты запуска регенерации ДЗУ при повышении интенсивности полей сверх предусмотренных значений может привести к нарушению работоспособности ЭВМ из-за резкого снижения надежности работы ДЗУ. Выбор же повышенной частоты регенерации ДЗУ, ориентированной на максимальные пиковые значения интенсивности физических полей, приводит к неоправданным потерям машинного времени при средней и низкой их интенсивности. In the case of exposure to computers with a semiconductor DZU of physical fields of varying intensity, maintaining a constant frequency of starting the regeneration of the DZU with increasing field intensity above the specified values can lead to disruption of the computer's performance due to a sharp decrease in the reliability of the DZU. The choice of an increased regeneration frequency of the DZU, oriented to the maximum peak values of the intensity of physical fields, leads to unjustified losses of machine time at medium and low intensity.

Обеспечение возможности автоматического изменения частоты запуска регенерации ДЗУ в зависимости от изменения интенсивности воздействующих на ЭВМ внешних физических полей позволит устранить отмеченный недостаток. Providing the ability to automatically change the start frequency of the regeneration of the DZU depending on the change in the intensity of the external physical fields acting on the computer will eliminate this drawback.

Известно устройство для регенерации динамической памяти, обеспечивающее повышение производительности ЭВМ как за счет исключения регенерации ячеек памяти, расположенным в строках, к которым вообще не было обращения при записи информации в память, так и за счет осуществления регенерации только тех ранее задействованных строк памяти, к которым не было обращения в течение заданного промежутка времени [1]
Известное устройство для регенерации динамической памяти содержит первый и второй генераторы тактовых импульсов, первый и второй триггеры, первый и второй шинные формирователи, блок местного управления, группу счетчиков, дешифратор, шифратор, регистр, элемент И, элемент ИЛИ, элемент задержки, группу триггеров и группу элементов И, выход первого генератора тактовых импульсов подключен к синхровходам блока местного управления и первого триггера, прямой выход которого является выходом требования прямого доступа к памяти (ПДП), входом предоставления ПДП является установочный вход второго триггера, прямой выход которого является выходом подтверждения захвата канала, а также связан с управляющими входами первого и второго шинных формирователей, с входом режима работы блока местного управления и с входом сброса первого триггера, установочный вход которого соединен с выходом элемента ИЛИ, инверсный выход второго триггера подсоединен к одному из входов элемента И, другой вход которого подключен к выходу второго генератора тактовых импульсов, а выход к одному из входов каждого из элементов И группы элементов И, другой вход каждого из которых соединен с прямым выходом соответствующего триггера группы триггеров, а выход со счетным входом соответствующего счетчика группы счетчиков, выход старшего разряда каждого из которых связан с одним из входов элемента ИЛИ и с одним из входов шифратора, выходы которого подключены ко входам второго шинного формирователя, выходы которого являются выходами адреса, входом стробирования записи является вход элемента задержки, выход которого соединен с входом сброса каждого из триггеров группы триггеров, установочный вход каждого из которых подсоединен к соответствующему выходу дешифратора, подключенного своими информационными входами к выходам регистра, информационные входы которого являются входами адреса, выходы первого шинного формирователя являются управляющими выходами устройства, управляющими входами которого является группа входов блока местного управления, группа выходов которого соединена со входами первого шинного формирователя, блок местного управления своими выходами сигнала синхронизации и сигнала разрешения записи подсоединен к соответствующим входам регистра, выходом сигнала стробирования к управляющему входу дешифратора, а выходом сигнала сброса к входу сброса второго триггера, при этом вход обнуления каждого из счетчиков группы связан с соответствующим выходом дешифратора.
A device is known for regenerating dynamic memory, which provides an increase in computer performance both by eliminating the regeneration of memory cells located in rows that were not accessed at all when writing information to the memory, and by performing regeneration of only those previously used memory rows to which no circulation for a given period of time [1]
The known device for the regeneration of dynamic memory contains the first and second clock generators, the first and second triggers, the first and second bus drivers, the local control unit, a group of counters, a decoder, an encoder, a register, an AND element, an OR element, a delay element, a trigger group and group of elements And, the output of the first clock generator is connected to the sync inputs of the local control unit and the first trigger, the direct output of which is the output of the direct memory access (DAP) requirement, the input pre of setting the DAP is the installation input of the second trigger, the direct output of which is the channel capture confirmation output, and is also connected to the control inputs of the first and second bus drivers, with the input of the local control unit operating mode and with the reset input of the first trigger, the installation input of which is connected to the element output OR, the inverse output of the second trigger is connected to one of the inputs of the AND element, the other input of which is connected to the output of the second clock generator, and the output to one of the inputs of each of the elements AND of the group of elements AND, the other input of each of which is connected to the direct output of the corresponding trigger of the group of triggers, and the output with the counting input of the corresponding counter of the group of counters, the high-order output of each of which is associated with one of the inputs of the OR element and with one of the inputs of the encoder the outputs of which are connected to the inputs of the second bus driver, the outputs of which are the outputs of the address, the input of the recording gating is the input of the delay element, the output of which is connected to the reset input of each of triggers of a group of triggers, the installation input of each of which is connected to the corresponding output of the decoder, connected with its information inputs to the outputs of the register, the information inputs of which are address inputs, the outputs of the first bus driver are the control outputs of the device, the control inputs of which are the group of inputs of the local control unit, group the outputs of which are connected to the inputs of the first bus driver, the local control unit for its outputs of the synchronization signal and write enable signal is coupled to respective inputs of the register, the output signal is sampled to the control input of the decoder, and output the reset signal to the reset input of the second flip-flop, the reset input of the counters of each group is connected to the corresponding output of the decoder.

Однако данное устройство не обеспечивает при изменении интенсивности внешних физических полей автоматического изменения промежутка времени, по истечении которого осуществляется запуск регенерации ранее задействованных ячеек памяти. However, this device does not provide, when the intensity of the external physical fields changes, an automatic change in the period of time after which the regeneration of previously used memory cells is started.

Задачей изобретения является обеспечение возможности адаптации частоты запуска регенерации ДЗУ к изменению интенсивности внешних физических полей, что позволяет повысить среднее эффективное быстродействие ДЗУ при сохранении требуемых помехоустойчивости и надежности его работы, следствием чего является повышение производительности ЭВМ. The objective of the invention is to provide the possibility of adapting the start frequency of the regeneration of the DZU to a change in the intensity of external physical fields, which allows to increase the average effective speed of the DZU while maintaining the required noise immunity and reliability of its operation, the result of which is an increase in computer performance.

Это достигается тем, что в устройство для управления регенерацией в полупроводниковом динамическом запоминающем устройстве, содержащее первый и второй генераторы тактовых импульсов, первый и второй триггеры, первый и второй шинные формирователи, блок местного управления, группу счетчиков, дешифратор, шифратор, регистр, элемент И, элемент ИЛИ, элемент задержки, группу триггеров и группу элементов И, выход первого генератора тактовых импульсов подключен к синхровходам блока местного управления и первого триггера, прямой выход которого является выходом требования прямого доступа к памяти, входом предоставления прямого доступа к памяти является установочный вход второго триггера, прямой выход которого является выходом подтверждения захвата канала, а также связан с управляющими входами первого и второго шинных формирователей, с входом режима работы блока местного управления и с входом сброса первого триггера, установочный вход которого соединен с выходом элемента ИЛИ, инверсный вход второго триггера подсоединен к одному из входов элемента И, другой вход которого подключен к выходу второго генератора тактовых импульсов, а выход к одному из входов каждого из элементов И группы элементов И, другой вход каждого из которых соединен с прямым выходом соответствующего триггера группы триггеров, а выход со счетным входом соответствующего счетчика группы счетчиков, выход старшего разряда каждого из которых связан с одним из входов элемента ИЛИ и с одним из входов шифратора, выходы которого подключены ко входам второго шинного формирователя, выходы которого являются выходами адреса, входом стробирования записи является вход элемента задержки, выход которого соединен с входом сброса каждого из триггеров группы, установочный вход каждого из которых подсоединен к соответствующему выходу дешифратора, подключенного своими информационными входами к выходам регистра, информационные входы которого являются входами адреса, выходы первого шинного формирователя являются управляющими выходами устройства, управляющими входами которого является группа входов блока местного управления, группа выходов которое соединена со входами первого шинного формирователя, блок местного управления своими выходами сигнала синхронизации и сигнала разрешения записи подсоединен к соответствующим входом регистра, выходом сигнала стробирования к управляющему входу дешифратора, а выходом сигнала сброса к входу сброса второго триггера, введены группа измерительных датчиков параметров внешних физических полей и блок формирования кода управления частотой регенерации, входы которого связаны с выходами группы измерительных датчиков параметров внешних физических полей, а выходы с информационными входами всех, кроме старшего, разрядов каждого из счетчиков группы счетчиков, вход разрешения записи каждого из которых подключен к соответствующему выходу дешифратора. This is achieved by the fact that in a device for controlling regeneration in a semiconductor dynamic storage device comprising first and second clock generators, first and second triggers, first and second bus drivers, a local control unit, a group of counters, a decoder, an encryptor, a register, an AND element , OR element, delay element, group of triggers and group of elements AND, the output of the first clock generator is connected to the clock inputs of the local control unit and the first trigger, the direct output of which is It is the output of the direct memory access requirement, the input of direct memory access is the installation input of the second trigger, the direct output of which is the channel capture confirmation output, and is also connected to the control inputs of the first and second bus drivers, with the input of the operation mode of the local control unit and with the reset input of the first trigger, the installation input of which is connected to the output of the OR element, the inverse input of the second trigger is connected to one of the inputs of the AND element, the other input of which is connected is connected to the output of the second clock pulse generator, and the output to one of the inputs of each of the elements AND of the group of elements AND, the other input of each of which is connected to the direct output of the corresponding trigger of the group of triggers, and the output with the counting input of the corresponding counter of the group of counters, the output of the highest order of each of which is connected with one of the inputs of the OR element and with one of the inputs of the encoder, the outputs of which are connected to the inputs of the second bus driver, the outputs of which are the outputs of the address, the input of the recording gate the input of the delay element is connected, the output of which is connected to the reset input of each of the triggers of the group, the installation input of each of which is connected to the corresponding output of the decoder connected by its information inputs to the outputs of the register, the information inputs of which are address inputs, the outputs of the first bus driver are the control outputs of the device , the control inputs of which are the group of inputs of the local control unit, the group of outputs which is connected to the inputs of the first bus form The control unit, the local control unit for its outputs of the synchronization signal and the write enable signal, is connected to the corresponding input of the register, the output of the gating signal to the control input of the decoder, and the output of the reset signal to the reset input of the second trigger, a group of measuring sensors for the parameters of external physical fields and a control code generation unit are introduced regeneration frequency, the inputs of which are connected with the outputs of the group of measuring sensors of the parameters of external physical fields, and the outputs with information inputs by all but the senior, bits of each of the counters of the group of counters, the recording permission input of each of which is connected to the corresponding output of the decoder.

На фиг. 1 представлена функциональная схема устройства, выполненного согласно изобретению; на фиг. 2 временная диаграмма работы устройства в режиме регенерации информации. In FIG. 1 is a functional diagram of a device made according to the invention; in FIG. 2 is a timing diagram of the operation of the device in the mode of information regeneration.

Устройство содержит первый 1 и второй 2 генераторы тактовых импульсов, первый 3 и второй 4 триггеры, второй 5 и первый 6 шинные формирователи, блок 7 местного управления, счетчики 8, дешифратор 9, шифратор 10, регистр 11, элемент И 12, элемент ИЛИ 13. На фиг. 1 также приведены элементы ЭВМ, взаимодействующие с устройством: центральный процессор 14 и оперативная память 15, в качестве которой использовано полупроводниковое ДЗУ. Кроме того, на фиг. 1 показаны выход 16 требования прямого доступа к памяти (ПДП), вход 17 предоставления ПДП, выход 18 подтверждения захвата канала (ПЗ), адресная шина 19, шина 20 управления памятью, группа 21 выходов и группа 22 входов блока 7 местного управления, вход 23 режима работы блока 7 местного управления, выход 24 сигнала синхронизации, выход 25 сигнала разрешения записи, выход 26 сигнала стробирования, выход 27 сигнала сброса, синхровход 28 блока 7 местного управления. The device contains first 1 and second 2 clock generators, first 3 and second 4 triggers, second 5 and first 6 bus drivers, local control unit 7, counters 8, decoder 9, encoder 10, register 11, AND element 12, OR element 13 In FIG. 1 also shows the elements of the computer interacting with the device: the Central processor 14 and RAM 15, which is used as a semiconductor DZU. In addition, in FIG. 1 shows the output 16 of the direct memory access (DAP) requirement, the RAP grant input 17, the channel capture confirmation (PZ) output 18, the address bus 19, the memory management bus 20, the output group 21 and the input group 22 of the local control unit 7, input 23 the operating mode of the local control unit 7, the output 24 of the synchronization signal, the output 25 of the write enable signal, the output 26 of the strobe signal, the output 27 of the reset signal, the sync input 28 of the local control unit 7.

Кроме того, устройство содержит элемент 29 задержки, группу триггеров 30.1,30.i,30.n, группу элементов И 31.1,31.i,31.n, блок 32 формирования кода управления частотой регенерации, группу 33 измерительных датчиков параметров внешних физических полей и вход 34 стробирования записи. In addition, the device contains a delay element 29, a group of triggers 30.1,30.i, 30.n, a group of elements And 31.1,31.i, 31.n, a block 32 for generating a regeneration frequency control code, a group 33 of measuring sensors of parameters of external physical fields and input 34 gating recording.

В качестве блока 7 местного управления может быть использован блок местного управления известного устройства. As the local control unit 7, a local control unit of the known device can be used.

Группа 33 измерительных датчиков параметров внешних физических полей может содержать, в зависимости от условий эксплуатации устройства, датчики интенсивности α и β излучений, датчики напряженности электромагнитного поля и т.д. Group 33 of measuring sensors of parameters of external physical fields may contain, depending on the operating conditions of the device, sensors of intensity α and β radiation, sensors of electromagnetic field strength, etc.

При использовании датчиков с аналоговым выходом блок 32 формирования кода управления частотой регенерации может содержать, например, весовой аналоговый сумматор, входы которого являются входами блока, и аналого-цифровой преобразователь, преобразующий аналоговый сигнал на выходе сумматора в выходной код блока 32. When using sensors with an analog output, the block 32 for generating the regeneration frequency control code may contain, for example, a weighted analog adder, the inputs of which are inputs of the unit, and an analog-to-digital converter that converts the analog signal at the output of the adder to the output code of block 32.

При использовании датчиков с цифровым выходом блок 32 может быть выполнен в виде многовходового суммирующего устройства, осуществляющего весовое суммирование входных кодов. When using sensors with a digital output, block 32 can be made in the form of a multi-input summing device that performs weighted summing of input codes.

Если используются датчики как с аналоговым выходом, так и с цифровым, то в этом случае к одному из входов многовходового суммирующего устройства может быть подключен аналого-цифровой преобразователь, преобразующий в код выходной сигнал аналогового весового сумматора, обрабатывающего выходные сигналы соответствующих датчиков. If sensors with both an analog output and a digital one are used, then in this case an analog-to-digital converter can be connected to one of the inputs of the multi-input summing device, converting the output signal of the analog weight adder processing the output signals of the corresponding sensors into code.

Устройство работает следующим образом. The device operates as follows.

В исходном состоянии триггеры 3, 4, 30.1 30.n сброшены, а счетчики 8.1 8. n обнулены, а на выходах блока 7 нулевые уровни сигналов. Импульсы с выхода генератора 2 тактовых импульсов через элемент И 12 и группу элементов И 31.1 31.n на счетные входы счетчиков 8 соответствуют адресам строк, к которым было обращение при записи информации в память. На счетные входы счетчиков 8.1 8.n, к которым не было обpащения при записи информации в память, импульсы поступать не будут, так как соответствующие элементы И 31.1 31.n группы заблокированы низкими уровнями сигналов на соответствующих выходах триггеров 30.1 30.n группы. In the initial state, triggers 3, 4, 30.1 30.n are reset, and the counters 8.1 8.n are reset, and at the outputs of block 7 there are zero signal levels. The pulses from the output of the generator 2 clock pulses through the element And 12 and the group of elements And 31.1 31.n to the counting inputs of the counters 8 correspond to the addresses of the lines that were accessed when writing information to memory. The counting inputs of the counters 8.1 8.n, to which there was no access when writing information to the memory, will not be transmitted, since the corresponding elements of the And 31.1 31.n group are blocked by low signal levels at the corresponding outputs of the triggers 30.1 30.n of the group.

При переполнении одного из счетчиков 8.1 8.n сигнал с выхода его старшего разряда через элемент ИЛИ 13 поступает на вход установки триггера 3. When one of the counters 8.1 8.n overflows, the signal from the output of its highest order through the OR 13 element is fed to the input of the trigger 3 installation.

Одновременно на выходе шифратора 10 устанавливается код счетчика 8.i (от 1 до n), соответствующий коду адреса строки тех ячеек оперативной памяти, для которых истекло время хранения информации и требуется регенерация. At the same time, at the output of the encoder 10, the counter code 8.i is set (from 1 to n), which corresponds to the address code of the line of those RAM cells for which the storage time has expired and regeneration is required.

По переднему фронту импульса генератора 1 тактовых импульсов устанавливается триггер 3, на его прямом выходе вырабатывается сигнал 16 требования прямого доступа к памяти. Процессор 14 приостанавливает выполнение операций, освобождает адресную шину 19 и выдает ответный сигнал на вход 17 предоставления ПДП, устанавливающий триггер 4, который в свою очередь сбрасывает триггер 3, вырабатывает сигнал на выходе 18 подтверждения захвата канала (ПЗ), а также открывает шинные формирователи 5 и 6. A trigger 3 is installed on the leading edge of the pulse of the clock generator 1, and a direct memory access demand signal 16 is generated at its direct output. The processor 14 suspends the operation, releases the address bus 19 and provides a response signal to the input of the RAP providing 17, which sets the trigger 4, which in turn resets the trigger 3, generates a signal at the output 18 confirmation channel capture (PZ), and also opens the bus drivers 5 and 6.

Сигнал с инверсного выхода триггера 4 запрещает прохождение импульсов генератора 2 тактовых импульсов через элемент И 12 на входы счетчиков 8. Сигнал с прямого выхода триггера 4 поступает в блок 7 местного управления и разрешает после завершения текущего цикла обращения к оперативной памяти 15 и снятия сигналов синхронизации активного устройства (КСИА), синхронизации пассивного устройства (КСИП), поступающий на входы 22 блока 7 местного управления, формирование по положительному перепаду тактового импульса (ТИ) от генератора 1 тактовых импульсов сигнала регенерации (РГН) на одном из выходов группы 21 выходов блока 7 местного управления. Этот сигнал поступает через шинный формирователь 6 в оперативную память 15 и остается активным в течение всего времени регенерации. The signal from the inverted output of trigger 4 prevents the pulses of the generator 2 clock pulses from passing through the And 12 element to the inputs of the counters 8. The signal from the direct output of trigger 4 enters the local control unit 7 and allows, after completing the current cycle, accessing the main memory 15 and removing active synchronization signals device (CIA), synchronization of a passive device (CIA), received at the inputs 22 of the local control unit 7, the formation of a positive differential clock (TI) from the generator 1 clock s signal regeneration (RGN) on one of the outputs of the group 21 outputs the local control unit 7. This signal enters through the bus driver 6 into the RAM 15 and remains active during the entire regeneration time.

По следующим тактовым импульсам блок 7 местного управления формирует на соответствующих выходах группы 21 выходов сигналы СИА и "Ввод", которые поступают в оперативную память 15 через шинный формирователь 6 вместе с кодом адреса сроки с выхода шинного формирователя 5. Одновременно код адреса строки поступает на информационные входы регистра 11. Запись в регистр 11 происходит по переднему фронту сигнала на выходе 24 сигнала синхронизации, поступающего из блока 7 местного управления. В ответ на сигнал "Ввод" оперативная память 15 формирует сигнал КСИП, поступающий в блок 7 через группу 22 входов. После этого через один ТИ снимается сигнал "Ввод", в ответ на который оперативная память 15 снимает сигнал КСИП. По второму после этого ТИ снимается сигнал СИА, а по заднему фронту этого импульса блок 7 формирует на выходе 26 сигнала стробирования одиночный импульс, который поступает на управляющий вход дешифратора 9, записывая тем самым в счетчик 8.i, соответствующий коду, хранящемуся в регистре 11, код, сформированный на выходах блока 32 формирования кода управления частотой регенерации. Вслед за этим на выходе 27 сигнала сброса появляется импульс, обнуляющий триггер 4. Снимаются сигналы РГН и ПЗ, цикл регенерации закончен. According to the following clock pulses, the local control unit 7 generates at the corresponding outputs of the group of 21 outputs the signals SIA and "Input", which are received in the RAM 15 via the bus driver 6 together with the address code, the time from the output of the bus driver 5. At the same time, the line address code is sent to the information inputs of the register 11. Record in the register 11 occurs on the leading edge of the signal at the output 24 of the synchronization signal coming from the local control unit 7. In response to the “Input” signal, the random access memory 15 generates an SIRC signal, which enters block 7 through a group of 22 inputs. After that, through one TI the signal "Enter" is removed, in response to which the RAM 15 removes the signal of the SIP. On the second after this TI, the SIA signal is taken, and on the trailing edge of this pulse, block 7 generates a single pulse at the output 26 of the gating signal, which is fed to the control input of the decoder 9, thereby recording in counter 8.i corresponding to the code stored in register 11 , the code generated at the outputs of block 32 generating the regeneration frequency control code. After this, an impulse appears at the output of the reset signal 27, resetting trigger 4. The signals of RGN and PZ are removed, the regeneration cycle is completed.

Таким образом, может осуществляться регенерация для любой строки оперативной памяти 15. Если в процессе работы устройства ни один из счетчиков 8 не переполнен, т.е. время хранения информации ни для одной строки не вышло, то работа устройства происходит следующим образом. Thus, regeneration can be carried out for any line of RAM 15. If during the operation of the device none of the counters 8 is full, i.e. Since the information storage time did not work out for any line, the device operates as follows.

В режиме обращения к оперативной памяти 15 процессор 14 устанавливает на шине 19 код адреса ячейки памяти, а на шине 20 вырабатываются сигналы управления, поступающие в блок 7 местного управления по группе 22 входов: канальный сигнал синхронизации пассивного устройства (КСИП), канальный сигнал выбора внешнего устройства (КВУ). Младшие разряды кода адреса, являющиеся кодом адреса строки по сигналу с выхода 24 блока 7 местного управления при наличии разрешающего сигнала на его выходе 25 сигнала разрешения записи записываются в регистр 11. Запрещающий запись сигнал появляется на выходе блока 7 местного управления при обращении процессора 14 не к оперативной памяти 15, а к регистрам внешних устройств. При этом не формируется сигнал на выходе 26 блока 7 местного управления. In the access mode to the RAM 15, the processor 14 sets the memory address code on the bus 19, and on the bus 20 the control signals are generated that enter the local control unit 7 by the group of 22 inputs: the channel synchronization signal of the passive device (CCI), the channel selection signal of the external devices (HLC). The least significant bits of the address code, which are the address code of the line by the signal from the output 24 of the local control unit 7, if there is an enable signal at its output 25, the write enable signal is written to the register 11. A write-inhibit signal appears at the output of the local control unit 7 when the processor 14 is not RAM 15, and to the registers of external devices. In this case, no signal is generated at the output 26 of the local control unit 7.

Так как при обращении к оперативной памяти 15 происходит регенерация всех ячеек памяти с заданным адресом строки, то по окончании цикла обращения к оперативной памяти 15 по сигналу с выхода 26 блока 7 местного управления сигналом с выхода дешифратора 9 происходит занесение кода с выходов блока 32 в счетчик 8.1, порядковый номер которого совпадает с кодом адреса строки, хранящимся в регистре 11. Запрос на регенерацию ячеек оперативной памяти 15 с данным адресом строки может поступить с выхода данного счетчика 8, только через время Тргн периода регенерации, при условии, что за это время процессор 14 больше не обратится к ячейкам с этим адресом строки.Since when accessing the RAM 15, all memory cells are regenerated with the specified address of the line, then at the end of the cycle of accessing the RAM 15 by the signal from the output 26 of the local control unit 7 of the signal from the output of the decoder 9, the code from the outputs of block 32 is entered into the counter 8.1, the sequence number of which coincides with the code row address stored in the register 11. The request for the regeneration of cells RAM 15 with the address line can come from the output of the counter 8, only after a time period T RGN Rege era tio, provided that during that time the processor 14 no longer appeal to the cells with the same row address.

Текущие коды счетчиков 8.1 8.n определяют допустимое время хранения информации для каждой строки оперативной памяти 15, которое не может превысить величину, определяемую выражением
TРГН=

Figure 00000002
· (2k-1-N) где f2 частота импульсов на выходе генератора 2 тактовых импульсов;
К разрядность счетчиков 8.1 8.n;
N (K-1) разрядный код на выходе блока 32 формирования кода управления частотой регенерации.The current counter codes 8.1 8.n determine the permissible information storage time for each line of RAM 15, which cannot exceed the value determined by the expression
T WGN =
Figure 00000002
· (2 k-1 -N) where f 2 is the pulse frequency at the output of the generator 2 clock pulses;
K digit capacity of the counters 8.1 8.n;
N (K-1) bit code at the output of block 32 generating the regeneration frequency control code.

Код числа N вырабатывается блоком 32 формирования кода управления частотой регенерации, осуществляющего математическую обработку информации о текущих значениях параметров, характеризующих интенсивность воздействующих на ДЗУ внешних физических полей, поступающей с выходов группы 33 измерительных датчиков. В простейшем случае код числа N представляет собой линейную комбинацию значений измеренных параметров, приведенных к единому масштабу с помощью весового суммирования. Важно лишь то, чтобы увеличение текущего значения хотя бы одного параметра (при неизменности текущих значений других параметров) приводило к увеличению числа N. The code of the number N is generated by the regeneration frequency control code generating unit 32, which mathematically processes the information on the current values of the parameters characterizing the intensity of the external physical fields acting on the ROM coming from the outputs of the group 33 measuring sensors. In the simplest case, the code of the number N is a linear combination of the values of the measured parameters, reduced to a single scale using weight summation. It is only important that an increase in the current value of at least one parameter (while the current values of the other parameters remain unchanged) leads to an increase in the number N.

При этом отсутствуют какие-либо принципиальные ограничения по реализации более сложных функциональных зависимостей числа N от измеренных текущих значений параметров, характеризующих интенсивность воздействующих на ДЗУ внешних физических полей. В частности, как на входах, так и на выходах блока 32 могут быть установлены функциональные преобразователи, либо сам блок 32 может быть реализован в виде специализированного вычислителя, осуществляющего более сложную обработку входных данных. At the same time, there are no fundamental restrictions on the implementation of more complex functional dependences of the number N on the measured current values of the parameters characterizing the intensity of external physical fields acting on the DZU. In particular, functional converters can be installed at the inputs and outputs of block 32, or block 32 itself can be implemented as a specialized computer that performs more complex input data processing.

Как следует из приведенной выше формулы, при возрастании числа N вследствие увеличения интенсивности воздействующих на ДЗУ внешних физических полей величина допустимого времени хранения информации для каждой строки оперативной памяти 15 уменьшается, то есть возрастает частота регенерации ячеек памяти ДЗУ. As follows from the above formula, with an increase in the number N due to an increase in the intensity of external physical fields acting on the ROM, the value of the permissible information storage time for each line of RAM 15 decreases, that is, the frequency of regeneration of the memory cells of the ROM increases.

При записи информации в любую ячейку оперативной памяти 15 сигналом с входа 34 стробирования записи поступающим на синхровходы триггеров 30.1 30.n группы через элемент 29 задержки, соответствующий триггер устанавливается в единичное состояние, так как на установочном входе у него присутствует сигнал высокого уровня, формируемый дешифратором 9. Установка триггера 30.i группы происходит при первоначальной записи информации, при повторном обращении к ячейкам оперативной памяти 15 с этим же адресом строки, триггер 30.i остается в установленном состоянии, элемент 29 задержки также обеспечивает согласование по нагрузочным характеристикам магистрали процессора 14 с синхровходами триггеров 30.1 30.n группы. When recording information in any memory location 15 with a signal from the input 34 of the recording gating input to the trigger inputs of the group triggers 30.1 30.n through the delay element 29, the corresponding trigger is set to a single state, since it has a high level signal generated by the decoder at the installation input 9. The installation of the trigger 30.i of the group occurs during the initial recording of information, upon repeated access to the cells of the RAM 15 with the same address of the line, the trigger 30.i remains in the established state In fact, the delay element 29 also provides coordination on the load characteristics of the processor line 14 with the sync inputs of the triggers 30.1 30.n of the group.

Таким образом, из цикла регенерации исключается регенерация ячеек динамической памяти, в которые не заносилась информация. Thus, the regeneration of dynamic memory cells, in which information was not entered, is excluded from the regeneration cycle.

Claims (1)

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ В ПОЛУПРОВОДНИКОВОМ ДИНАМИЧЕСКОМ ЗАПОМИНАЮЩЕМ УСТРОЙСТВЕ, содержащее первый и второй генераторы тактовых импульсов, первый и второй триггеры, первый и второй шинные формирователи, блок местного управления, группу счетчиков, дешифратор, шифратор, регистр, элемент И, элемент ИЛИ, элемент задержки, группу триггеров и группу элементов И, выход первого генератора тактовых импульсов подключен к синхровходам блока местного управления и первого триггера, прямой выход которого является выходом требования прямого доступа к памяти, входом предоставления прямого доступа к памяти является установочный вход второго триггера, прямой выход которого является выходом подтверждения захвата канала, а также связан с управляющими входами первого и второго шинных формирователей, с входом режима работы блока местного управления и с входом сброса первого триггера, установочный вход которого соединен с выходом элемента ИЛИ, инверсный вход второго триггера подсоединен к одному их входов элемента И, другой вход которого подключен к выходу второго генератора тактовых импульсов, а выход к одному их входов каждого из элементов И группы элементов И, другой вход каждого из которых соединен с прямым выходом соответствующего триггера группы триггеров, а выход со счетным входом соответствующего счетчика группы счетчиков, выход старшего разряда каждого из которых связан с одним из входов элемента ИЛИ и с одним из входом шифратора, выходы которого подключены ко входам второго шинного формирователя, выходы которого являются выходами адреса, входом стробирования записи является вход элемента задержки, выход которого соединен с входом сброса каждого из триггеров группы, установочный вход каждого из которых подсоединен к соответствующему выходу дешифратора, подключенного своими информационными входами к выходам регистра, информационные входы которого являются входами адреса, выходы первого шинного формирователя являются управляющими выходами устройства, управляющими входами которого является группа входов блока местного управления, группа выходов которого соединена со входами первого шинного формирователя, блок местного управления своими выходами сигнала синхронизации и сигнала разрешения записи подсоединен к соответствующим входам регистра, выходом сигнала стробирования к управляющему входу дешифратора, а выходом сигнала сброса к входу сброса второго триггера, отличающееся тем, что в него введены группа измерительных датчиков параметров внешних физических полей и блок формирования кода управления частотой регенерации, входы которого связаны с выходами группы измерительных датчиков параметров внешних физических полей, а выходы с информационными входами всех, кроме старшего, разрядов каждого из счетчиков группы счетчиков, вход разрешения записи каждого из которых подключен к соответствующему выходу дешифратора. DEVICE FOR REGENERATION CONTROL IN A SEMICONDUCTOR DYNAMIC REMEMBER DEVICE, containing the first and second clock generators, the first and second triggers, the first and second bus drivers, the local control unit, a group of counters, a decoder, an encoder, an AND element, an element, And, , a group of triggers and a group of elements AND, the output of the first clock generator is connected to the clock inputs of the local control unit and the first trigger, the direct output of which is the output of the requirement direct memory access, direct access to memory access input is the installation input of the second trigger, the direct output of which is the channel capture confirmation output, and is also connected to the control inputs of the first and second bus drivers, with the input of the operating mode of the local control unit and with the reset input of the first the trigger, the installation input of which is connected to the output of the OR element, the inverse input of the second trigger is connected to one of the inputs of the AND element, the other input of which is connected to the output of the second generator torus of clock pulses, and the output to one of their inputs of each of the elements AND of the group of elements AND, the other input of each of which is connected to the direct output of the corresponding trigger of the group of triggers, and the output with the counting input of the corresponding counter of the group of counters, the output of the highest level of each of which is connected with one of the inputs of the OR element and with one of the input of the encoder, the outputs of which are connected to the inputs of the second bus driver, the outputs of which are the outputs of the address, the input of the recording gate is the input of the back element Arms, the output of which is connected to the reset input of each of the triggers of the group, the installation input of each of which is connected to the corresponding output of the decoder, connected by its information inputs to the outputs of the register, the information inputs of which are address inputs, the outputs of the first bus driver are the control outputs of the device, the control inputs which is the group of inputs of the local control unit, the group of outputs of which is connected to the inputs of the first bus driver, the local unit control board with its outputs the synchronization signal and the recording permission signal is connected to the corresponding inputs of the register, the output of the gating signal to the control input of the decoder, and the output of the reset signal to the reset input of the second trigger, characterized in that a group of measuring sensors of parameters of external physical fields and a formation unit are introduced into it a control code for the regeneration frequency, the inputs of which are connected to the outputs of the group of measuring sensors of the parameters of external physical fields, and the outputs with information inputs Odes of all but the senior bits of each of the counters of the group of counters, the recording permission input of each of which is connected to the corresponding output of the decoder.
RU94013073A 1994-04-22 1994-04-22 Device for control of regeneration in semiconductor dynamic memory unit RU2040808C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU94013073A RU2040808C1 (en) 1994-04-22 1994-04-22 Device for control of regeneration in semiconductor dynamic memory unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU94013073A RU2040808C1 (en) 1994-04-22 1994-04-22 Device for control of regeneration in semiconductor dynamic memory unit

Publications (2)

Publication Number Publication Date
RU2040808C1 true RU2040808C1 (en) 1995-07-25
RU94013073A RU94013073A (en) 1996-04-20

Family

ID=20154686

Family Applications (1)

Application Number Title Priority Date Filing Date
RU94013073A RU2040808C1 (en) 1994-04-22 1994-04-22 Device for control of regeneration in semiconductor dynamic memory unit

Country Status (1)

Country Link
RU (1) RU2040808C1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2595126B1 (en) * 2011-11-15 2019-03-06 Siemens Schweiz AG Alarm for use in the nuclear field with a heating system for heating semiconductor elements that are not typically radiation resistant to improve functional service life
US20130126508A1 (en) * 2011-11-17 2013-05-23 Texas Instruments Incorporated Extending Radiation Tolerance By Localized Temperature Annealing Of Semiconductor Devices

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1534509, кл. G 11 C 7/00, 1988. *

Also Published As

Publication number Publication date
RU94013073A (en) 1996-04-20

Similar Documents

Publication Publication Date Title
US5307066A (en) Microprocessor controlled converter having reduced noise interference and method of operating same
US4206346A (en) System for gathering data representing the number of event occurrences
RU2040808C1 (en) Device for control of regeneration in semiconductor dynamic memory unit
JPH0139138B2 (en)
US3824383A (en) Digital control apparatus
RU2040809C1 (en) Device for control of regeneration in semiconductor dynamic memory unit
RU2024194C1 (en) Analog-to-digital converter
SU508925A1 (en) Analog-to-digital converter
JPH06187256A (en) Bus trace mechanism
SU572846A1 (en) Memory control block
RU1798901C (en) Single-pulse frequency multiplier
SU1179370A1 (en) Device for estimating amplitude of narrow-band random process
SU1534509A2 (en) Device for regeneration of dynamic memory
JP3426271B2 (en) Address generation circuit
JPH0132136Y2 (en)
JPS62131303A (en) Pulse counting device
SU1170461A1 (en) Calculating device
SU1413676A1 (en) Self-check direct-access memory
RU1793545C (en) Converter from code to pulse-width signal
SU1594548A1 (en) Device for monitoring of processor addressing the memory
SU1418809A1 (en) Dynamic memory regeneration device
JP2628588B2 (en) DRAM refresh circuit
SU1462391A1 (en) Information transmitting device
JPS5829194A (en) Information processor
SU805313A1 (en) Priority device