RU1802404C - Устройство коммутации - Google Patents

Устройство коммутации

Info

Publication number
RU1802404C
RU1802404C SU914935320A SU4935320A RU1802404C RU 1802404 C RU1802404 C RU 1802404C SU 914935320 A SU914935320 A SU 914935320A SU 4935320 A SU4935320 A SU 4935320A RU 1802404 C RU1802404 C RU 1802404C
Authority
RU
Russia
Prior art keywords
input
outputs
output
inputs
switching device
Prior art date
Application number
SU914935320A
Other languages
English (en)
Inventor
Алексей Михайлович Романкевич
Вячеслав Николаевич Валуйский
Виктор Евгеньевич Белявский
Original Assignee
Киевский Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU914935320A priority Critical patent/RU1802404C/ru
Application granted granted Critical
Publication of RU1802404C publication Critical patent/RU1802404C/ru

Links

Landscapes

  • Hardware Redundancy (AREA)
  • Complex Calculations (AREA)
  • Error Detection And Correction (AREA)

Abstract

Цель: повышение надежности. Сущность изобретени ; устройство коммутации содержит: NJog2N-BxoflOBbix сдвиговых регистров (1), N выходов сдвиговых регистров (2), NN-входовых мультиплексоров (3), N выходов устройств коммутации (4), 1 вход загрузки адреса (5), ИодгМ-входовой дешифратор (6), N выходов дешифратора (7), 1 N-входовой регистр, реализованный на триггерах со счетными входами (8). N выходов регистра, реализованного на триггерах со счетными входами (9), 1 группу из N двух- входовых элементов И (10), N входов устройства , коммутации (11), 2 блока свертки по модулю два (12, 14), 1 выход блока свертки по модулю два (13), 1 инвертор (15), 1 выход инвертора (16). 1 ил.

Description

fe
Изобретение относитс  к области автоматики и вычислительной техники и может быть эффективно использовано при организации коммутации блоков вычислительной системы.
Целью изобретени   вл етс  повышение надежности схемы коммутации структурных блоков вычислительной системы.
На чертеже представлена структура предлагаемого устройства коммутации.
Устройство коммутации содержит группу из Nlog2N-BxoflOBbix сдвиговых регистров 1, выход 2 каждого (кроме последнего) из которых подключен на вход последующего , при этом выход каждого i сдвигового регистра заведен на вход выборки адреса 1-го мультиплексора 3 (,N). выходы 4 которых  вл ютс  выходами схемы устройства коммутации. Кроме того, вход 5 первого сдвигового регистра  вл етс  входом загрузки адреса (шиной адреса) и входом дешифратора 6, выходы -7 которого скоммутированы со входами N-входового регистра, реализованного на триггерах со счетными входами 8, i-й выход 9 которого св зан с первым входом 1-го двухвходового элемента И 10, а второй вход 1-го элемента И подключен к 1-ой информационной шине 11 устройства коммутации (,IM), при этом выход каждого элемента И  вл етс  входом блока 1 свертки по модулю два 12, выход которой 13  вл етс  первым сигналом ошибки схемы устройства коммутации, причем выходы устройства коммутации заведены на входы блока 2 свертки по модулю два
14. выход которого подключен к инвертору
15. при этом выход инвертора 16  вл етс  вторым сигналом ошибки устройства коммутации .
Рассмотрим работу устройства комму- тации в системном режиме. На вход 5 последовательно поступают адреса настройки мультиплексоров 3, которые за N тактов сдвига занос тс  во все сдвиговые регистры 1. В течение каждого такта с помощью де- шифратора б и регистра, реализованного на триггерах со счетными входами 8 происходит формирование признака изменени  чет- ности относительно числа повторени  каждого адреса, заносимого в сдвиговые ре- гистры. После окончани  N-ro такта сдвига на информацйонные входы каждого 1-го (,N) мультиплексора 3 поступает входна  информаци  по шине 11. котора  в зависимости от кода адреса, подаваемого на адресный вход с 1-го сдвигового регистра коммутируетс  на выходы схемы коммутации 4. При этом сигнал, поступающий на любой вход устройства коммутации 11 будет участвовать в формировании сигнала на вы
0
0
5 5 0 5
0 5 0
5
ходе блока 1 свертки по модулю два 13 один раз, если он проходит через нечетное число мультиплексоров 3 (и не проходит на блок 12, если через четное число раз). Таким образом , группа из N элементов И формирует вектор, четность которого соответствует четности выходного вектора устройства коммутации при различных информационных потоках адресов и данных. Блоки 1 и 2 свертки по модулю два (12 и 14)  вл ютс  формировател ми сигналов ошибки устройства коммутации (сигналы 13 и 16), При нормальной работе устройства коммутации на выходах 13 и 16 формируютс  взаимнопро- тивоположные сигналы 0, 1 либо 1, 0, что обеспечиваетс  с помощью инвертора 15. Случай, когда на выходах 13 и 16 имеет место равенство сигналов  вл етс  признаком ошибки в схеме коммутации (см. стр. SIS- SI в книге К.Г.Самофалов, А.М.Романке- вич, В.Н.Валуйский, Ю.С.Каневский, М.М.Пиневич Прикладна  теори  цифровых автоматов. К.: Выща школа, 1987).
Таким образом, технико-экономическа  эффективность за вл емой схемы коммутации по сравнению с прототипом определ етс  повышенной надежностью за счет обнаружени  ошибок нечетной кратности.
С наибольшей эффективностью можно использовать за вл емую схему коммутации дл  организации взаимодействи  различных блоков вычислительных систем.

Claims (1)

  1. Формула изобретени 
    Устройство коммутации, содержащее группу соединенных последовательно сдвиговых регистров, вход первого из которых соединен с шиной адреса, и группу мультиплексоров , выходы которых  вл ютс  выходами устройства коммутации, отличающеес  тем, что, с целью повышени  надежности работы, введены 1од2./ 1-входовой дешифратор (N - число входов устройства коммутации), входы которого подключены к шине адреса, при этом выходы дешифратора соединены с входами N-входового регистра , выполненного на триггерах со счетными входами, i-й выход которого соединен с первым входом i-ro двухвходового элемента И (.N), а второй вход i-ro элемента И подключен к i-й информационной шине устройства коммутации, к которой подключены также соответствующие входы мультиплексоров, адресный вход каждого из которых соединен с выходом соответствующего сдвигового регистра, при этом выход каждого элемента И соединен с входом первого блока свертки по модулю два. а выходы устройства коммутации подключены к входам второго блока свертки по модулю два, выход которого соединен с входом
    51802404 6
    инвертора, при этом выход первого блока  вл ютс  соответственно выходными шина- свертки по модулю два и выход инвертора ми первого и второго сигналов ошибки.
SU914935320A 1991-05-12 1991-05-12 Устройство коммутации RU1802404C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU914935320A RU1802404C (ru) 1991-05-12 1991-05-12 Устройство коммутации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU914935320A RU1802404C (ru) 1991-05-12 1991-05-12 Устройство коммутации

Publications (1)

Publication Number Publication Date
RU1802404C true RU1802404C (ru) 1993-03-15

Family

ID=21574024

Family Applications (1)

Application Number Title Priority Date Filing Date
SU914935320A RU1802404C (ru) 1991-05-12 1991-05-12 Устройство коммутации

Country Status (1)

Country Link
RU (1) RU1802404C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Ms 1274143, кл. Н 03 К 17/00, 1986. За вка JP № 60-51140. кл. G 06 F 11/20,1985. *

Similar Documents

Publication Publication Date Title
RU1802404C (ru) Устройство коммутации
US3584308A (en) Bidirectional logic circuits employing dual standard arrays of bistable multivibrators
US3487363A (en) Asynchronous parity checking circuit
SU437072A1 (ru) Микропрограммное устройство управлени
SU364965A1 (ru) ОДНОТАКТНЫЙ СДВИГАТЕЛЬtSvJfcUUfUciltAifl
SU451080A1 (ru) Микропрограммное устройство управлени
SU1171780A1 (ru) Устройство дл определени количества единиц в двоичном числе
SU471581A1 (ru) Устройство синхронизации
SU1103239A1 (ru) Устройство дл контрол параллельного кода на четность
RU2012037C1 (ru) Процессор для реализации операций над элементами нечетких множеств
SU666583A1 (ru) Регистр сдвига
SU594530A1 (ru) Ячейка пам ти дл регистра сдвига
SU1465885A1 (ru) Генератор псевдослучайных последовательностей
SU1739376A1 (ru) Устройство дл реализации логических функций
SU1705876A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU805415A1 (ru) Регистр сдвига
SU602947A1 (ru) Микропрограммное устройство управлени
SU809386A1 (ru) Устройство дл сдвига со встро-ЕННыМ КОНТРОлЕМ
SU372667A1 (ru) УСТРОЙСТВО дл ИЗМЕНЕНИЯ ПЕРИОДОВ СЛЕДОВАНИЯ
SU1119023A1 (ru) Устройство дл моделировани веро тностного графа
SU938283A1 (ru) Микропрограммное устройство управлени
SU1128254A1 (ru) Устройство приоритета
SU379054A1 (ru) КОМЛгУТИРУЮЩЕЕ УСТРОЙСТВОtJViU»I _^7»».^«^--
SU375789A1 (ru) Коммутирующее устройство
RU2030107C1 (ru) Парафазный преобразователь