PT80285B - Equipamento de controlo de amplitude de sinal digital - Google Patents

Equipamento de controlo de amplitude de sinal digital Download PDF

Info

Publication number
PT80285B
PT80285B PT80285A PT8028585A PT80285B PT 80285 B PT80285 B PT 80285B PT 80285 A PT80285 A PT 80285A PT 8028585 A PT8028585 A PT 8028585A PT 80285 B PT80285 B PT 80285B
Authority
PT
Portugal
Prior art keywords
signal
value
amplitude
values
control
Prior art date
Application number
PT80285A
Other languages
English (en)
Other versions
PT80285A (en
Original Assignee
Rca Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rca Corp filed Critical Rca Corp
Publication of PT80285A publication Critical patent/PT80285A/pt
Publication of PT80285B publication Critical patent/PT80285B/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)
  • Circuits Of Receivers In General (AREA)
  • Control Of Amplification And Gain Control (AREA)

Description

DESCRIÇÃO DO INVENTO
Esta invento diz respeito ao equipamento para processamento de sinais de video e» mais particularmente, ao equi pamento para controlar a amplitude do sinal processado.
Este equipamento será descrito no contexto do processamento do sinal ds crominância num rsceptor de televisão admitindo-sa que não seja limitado a esta aplicação. Num receptor de televisão» o sinal de video recebido 6 separado nos seus componentes de luminância e de crominância. Estes componentes são tratados separadamente e depois recombinados para produzirem os sinais R, G e B que vão comandar o dispositivo de visualização de imagens.
0 componente de crominância inclui, no formado sequencial no tempo» uma ruptura de cor de sincronização seguida por uma informação da imagem de crominância. A amplitude da ruptura de cor e a relação entre a amplitude de ruptura de cor e a amplitude da informação da imagem 6 geralmente fixada por convenção. Não raramente a amplitude da ruptura de cor (e da informação de imagem) do sinal recebido deevia-se do nível desejado devido a defeitos do equipamento de emissão ou do meio de transmissão. Para compensar estes desvios e repor o sinal de crominância nos níveis normais» os receptores convencionais incluem circuitos para um controlo automático de cromi nância (ACC). Estes circuitos ACC comparam a amplitude do sinal de ruptura com uma referência preestabelecida e amplificam ou atenuam o sinal ds crominância para manter constante a ampli tude do sinal no nível desejado.
Acontece por vezes» devido a defeitos de funcionamen to do controlo automático de crominância (ACC) que este circui to aumenta a amplitude do sinal de crominância para valores in desejavelmente altos. Isto tem como efeito a reprodução de imagens com cores excessivamente brilhantes. Para compensar este efeito» são estabelecidos circuitos de sobrecarga-de croma
63 635
RCA 80 848
-3que verificam o sinal de crominância dos circuitos do ACC, e atenuam o sinal de crominância quando a sua amplitude exceda um valor preestabelecido. Nos receptores analógicos convencionais, a função de sobrecarga do croma pode ser melhorada com um simples amplificador de ganho controlado para fornecer a atenuação do sinal, e um diodo e um filtro passa baixo para dar a detecção.
Num receptor que processa os sinais de video de modo digital, isto ô, que utiliza aritmética binária, a relação ganho/enfraquecimento implica multiplicações e os multiplicadores binários sáo relativamente grandes e caros, devendo ser evitados. Em segundo lugar, não há dispositivo binário que realize uma função não linear correspondente ao diodo detector E, finalmente, não pode ser possível o acesso ao sinal de crominância no ponto do percurso do sinal em que seria mais adequado fazer a protecção de sobrecarga do croma.
De acordo com os princípios deste invento, um equipa mento de controlo de amplitude do sinal de video digital é constituído por um multiplicador, que tem uma porta de entrada ligada à fonte de sinais ds video digitais, e um terminal de controlo de entrada. 0 detector gera um sinal de controlo em resposta à amplitude do sinal de video digital. 0 detector inclui meios de ponderação linear dividida em escalões, que fornece um primeiro nível de sensibilidade para amplitudes de sinal abaixo de um valor predeterminado, um segundo nível de sensibilidade para amplitudes do sinal acima do valor predete.r minado. São também estabelecidos meios para ligação do sinal de controlo ao terminal de entrada do controlo do multiplicador.
Um exemplo deste invento é o circuito de compensação de sobrecarga do sinal digital. 0 circuito inclui uma função de detecção linear em escalões que determina o valor médio do nível do sinal num determinado período para produzir o sinal de ©ontrolo. 0 sinal de controlo é arranjado de modo a modifi car o factor de ganho de um circuito multiplicador de sinal
63 635
RCA 80 848
pré-existente que opera no sinal processado. Numa realização deste tipo o circuito multiplicador ô um multiplicador do sinal de saturação de crominància. Nesta configuração o detector verifica o sinal de saida do multiplicador de saturação, e o sinal de saída do detector modifica o factor de ganho de saturação. 0 detector ô programado para ajustar as variações controladas do utilizador do factor de saturação.
0 detector de sobrecarga de crominància inclui um
circuito de ponderação do sinal e um circuito para determinação do valor médio do sinal. Este último circuito gera um si. nal que corresponde à média dos sinais ponderados durante um período de medida. A média é depois aplicada como sinal de controlo de sobrecarga. 0 circuito de ponderação está construído de modo a ponderar sinais de maior amplitude mais facilmente do que os sinais de amplitude mais pequena. Esta circuito inclui um gerador de referência que fornece um valor da sinal, XR, que distingue oa sinais de amplitude mais baixa dos da maior amplitude. Este valor é subtraído das amostras do sinal aplicado, X^, e as diferenças positivas são aplicadas a um primeiro circuito de escalonamento, para gerar valores de amostras (S2-Sl)(Xn-XR)p em qua (S2-S1) é o factor da
escala a (X -XQ)n designa apenas valores positivos de X -XD.
π π η η π
Os sinais aplicados X são também aplicados a um circuito da escalonamento qua produz as amostras da sinal SIX^ em que SI é igual a um aegundo factor de escala. As amostras das escalas são depois somadas para gerar as amostras da sinal definidas pela equação:
cujas amostras são aplicadas ao circuito de determinação da mé dia. 0 circuito de ponderação â programado pela mudança dos valoras da referência XR.
Nos desenhos:
FIGURA 1 é um esquema de blocos de uma parte do receptor de televisão digital, incluindo um circuito de controlo
61 635
RCA 80 848
-5de sobrecarga no circuito de processamento do sinal ds crominânciaj
FIGURAS 2 8 5 são esquemas de blocos ds circuitos ds controlo de sobrecarga que podem ser empregados no circuito da FIGURA 1;
FIGURA 3 é um diagrama lógico de um circuito de ponderação linear em escalões que pods ser substituído pslo circuito ds controlo de sobrecarga do sinal da FIGURA 2i
FIGURA 4 é uma representação gráfica da característi ca de transferência do circuito da FIGURA 3.
Na descrição que se segue supõe-ss que os sinais digitais estão na forma binária de bits paralelos em complemento ds dois. Nos desenhos as ligações mais largas entre elementos representara os bus de bits paralelos para transmitir as amostragens da bits paralelos s as ligações mais estreitas correspondem a ligações simples· Os elementos designados com o mesmo número nas diferentes figuras realizam funções semelhantes.
A FIGURA 1 mostra os blocos básicos da processamento do receptor de televisão digital. Tal como um receptor con vencional analógico de TV, os sinais ds transmissão são recebi dos na antena 10 e aplicados a um circuito detector ds um sintonizador analógico de frequência intermédia 12. 0 circuito
12 fornece um sinal de video composto, analógico, que á aplica do a um conversor analógico-digital (ACD), 20. 0 circuito 20
gera representações digitais do sinal ds video analógico, com uma cadência de, por exemplo, quatro vezes a frequência da sub portadora de cor. As amostras de video digitais são aplicadas a um filtro 22, com característica em forma de pente, que sepa ra os componentes de luminância e de crominância do sinal ds video composto. 0 componente de luminância é aplicado ao elemento de processamento do sinal de luminância 26 que pode, por exemplo, incluir filtros passa baixo, circuitos de corte de p_i cos, controlo de contraste, etc·· 0 sinal de video processado do elemento 26 é aplicado ao circuito ds matrizes 30 em que á
63 635
RCA 80 848
combinado com o sinal de crominància para produzir os sinais encarnado R, verde G, a azul B, para comandar o tubo de visualização de imagem·
0 componente de crominància do filtro em pente 22 6 aplicado ao filtro paesa banda 24 que elimina o ruído de baixa frequência e de interferência de crominància. 0 sinal de crominSncia filtrado em filtro passa-banda é aplicado ao circuito 28 do controlo automático de crominància (ACC)-corte de cor, o qual ajusta a amplitude do sinal de crominància para manter constante a amplitude do sinal de ruptura de cor. Alternativa mente, se a amplitude do sinal de crominància desce abaixo de um nível aceitável, predeterminado, o circuito 28 dá um sinal de crominància de saída igual a zero.
0 sinal de crominància do circuito ACC 28 é aplicado ao multiplicador de saturação 34 em que as amostras de sinal são escalonadas de modo a ajustar a intensidade de cor da imagem reproduzida às preferências dos espectadores. As amostras do multiplicador 34 são aplicadas ao circuito desmodulador de cor, 32, que desmodula o sinal de crominància para, por exemplo, os seus sinais de diferenças ds cor em quadratura (R-Y) e (B-Y). Os sinais de referência de cores são aplicados ao circuito matricial 30. Note-se que as posições relativas do multiplicador de saturação 34 β do desmodulador 32 podem ser trocadas.
A maioria dos elementos de processamento de sinais num receptor digital funciona sob o controlo ds uma unidade de controlo central. Por conveniência, na FIGURA 1, a unidade de controlo está indicada como ligada ao multiplicador 34, ape nas. A unidade de controlo nestas circunstâncias aceita sinais de entrada do controlo de saturação do utilizador e converte-os numa forma aceitável para o multiplicador 34.
Na FIGURA 1 existe tambám um elemento de controlo do nível do sinal ou detector de sobrecarga do croma (COD) 36 ligado à saída do multiplicador 34. 0 detector de sobrecarga
63 635
RCA 80 848
-7-
do croma (COD) 36 gera um sinal relacionado com o valor médio do sinal de crominância para um intervalo campo ou quadro em que o sinal médio é aplicado à unidade de controlo 38. Respondendo a este valor médio a unidade de controlo 38 reajusta o factor de escalonamento de saturação aplicado ao multiplicador 34 para assegurar a saturação média da imagem a cores ou intensidade na posição preferida pelos espectadores.
Um arranjo alternativo do COD está indicado pelo blo co 40 desenhado a tracejado, em que o sinal de crominância é verificado antes do multiplicador de saturação 38. Neste arran jo, o COD não tem tendôncía para realizar as variações de satu ração aplicadas pelo utilizador. Neste e noutros arranjos do detector de sobrecarga do croma (COD), o sistema de sobrecarga do sinal incorpora um multiplicador da sinal preexistente (por exemplo, elemento 34) para reduzir ao mínimo partes adicionais requeridas para executar a função.
E preferível ligar o circuito COD à frente do multiplicador porque o detector pode ser construído com uma função de detecção fixa melhor do que uma função programável, como no caso do COD 36. No antanto, o construtor de TV pode não ter acesso â ligação de entrada do multiplicador de saturação. Por exemplo^ se o receptor de TV construído na base dos circuitos de processamento de TV digital Digit 2000 VLSI produzido pela ITT Iptermetall, de Freiburg, Alemanha Ocidental, o construtor apenas terá acesso ao sinal de saída do multiplicador de saturação e, indirectamente, â entrada do factor da escalonamento do multiplicador através da unidade de controlo. Neste caso o construtor é forçado a executar a função de detecção de sobrecarga do croma, de acordo com o arranjo, com o elemento 36.
A FIGURA 2 mostra o detector de sobrecarga 36' em maior detalhe. Suponhamos que a entrada para o amplificador de saturação 34 é um sinal de crominância não modulado. Este sinal é uma sinusoide modulada em fase e em amplitude e, em re sultado, a amplitude das representações digitais do sinal variará de acordo com a amostragem instantânea de fase. Supondo também que a cadência de amostragem ô de quatro vezes a cadência
63 635
RCA 80 848
-8da subportadora ds cor o qua torna as amostras sucessivas alternadas em quadratura. A quantidade que interessa para o ajustamento da sobrecarga é a amplitude pico-a-pico do sinal de croroinância e nâo o valor das amostras sucessivas. Por conseguinte, é necessário detectar primeiro a amplitude do sinal de crominância. Esta função é realizada pelo elemento 45 ligado à ligação de saida do multiplicador 34. 0 elemento 45 pode realizar a função de calcular a raiz quadrada da soma dos quadrados de pares sucessivos de amostras adjacentes para determinar a amplitude. Alternativamente, pode existir um dispo sitivo que calcula a amplitude, etc·· Também, devido à função ser em geral construída para limitar os valores máximos do sinal de crominância, pode nâo ser necessário utilizar os bits menos significativos das amostras no cálculo da amplitude.
As amostras de amplitudes sâo aplicadas ao elemento de ponderação de sinal, 47, que tem uma função de transferência linear dividida em escalões. Esta função de transferência tem duas inclinações para a caracteristica da função s é estabelecida para ponderar sinais de amplitude maior mais facilmeri te do que sinais de menor amplitude. A forma da função de transferência é grosseiramente equivalente à caracteristica de transferência de um diodo ou de um transístor base-emissor do tipo utilizado sm detectores analógicos de sobrecarga.
Os valores de amplitude ponderada do elemento 47 sâo aplicados ao acumulador 49 que soma os valores ponderados ou que conta o número de vezes que os valores excedem um predeterminado valor, durante um intervalo de tempo predeterminado, por exemplo um campo ou um período de imagem. 0 valor integrado ou acumulado, produzido pelo elemento 49 é aplicado co mo sinal de entrada ao comparador 53. 0 valor de referência
de sobrecarga do elemento 51 de armazenagem é aplicado como um segundo sinal de entrada ao comparador 53. Se o valor acumula do excede o valor de referência, o comparador fornece um sinal para a unidade de controlo 38 indicando que o factor de multiplicação aplicado ao multiplicador 34 deve ser reduzida. 0
65 655
RCA 80 848
-9-
comparador pode ser estabelecido de modo a indicar o valor da diferença por si mesma, como uma indicação da percentagem da variação requerida pelo factor de multiplicação· Alternativamente, o comparador pode ser estabelecido para indicar apenas a polaridade das diferenças· No último caso a unidade de controlo 6 programada para aumentar ou diminuir o factor de multiplicação de um valor fixado em cada intervalo de tempo em que o comparador fornece o sinal.
Se a unidade de controlo 38 for, por exemplo, um microprocessador, compreende-se facilmente que os elementos 51 e 53 podem ser incorporados nele atravás de uma programação adequada.
Considerando que o sistema está a funcionar em estado estacionário e que o utilizador tenta aumentar a saturação de cor da imagem reproduzida, isto ê, ele aumenta a contribuição controlada do utilizador para a saturação do factor de multiplicação. Se nada mais for alterado, a amplitude do sinal de salda do multiplicador 34 e detector 45 será aumentada, bem como o valor acumulado de salda do acumulador 49. Este úl timo valor reforçado tenderá a fazer com que a unidade de controle 38 contrarie o aumento de saturação feito pelo utilizador, tendo efeito contraproducente no controlo de saturação (como ss notou anteriormente, este problema não aparece quando a entrada do detector está ligada à frente do multiplicador). Para ultrapassar o aspecto contraproducente da protecção de s£ brecarga-equipamento multiplicador de saturação, o elemento 47 de ponderação da função de transferência ô alterado simultane^ mente com as variações de saturação controladas pelo utilizador. Para posições de maior saturação, o circuito de ponderação á programado de modo a responder menos para uma maior percentagem de sinais aplicados e vice-versa.
Um circuito detector de ponderação está indicado na FIGURA 3 e a sua curva de resposta está indicada na FIGURA 4.
A resposta 6 uma linha com duas inclinações que inclui um valor baixo de inclinação desde zero atê ao ponto de inflexão (knee)
63 635
RCA 80 848
-10—
(isto 6, a intercepção dos troços inclinados) β um valor mais elevado da inclinação para valores de entrada acima do ponto de inflexão. As inclinações mais pequena e maior, podem ser respectivamente, por exemplo, meio e quatro e meio e o ponto de inflexão localizado no ponto de abcissa Xg. Oe valores aplicados de amplitude de sinais de crominância vindos do elemento 45 (da FIGURA 2) com valores menores do que o valor de Xg são multiplicados por um factor de 0,5 e os valores de amplitude maiores do que Xp são multiplicados por um valor de 4,5. 0 conjunto do detector é, deste modo, muito mais sensível para os sinais de amplitudes mais elevadas. 0 objectivo ô o de evitar que pequenas áreas de imagem altamente saturadas apareçam artificialmente intensas ou brilhantes.
A oaracterística de programação do elemento de ponderação eetá estabelecida de modo a variar a. posição ou o valor do ponto de inflexão (Esta variação será normalmente acom panhada por uma mudança simultânea da referência de sobrecarga). Logo que o ponto de inflexão á deslocado para valores mais baixos do que X^ uma grande percentagem de valores aplica dos são ponderados pelo valor correspondente à maior inclinação. Quando o ponto de inflexão se deeloca para a direita, pa ra um valor mais elevado XRH, menos amostras do sinal aplicado são suficientemente grandes para serem afectadas pelo maior va lor da inclinação.
Fazendo X^ igual à amostra de amplitude de ordem n aplicada ao circuito de ponderação e sendo Yn o valor ponderado da amostra n produzida pelo circuito de ponderação 47 (da FIGURA 2) o valor de Yn pode escrever-se:
Yn = Sixn+(S2-S1) ^Xn"’XR^P (l)
em que Sl e S2 representam os valores das inclinações, menor e maior, do elemento da função de transferência 47 e a quantidade (Xn-XR)p representa um valor não nulo apenas para valores positivos das diferenças Xn-XR. Deste modo, o termo (S2-S1). •(χη“χ^)ρ & nulo para valores negativos e nulos de Xn-XR. Su63 635
RCA 80 848
-11pondo que para ura valor de inflexão de XR a referência de sobrecarga é Rr e que a salda do acumulador 0A, 49, pode ser representada por
Qft = £ canpOy^ (2)
a salda do coraparador 53 será dada pela diferença
Co = 0ft - Rr. (3)
Considerando a seguir que o utilizador aumenta a sua entrada de ganho de saturação de um factor igual a M. Isto tende a fazer cora que a amplitude X^' para o mesmo sinal de imagem seja M vezes a amplitude original, isto át
Quando a entrada do utilizador do ganho de saturação é alterado pelo factor M, a unidade de controlo varia o ponto de inflexão da função de transferência M vezes o valor original X^ do ponto de inflexão. A unidade de controlo 38 (da FIGURA 2) também mede a referência de sobrecarga para um novo va lor Rr’ igual a M vezes o valor original de referência RR. Su pondo uma variação no ganho do multiplicador, os novos valores Y ♦ produzidos pelo elemento 47 são dados por:
Yn' = SlXn'*(S2-Sl)(Xn--XR')p (5)
= SlMXn+(S2-Sl)(MXn-MXR)p (6)
ou
Yn· = KYn . (7)
Os valores 0^' de salda do acumulador 49 são iguais a
V = X · (θ)
e os novos valores Co' de salda pelo comparador 53 são
Co· . oa.-rr
(9)
65 655
RCA 80 848
-12
= £Υη'-ν
= M< £Yn“RR)
= MCo
(10)
(11)
(12)
Oeste modo, o circuito estabilizará para M vezes os valores de amplitude para os quais ele estabilizaria antes do factor ds saturação ser aumentado.
A FIGURA 5 mostra, como exemplo, um circuito de ponderação tendo a característica ds transferência indicada na FI GURA 4. No circuito, os valores de amplitude do detector da amplitude 45 são aplicados à entrada da porta 60. Estes valores são aplicados como diminuendos ao circuito subtractor 61. Os valores de inflexão da unidade de controlo 38 são aplicados como diMámidores ao circuito subtractor 61 o qual produz os va lores (X -Xo). 0 bit ou sinal mais significativo destas difeΠ n
renças á aplicado a um terminal de entrada invertida do circui to porta E, 62, e os restantes bits dos valores são aplicados ao terminal de entrada não invarsora do circuito porta E, 62. Como se supfis que o processamento era para ser realizado com amostras do complemento de dois, o digito mais significativo (MSB) das diferenças Χη-Χ^ & "zero" ou um lógico baixo para di. farenças positivas e um wum" ou um lógico alto para as difaren ças negativas. Deste modo, o circuito-porta E deixará passar apenas diferenças (Χη~Χβ)ρ maiores do que zero e passará para o valor zero para diferenças menores do que zero ou iguais. A porta E 62 pode ser realizada com uma diversidade de portas E de duas entradas, uma para cada valor de bit da amostra de diferença. Cada uma das diversas portas de entrada E tem uma porta invertida ligada ao bit do sinal da amostra ds diferença e a respectiva entrada não invertida ligada aos respectivos bits de valor das diferentes amostras.
Qs valores das diferenças na porta E 62 são aplicados ao circuito multiplicador 64, o qual multiplica as diferenças pala diferença entre as duas inclinaçSes (S2-S1). Se SI á igual a 0,5 e S2 é igual a 4,5 (S2-S1) é igual a 4, que 6
63 635
RCA 80 848
-13um múltiplo de dois. Neste caso, o multiplicador 64 pode ser reduzido a um elemento cablado de deslocamento de bits para a esquerda, não necessitando ds componentes de circuito. Os valores de saída do multiplicador 64 são aplicados a uma porta ds entrada do circuito somador 65.
As amostras de amplitudes na porta de entrada 60 são também aplicadas ao 3egundo circuito multiplicador 63. 0 circuito multiplicador 63 faz o escalonamento das amostras ds amplitude Xn paio factor de inclinação Sl. Escolhendo SI igual a 0,5, isto permite a realização do circuito 63 com um elemento cablado de deslocamento de bits para a direita, não requerendo também de componentes.
Os valores de saída do multiplicador 63 são aplicados a uma segunda porta da entrada do somador 65. 0 somador 65 pro
duz valores de saída iguais a Y^. (Note-se que pode ser facil mente demonstrado que a equação (l), que define o valor de Yn, descrave a função de transferência da FIGURA 4).
Deslocando o ponto da inflexão ou programando a FIGJJ RA 3 o equipamento não necessita de mais do que uma simples mu dança do valor de inflexão aplicado ao elemento subtractor 61.
A unidade de controle* é programada com um conjunto de parâmetros correspondentes ao valor de inflexão, ao valor de saturação e a um valor ds referência de sobrecarga para um ponto de funcionamento predeterminado. Cada vez que o valor de saturação é modificado pelo utilizador, a unidade de controlo calcula um novo valor de inflexão e valores de referência de sobrecarga, proporcionais às variações ds saturação, a partir do conjunto de parâmetros armazenados e aplica-os aos circuitos. Uma vsz estabelecido o desejado nível de saturação, o valor de saturação aplicado ao multiplicador de saturação é modificado na base de imagem a imagem ou de campo a campo, de acordo com a resposta do comparador de saída. Se a saída do comparador é positiva ou negativa, o multiplicador de saturação é automaticamente aumentado ou reduzido pela unidade de controlo para re duzir a saída do comparador a zero*
63 635
RCA 80 848
-14A FIGURA 5 mostra uma outra configuração de um siste ma detactor de sobrecarga de croma (CGD). 0 sinal de crominân cia, que pode ser crominância desmodulada ou um dos sinais de diferença de cor desmodulado, é aplicado à porta de entrada 75 do multiplicador de saturação 76. Os sinais de controlo de sa turação combinada-ganho de controlo COD são aplicados à entrada do controlo de ganho do multiplicador 76, via bus ds sinais 88. 0 sinal ds crominância de ganho controlado do multiplicador 76 é ligado à salda sobre o bus 89. Os sinais de controlo gerados pelo utilizador são aplicados aos circuitos da FIGURA 5, via bus 83.
Os valores do controlo de saturação 3ão aplicados ao primeiro e ao segundo circuitos ds escalonamento 80 e 81. 0
circuito de escalonamento 80 gera valores de inflexão para o circuito 77 de ponderação linear em escalões. 0 circuito de escalonamento 80 multiplica o sinal de saturação pelo factor K^/Max.Sat, em que é o máximo valor de inflexão utilizável e MaxSat á o valor máximo de saturação utilizável. Deste modo, quando o valor de saturação aplicada é igual ao valor de MaxSat, □ valor de inflexão aplicado ao circuito 77 será K^. Os outros valores de inflexão serão proporcionais ao valor de saturação aplicado correntemente·
0 sinal de crominância de saída no bus 89, á aplicado à porta de entrada do sinal do circuito de ponderação 77. 0 circuito 77 pode ser do tipo ilustrado na FIGURA 3. As amostras ponderadas de crominância do circuito 77 são aplicadas à primeira porta de entrada do comparador 78.
0 circuito de escalonamento 81 gera o valor da referência de sobrecarga que 6 aplicado a uma segunda porta de entrada do comparador 78. 0 circuito de escalonamento 81 multiplica o valor de saturação pslo factor l^/MaxSat, em que K2 corresponde ao valor de referência de sobrecarga MaxRef, que será aplicado quando o valor de saturação é igual a MaxSat e o valor de inflexão aplicado á K^. 0 circuito 81 responde ao
valor de saturação gerado pelos valores de referência de so15brecarga em proporção com o valor de saturação corrente.
0 comparador 78 produz um sinal de salda com dois níveis tendo estados lógicos de zero e não zero para as amostras de crominância ponderadas que são, respectivamente, maiç> res ou mais pequenas do que o valor de referência de sobrecajç ga. 0 comparador 78 é acertado com a cadência de amostras pelo sinal de relógio jós para dar um sinal de salda de retorno a zero depois de cada comparação de amostras. Cada amostra de crominância comparada, que 6 maior do que o valor de referência, produz um impulso no terminal de salda do comparador 78.
Os impulsos de saída do comparador 78 são aplicados ao circuito contador 79 que conta o número de impulsos que oco£ rem, por exemplo, no período de um quadro. A contagem de saída do número de impulsos que ocorrem no período normal de um quadro á armazenado na mamória 90 que responde ao sinal de relógio VgYjyç/2 o qual está sincronizado com o impulso de sincro nização vertical. Simultaneamente, o contador 79 6 reposto a zero em preparação para a contagem de impulsos de sobrecarga no quadro seguinte.
Os valores de saturação no bus 83 são escalonados no elemento 82 pelo factor K^, igual ao ganho constante do circui to. A contagem geral armazenada na memória 90 á subtraída do valor de saturação escalonada no subtractor 84 e a diferença á filtrada sm passa baixo, no elamento 85. 0 filtro passa baixo
85 tsm uma constante de tempo tão longa, pelo menos, como um período de quadro. 0 sinal do filtro passa baixo 85 é dividido pelo ganho do circuito no elemento 86 e aplicado ao limitador 87, o qual limita as amostras dos sinais maiores para o va lor de Max.Sat. A saída do limitador 87 á aplicada como entra da de ganho para o multiplicador 76, via bus 88. Note-se que todos os elementos circunscritos dentro da linha 100 podem ser sub-somados num dispositivo de microprocessador.
63 635
RCA 80 848
-16-

Claims (9)

  1. REIVINDICAÇÕES
    1 - Equipamento para processamento de sinais de vídeo para controlar a amplitude de um sinal de video digital, compreendendo:
    - uma fonte de sinais digitais de video;
    - um multiplicador que tem uma porta de entrada de sinal ligada à referida fonte, tendo uma porta de salda na qual está disponível o sinal controlado em amplitude e tendo um terminal de entrada do controlo; β caracterizado por:
    um dstector (36') que responde às amplitudes dos referidos sinais de video digitais para gerar um sinal de contro lo, abrangendo o referido detector meios ds ponderação linear (47) em escalões, fornecendo ao referido detector um primeiro nível de sensibilidade às amplitudes do sinal menores do que um valor predeterminado e um segundo nível de sensibilidade para amplitudes do sinal acima do referido valor predeterminado; e
    meios (38) para ligação do referido sinal de controlo ao referido terminal de entrada de controlo.
  2. 2 - Equipamento de acordo com a reivindicação 1, caracterizado por os referidos meios de ponderação (47) serem ca racterizados por duas inclinações da funçõo de transferência, sendo a intercepçõo dessas duas linhas inclinadas definida por um valor de inflexão (knee); compreendendo os referidos meios de ponderação:
    - uma fonte (38) do referido valor de inflexõo;
    - meios (61) .para produção das diferenças entre a re ferida amplitude de sinal de video digital e o referido valor de inflexõo;
    - meios (62) que respondem às referidas diferenças para passagem apenas das referidas diferenças que sejam positi
    vas;
    63 635
    RCA 80 848
    -17- meios (64) para multiplicar as referidas diferenças positivas por um primeiro factor que estâ relacionado com cada uma das referidas inclinações;
    - meios (63) para multiplicar as referidas amplitudes de sinal de video digital por um segundo factor relaciona do com a outra das referidas inclinações; e,
    - meios (65) para somar as diferenças multiplicadas β as amplitudes multiplicadas para produzir valoras ponderados de amplitude do sinal de video digital.
  3. 3 - Equipamento de acordo com a reivindicação 2, caracterizado por o referido detector (47) incluir ainda meios (38) para fornecimento de valores alternados de inflexão.
  4. 4 - Equipamento de acordo com a reivindicação 2, caracterizado por o detector (47) incluir ainda:
    - um acumulador (49) que responde aos referidos valo res ponderados de amplitude do sinal de video digital para gerar um sinal correspondente à soma dos referidos valores durari te um período predeterminado;
    - uma fonte (5l) de valor de referência de sobrecarga; s
    - um comparador (53) para comparar o sinal do referi, do acumulador com o referido valor de referência de sobrecarga, correspondendo o resultado da comparação ao referido sinal de controlo.
  5. 5 - Equipamento de acordo com a reivindicação 2, caracterizado por o detector (47) incluir ainda:
    - uma fonte (81) de valor de referência de sobrecarga;
    - um comparador (78) para comparar o valor de referência de sobrecarga com os referidos valores ponderados do si. nal de video digital, produzindo □ referido comparador um impulso da saída para cada amostra de sinal de video digital pon
    61 635
    RCA 80 848
    -18derado que excede a referida referência de sobrecarga ds video;
    8 9
    - meios (79) para contagem do número dos referidos impulsos de saída que ocorrem durante o referido período predjB terminado, correspondendo □ número de impulsos ao referido sinal ds controlo.
  6. 6 - Equipamento de acordo com a reivindicação 4 ou 5, caracterizado por os meios (38) de ligação do referido sinal ds controlo no terminal de entrada do controlo, compreenderem:
    - uma unidade ds controlo (38) que inclui uma fonte de sinal de entrada de utilizador, para estabelecer um valor de ganho determinado do utilizador, para aplicação ao referido terminal de entrada de controlo, sendo a referida unidade de controlo programada para alterar o valor do ganho determinado para o utilizador, que responda ao sinal de controlo estabelecido.
  7. 7 - Equipamento de acordo com a reivindicação 6 caracterizado por o referido detector (36*) estar ligado à ponta de saída do referido multiplicador (34) e por a referida unida de de controlo (38) responder às variações do sinal de entrada do utilizador da referida fonte de sinal de entrada do utiliza dor para alterar o valor da inflexão e o referido valor de referência de sobrecarga (5l).
  8. 8 - Equipamento de acordo com a reivindicação 7 caracterizado por a referida unidade de controlo (38) ser progra mada para alterar o ponto de inflexão e valores de referência de sobrecarga (51) proporcionalmente às referidas mudanças do sinal de entrada do utilizador.
  9. 9 - Equipamento de acordo com a reivindicação 1, caracterizado por o referido multiplicador (34) ser um multipli63 635
    RCA 80 848
    -19cador ds ganho de saturação do sinal de crominància
PT80285A 1984-04-12 1985-04-12 Equipamento de controlo de amplitude de sinal digital PT80285B (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/599,531 US4602276A (en) 1984-04-12 1984-04-12 Digital signal level overload system

Publications (2)

Publication Number Publication Date
PT80285A PT80285A (en) 1985-05-01
PT80285B true PT80285B (pt) 1987-05-29

Family

ID=24399999

Family Applications (1)

Application Number Title Priority Date Filing Date
PT80285A PT80285B (pt) 1984-04-12 1985-04-12 Equipamento de controlo de amplitude de sinal digital

Country Status (21)

Country Link
US (1) US4602276A (pt)
JP (1) JPH07105957B2 (pt)
KR (1) KR930006867B1 (pt)
AT (1) AT395795B (pt)
AU (1) AU579618B2 (pt)
CA (1) CA1228668A (pt)
CS (1) CS277402B6 (pt)
DD (1) DD232388A5 (pt)
DE (1) DE3512996C2 (pt)
DK (1) DK163685A (pt)
ES (1) ES8609860A1 (pt)
FI (1) FI77345C (pt)
FR (1) FR2563068B1 (pt)
GB (1) GB2157530B (pt)
HK (1) HK25593A (pt)
IT (1) IT1184419B (pt)
NL (1) NL8501067A (pt)
PT (1) PT80285B (pt)
SE (1) SE454930B (pt)
YU (1) YU45983B (pt)
ZA (1) ZA852653B (pt)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3438564A1 (de) * 1984-10-20 1986-04-30 Philips Patentverwaltung Gmbh, 2000 Hamburg Abtastregelkreis
US4635102A (en) * 1984-10-24 1987-01-06 Rca Corporation Chroma signal amplitude control apparatus
EP0193634A1 (de) * 1985-03-07 1986-09-10 Deutsche ITT Industries GmbH Integrierte digitale Verstärkungsregelungs-Schaltung für das digitale Chrominanzsignal von digitalen Farbfernsehempfängern
US4989074A (en) * 1988-09-27 1991-01-29 Matsushita Electric Industrial Co., Ltd. Digital automatic gain control apparatus
FR2669170A1 (fr) * 1990-11-09 1992-05-15 Philips Electronics Nv Procede et dispositif pour le reglage de niveau de signaux video dans un appareil de reception de television.
DE4217190C2 (de) * 1992-05-23 2003-05-08 Grundig Ag Fernsehempfänger mit mikrocomputergesteuerter Verstärkungsregelung
US6177962B1 (en) 1999-06-30 2001-01-23 Thomson Licensing S.A. Apparatus and method for preventing oversaturation of chrominance signals
US6947099B2 (en) * 2000-12-21 2005-09-20 Thomson Licensing Automatic chroma control circuit with controlled saturation reduction
KR100708111B1 (ko) * 2003-08-25 2007-04-16 삼성전자주식회사 디스플레이 기기의 색농도 조절 장치 및 방법

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3764734A (en) * 1972-06-07 1973-10-09 Gte Sylvania Inc Automatic peak color control
JPS5527755B2 (pt) * 1973-03-20 1980-07-23
US3943560A (en) * 1974-05-10 1976-03-09 General Electric Company Picture level control with compatible automatic chroma control
US4106054A (en) * 1977-01-19 1978-08-08 Zenith Radio Corporation Automatic chroma level system
US4106055A (en) * 1977-07-05 1978-08-08 Gte Sylvania Incorporated Automatic color level control system with threshold tracking
US4183047A (en) * 1977-12-08 1980-01-08 General Electric Company Chroma level stabilizer
JPS56128084A (en) * 1980-03-12 1981-10-07 Hitachi Ltd Color signal gain control circuit
DE3123038A1 (de) * 1981-06-10 1982-12-30 Siemens AG, 1000 Berlin und 8000 München Verfahren und anordnung zur regelung des digitalen chrominanzssignales eines farbfernsehempfaengers
DE3136216A1 (de) * 1981-09-12 1983-03-31 Philips Patentverwaltung Gmbh, 2000 Hamburg Schaltungsanordnung zum regeln der amplitude des farbsignals
US4447826A (en) * 1982-03-18 1984-05-08 Rca Corporation Digital television receiver automatic chroma control system
DE3266503D1 (en) * 1982-05-27 1985-10-31 Itt Ind Gmbh Deutsche Integrated digital chrominance channel-circuit with controlled amplification
US4506291A (en) * 1982-07-29 1985-03-19 Rca Corporation Television receiver with digital signal processing having a digital-to-analog converter control capability
JPS5923996A (ja) * 1982-07-30 1984-02-07 Toshiba Corp カラ−コントロ−ル回路
US4507676A (en) * 1982-10-28 1985-03-26 Rca Corporation Digital matrixing system
US4538178A (en) * 1983-06-24 1985-08-27 Rca Corporation Digital signal peaking apparatus with controllable peaking level
JPS6010892A (ja) * 1983-06-30 1985-01-21 Toshiba Corp デジタルacc回路

Also Published As

Publication number Publication date
FR2563068A1 (fr) 1985-10-18
FI851374A0 (fi) 1985-04-04
YU62185A (en) 1987-10-31
DK163685A (da) 1985-10-13
CS277402B6 (en) 1993-03-17
ZA852653B (en) 1985-12-24
ATA110585A (de) 1992-07-15
ES541947A0 (es) 1986-09-01
PT80285A (en) 1985-05-01
IT1184419B (it) 1987-10-28
FI851374L (fi) 1985-10-13
US4602276A (en) 1986-07-22
AU4027885A (en) 1985-10-17
DE3512996C2 (de) 1995-05-18
SE8501683D0 (sv) 1985-04-04
SE454930B (sv) 1988-06-06
JPH07105957B2 (ja) 1995-11-13
FI77345B (fi) 1988-10-31
IT8520298A0 (it) 1985-04-11
KR850007356A (ko) 1985-12-02
FR2563068B1 (fr) 1988-11-10
NL8501067A (nl) 1985-11-01
YU45983B (sh) 1992-12-21
ES8609860A1 (es) 1986-09-01
DE3512996A1 (de) 1985-10-17
FI77345C (fi) 1989-02-10
KR930006867B1 (ko) 1993-07-24
AT395795B (de) 1993-03-25
DK163685D0 (da) 1985-04-11
GB2157530B (en) 1987-07-15
GB2157530A (en) 1985-10-23
DD232388A5 (de) 1986-01-22
HK25593A (en) 1993-03-26
SE8501683L (sv) 1985-10-13
CA1228668A (en) 1987-10-27
AU579618B2 (en) 1988-12-01
CS261785A3 (en) 1992-03-18
JPS60230791A (ja) 1985-11-16
GB8509266D0 (en) 1985-05-15

Similar Documents

Publication Publication Date Title
US4736241A (en) White balance adjusting device of color video camera
EP0519761B1 (en) Devices for judging quality of an image
EP0433672A2 (en) White balance adjusting apparatus for automatically adjusting white balance in response to colour information signal obtained from image sensing device
US5654769A (en) Digital color control and chroma killer device
EP0429992A2 (en) A white balance adjusting apparatus for automatically adjusting white balance in response to luminance information signal and color information signal obtained from image sensing device
PT80285B (pt) Equipamento de controlo de amplitude de sinal digital
EP0564497A1 (en) Television receiver
US4510521A (en) Circuit for adjusting the amplitude of a color signal
US3735026A (en) Automatic color corrector for a color video signal
CA1115831A (en) Color television receiving system utilizing inferred high frequency signal components to reduce color infidelities in regions of color transitions
KR970010397B1 (ko) 티브이의 색신호 처리 장치
KR100266588B1 (ko) 기호색 보상방법
GB1159633A (en) Improvements relating to Image Reproduction Systems
CA1230674A (en) Chrominance overload control system
US6483550B1 (en) Video signal level converting device and video signal analog-to-digital converter
US4197556A (en) Hue correction circuit
US4682213A (en) Magnitude independent hanging dot detector
JPS5780891A (en) Color emphasizing circuit
FI69381C (fi) Signalbehandlingsanordning
JPH03106269A (ja) ビデオカメラの映像信号処理装置
GB1527797A (en) Colour television systems
JPH0693781B2 (ja) 自動白バランス制御回路
KR0125304B1 (ko) 화이트밸런스조정장치
JPS63153986A (ja) 色温度補正回路
JPS5631288A (en) Beam index type color television receiver