PT2375599E - Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal - Google Patents

Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal Download PDF

Info

Publication number
PT2375599E
PT2375599E PT11165482T PT11165482T PT2375599E PT 2375599 E PT2375599 E PT 2375599E PT 11165482 T PT11165482 T PT 11165482T PT 11165482 T PT11165482 T PT 11165482T PT 2375599 E PT2375599 E PT 2375599E
Authority
PT
Portugal
Prior art keywords
data
interleaving
frame
plp
block
Prior art date
Application number
PT11165482T
Other languages
English (en)
Inventor
Woo Suk Ko
Sang Chul Moon
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of PT2375599E publication Critical patent/PT2375599E/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • H03M13/151Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes using error location or error correction polynomials
    • H03M13/152Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/25Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM]
    • H03M13/255Error detection or forward error correction by signal space coding, i.e. adding redundancy in the signal constellation, e.g. Trellis Coded Modulation [TCM] with Low Density Parity Check [LDPC] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/2707Simple row-column interleaver, i.e. pure block interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/2721Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions the interleaver involves a diagonal direction, e.g. by using an interleaving matrix with read-out in a diagonal direction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/35Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
    • H03M13/356Unequal error protection [UEP]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/61Aspects and characteristics of methods and arrangements for error correction or error detection, not provided for otherwise
    • H03M13/618Shortening and extension of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6552DVB-T2
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • H03M13/6555DVB-C2
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H20/00Arrangements for broadcast or for distribution combined with broadcast
    • H04H20/65Arrangements characterised by transmission systems for broadcast
    • H04H20/76Wired systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/04Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • H03M13/15Cyclic codes, i.e. cyclic shifts of codewords produce other codewords, e.g. codes defined by a generator polynomial, Bose-Chaudhuri-Hocquenghem [BCH] codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2906Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes using block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • H04L27/26132Structure of the reference signals using repetition
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • H04L27/26134Pilot insertion in the transmitter chain, e.g. pilot overlapping with data, insertion in time or frequency domain

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Signal Processing (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Mathematical Physics (AREA)
  • Algebra (AREA)
  • General Physics & Mathematics (AREA)
  • Pure & Applied Mathematics (AREA)
  • Multimedia (AREA)
  • Error Detection And Correction (AREA)
  • Radar Systems Or Details Thereof (AREA)
  • Communication Control (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

ΡΕ2375599 1 DESCRIÇÃO "DISPOSITIVO PARA A TRANSMISSÃO E RECEPÇÃO DE UM SINAL E PROCESSO PARA A TRANSMISSÃO E RECEPÇÃO DE UM SINAL"
Antecedentes da invenção
Campo da invenção A presente invenção refere-se a um processo para a transmissão e recepção de um sinal e a um dispositivo para a transmissão e recepção de um sinal, e mais particularmente, a um processo para a transmissão e recepção de um sinal e a um dispositivo para transmissão e recepção de um sinal, que são passíveis de melhorar a eficiência da transmissão de dados.
Descrição da técnica relacionada
Com o desenvolvimento da tecnologia de transmissão digital, os utilizadores passaram a receber uma imagem em movimento de alta definição (HD) . Com o desenvolvimento contínuo de um algoritmo de compressão e alto desempenho de hardware, será proporcionado aos utilizadores um melhor ambiente no futuro. Um sistema de televisão digital (DTV) pode receber um sinal de radiodifusão digital e fornecer uma variedade de serviços 2 ΡΕ2375599 adicionais aos utilizadores, bem como um sinal de video e um sinal de áudio. 0 documento ETSI EN 302 30 7 VI. 1.2 descreve um processo da técnica anterior de radiodifusão de sinal de video digital. A radiodifusão de video digital (DVB)-C2 é a terceira especificação a unir-se à familia DVB de sistemas de transmissão de segunda geração. Desenvolvida em 1994, a DVB-C actual encontra-se implantada em mais de 50 milhões de sintonizadores de cabo em todo o mundo. Em consonância com os outros sistemas de segunda geração DVB, o DVB-C2 utiliza uma combinação de códigos de baixa densidade com controlo de paridade (Low-density parity-check - LDPC) e BCH. Este código de correcção de erros sem canal de retorno (Forward Error correction - FEC) proporciona cerca de 5 dB de melhoramento de rácio de portadora-ruido em relação a DVB-C. Esquemas de intercalação de bits apropriados optimizam a robustez global do sistema FEC. Prolongado por um cabeçalho, esses quadros são denominados de condutas de camada fisica (Physical Layer Pipes - PLP) . Uma ou mais dessas PLPs são multiplexadas transformando-se numa fatia de dados. Dois intercalamentos dimensionais (nos domínios do tempo e da frequência) são aplicados a cada parcela permitindo ao receptor eliminar o impacto das deficiências das rajadas e da interferência selectiva da frequência tal como entrada de uma única frequência. 3 ΡΕ2375599
Com o desenvolvimento dessas tecnologias de radiodifusão digital, aumentou a exigência por um serviço, tal como um sinal de video e um sinal de áudio e a dimensão dos dados desejados pelos utilizadores ou o número de canais de transmissão aumentou gradualmente.
Sumário da invenção
Sendo assim, a presente invenção refere-se a um processo para a transmissão e recepção de um sinal e a um dispositivo para a transmissão e recepção de um sinal que substancialmente evita um ou mais problemas devido às limitações e desvantagens da técnica relacionada.
Um objecto da presente invenção é o de proporcionar um transmissor para transmitir pelo menos um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe) para um receptor, compreendendo: um codificador LDPC-FEC configurado para codificar LDPC os dados PLP e emitir FECFrame; um mapeador configurado para converter a FECFrame para XFECFrame por constelação QAM; uma inserção de cabeçalho de quadro FEC configurada para inserir cabeçalho FECFrame em frente do XFECFrame; um construtor de fatia de dados configurado para emitir pelo menos uma fatia de dados baseado no cabeçalho XFECFrame e FECFrame; um intercalador no tempo configurado para executar a intercalação no tempo a um nivel da fatia de dados; e um intercalador de frequência configurado para intercalar na frequência a fatia de dados intercalada no tempo. 4 ΡΕ2375599
Um outro aspecto da presente proporciona um receptor para receber pelo menos um sinal de radiodifusão tendo PLP (Physical Layer Pipe) compreendendo: um desintercalador na frequência configurado para desintercalar na frequência o sinal recebido; um desintercalador no tempo configurado para desintercalar no tempo o sinal desintercalado na frequência a um nivel da fatia de dados; um analisador sintáctico de fatia de dados configurado para emitir pacotes de fatias de dados de PLP da fatia de dados, o pacote de fatia de dados incluindo cabeçalho; um extractor de cabeçalho de quadro FEC configurado para obter o cabeçalho do pacote de fatias de dados; e um descodificador configurado para descodificar os pacotes de fatias de dados por esquema LDPC (Low Density Parity Check - verificação de paridade de baixa densidade).
Ainda um aspecto da presente invenção proporciona um processo de transmitir pelo menos um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - conduta de camada fisica) para um receptor, compreendendo: Codificar em LDPC os dados PLP e emitir FECFrame; mapear a FECFrame para XFECFrame por constelação QAM; inserir cabeçalho FECFrame em frente da FECFrame; construir pelo menos uma fatia de dados baseada no cabeçalho XFECFrame e FECFrame; intercalar no tempo a um nivel da fatia de dados; e intercalar na frequência a fatia de dados intercalada no tempo.
Ainda um outro aspecto da presente invenção 5 ΡΕ2375599 proporciona um processo de receber pelo menos um sinal de radiodifusão tendo PLP (Physical Layer Pipe), compreendendo: desintercalar na frequência o sinal recebido; desintercalar no tempo o sinal desintercalado na frequência a um nivel da fatia de dados; emitir pacotes de fatias de dados de PLP da fatia de dados, incluindo o pacote de fatia de dados cabeçalho; obter o cabeçalho do pacote de fatia de dados; descodificar os pacotes de fatia de dados por esquema de descodificação LDPC (Low Density Parity Check).
Breve descrição dos desenhos
Os desenhos anexos, que se encontram incluídos para proporcionar uma maior compreensão da invenção e se encontram incorporados e constituem uma parte deste pedido, ilustram forma(s) de realização da invenção e juntamente com a descrição servem para explicar o princípio da invenção. As figuras representam:
Figura 1 exemplo de modulação de amplitude em quadradatura 64 (QAM) utilizada no DVB-T europeu.
Figura 2 processo do código binário Gray reflectido (BRGC).
Figura 3 saída próxima de gaussiana modificando a 64-QAM utilizada em DVB-T.
Figura 4 distância de Hamming entre o par reflectido no BRGC.
Figura 5 características em QAM, onde existe par ΡΕ2375599 6
Figura 6 Figura 7 Figuras 8-9 Figuras 10-11 Figuras 12-13 Figuras 14-15 Figuras 16-17 Figuras 18-19 Figuras 20-21 Figuras 22-23 Figuras reflectido para cada eixo I e eixo Q. processo para modificar a QAM utilizando o par reflectido do BRGC. exemplo de 64/256/1024/4096-QAM modificado. exemplos de 64-QAM modificada utilizando o par reflectido do BRGC. exemplos de 256-QAM modificada utilizando o par reflectido do BRGC. exemplos de 1024-QAM modificada utilizando o par reflectido do BRGC(0-511). exemplos de 1024-QAM modificada utilizando o par reflectido do BRGC(512-1023) . exemplos de 4096-QAM modificada utilizando o par reflectido do B.RGC(0~511) . exemplos de 4096-QAM modificada utilizando o par reflectido do BRGC(512-1023) . exemplos de 4096-QAM modificada utilizando o par reflectido do BRGC (1024-1535). exemplos de 4096-QAM modificada utilizando o par reflectido do BRGC (1536-2047). ΡΕ2375599 7 24-25 Figuras 26-27 Figuras 28-29
Figuras 30-31
Figura 32 Figura 33 Figura 34 Figura 35 Figura 36 Figura 37 Figura 38 Figura 39 Figura 40 Figura 41 Figura 42 Figura 43 exemplos de 4096-QAM modificada utilizando o par reflectido do B.RGC(2048~2559) . exemplos de 4096-QAM modificada utilizando o par reflectido do BBGC(2560~3071) . exemplos de 4096-QAM modificada utilizando o par reflectido do BRGC (3072~3583). exemplos de 4096-QAM modificada utilizando o par reflectido do BBGC(3584~4095) . exemplo do mapeamento de bits da QAM modificada onde 256-QAM é modificada utilizando o BRGC. exemplo de transformação de MQAM numa constelação não uniforme. exemplo de sistema de transmissão digital, exemplo de um processador de entrada, informação que pode ser incluida na banda base (BB) . exemplo de BICM. exemplo de codificador encurtado/puncionado. exemplo de aplicação de várias constelações, outro exemplo de casos onde é considerada a compatibilidade entre os sistemas convencionais, estrutura de quadro que compreende o preâmbulo para a sinalização Ll e simbolo de dados para dados PLP. exemplo de construtor de quadros. exemplo de inserção piloto (404) apresentada na 8 figura 4. estrutura de SP. nova estrutura SP ou padrão piloto (PP) 5'. estrutura PP5' sugerida. relacionamento entre símbolo de dados e preâmbulo. outro relacionamento entre símbolo de dados e preâmbulo. exemplo de perfil de atrasos de canal por cabo. estrutura piloto dispersa que utiliza z=56 e z=l12. exemplo de modulador baseado em OFDM. exemplo de estrutura de preâmbulo. exemplo de descodificação do preâmbulo. processo para conceber preâmbulo mais optimizado. outro exemplo de estrutura de preâmbulo outro exemplo de descodificação de preâmbulo. exemplo de estrutura de preâmbulo. exemplo de descodificação Ll. exemplo de processador analógico. exemplo de sistema de recepção digital. exemplo de processador analógico utilizado no receptor. exemplo de desmodulador. exemplo de analisador sintáctico de quadros, exemplo de desmodulador BICM. exemplo de descodificação LDPC utilizando encurtamento / puncionagem. exemplo de processador de saída. 9 exemplo de taxa de repetição de bloco Ll de 8 MHz. exemplo de taxa de repetição de bloco Ll de 8 MHz. nova taxa de repetição de bloco Ll de 7.61 MHz. exemplo de sinalização Ll que é transmitida no cabeçalho do quadro. resultado do preâmbulo e simulação da estrutura Ll. exemplo de intercalador de simbolos. exemplo de uma transmissão de bloco Ll. outro exemplo de sinalização Ll transmitida dentro de um cabeçalho de quadro. exemplo de intercalamento/desintercalamento de frequência ou no tempo. quadro analisando a informação complementar da sinalização Ll, que é transmitida no cabeçalho FECFRAME no módulo de inserção de cabeçalho ModCod (307) no trajecto de dados do módulo BICM apresentado na figura 3. estrutura para cabeçalho FECFRAME para minimizar a informação complementar. desempenho de uma taxa de erro nos bits (BER) da protecção Ll acima mencionada. exemplos de um quadro de transmissão e estrutura de quadro FEC. exemplo de sinalização Ll. exemplo de pré-sinalização Ll. estrutura do bloco de sinalização Li. 10 intercalação no tempo Ll. exemplo de extracção de informação de modulação e código. outro exemplo de pré-sinalização Ll. exemplo de agendamento de bloco de pré- sinalização Ll que é transmitido no preâmbulo. exemplo de pré-sinalização Ll onde é considerado um reforço da potência. exemplo de sinalização Ll. outro exemplo de extracção de informação de modulação e código. outro exemplo de extracção de informação de modulação e código. exemplo de pré-sincronização Ll. exemplo de pré-sinalização Ll. exemplo de sinalização Ll. exemplo de trajecto de sinalização Ll. exemplo de sinalização Ll transmitida dentro de um cabeçalho de quadro. exemplo de sinalização Ll transmitida dentro de um cabeçalho de quadro. exemplo de sinalização Ll transmitida dentro de um cabeçalho de quadro. exemplo de sinalização Ll. exemplo de intercalador de símbolos. desempenho de intercalação do intercalador no tempo da figura 99. ΡΕ2375599 11 101 Figura 102 Figura 103 Figura 104 Figura 105 Figura 106 Figura 107 Figura 108 Figura 109 Figura 110 Figura 111 Figura exemplo de intercalador de simbolos. desempenho de intercalação do intercalador no tempo da figura 101. exemplo de desintercalador de simbolos. exemplo de intercalador no tempo. resultado de intercalação utilizando o processo mostrado na figura 104. exemplo de processo de endereçamento da figura 105. exemplo de intercalador no tempo LI. exemplo de desintercalador de simbolos. exemplo de desintercalador. exemplo de desintercalador de simbolos exemplo de endereços de linha e coluna para desintercalação no tempo exemplo de intercalação geral no bloco num dominio de simbolo de dados onde os pilotos não 112 12 ΡΕ2375599 são utilizados.
Figura 113 exemplo de transmissor OFDM que utiliza fatias de dados.
Figura 114 exemplo de receptor OFDM que utiliza fatias de dados
Descrição das formas de realização preferidas
Será feita agora referência pormenorizada às formas de realização preferidas da presente invenção, exemplos esses que se encontram ilustrados nos desenhos anexos. Sempre que possível, serão utilizados os mesmos números de referência em todos os desenhos para designar as mesmas ou peças semelhantes.
Na descrição a seguir, o termo "serviço" é indicativo de qualquer conteúdo difundido que pode ser transmitido/recebido pelo dispositivo de transmissão/recepção de sinal. A modulação de amplitude por quadratura (QAM) utilizando código binário Gray reflectido (BRGC) é utilizada como modulação num ambiente de transmissão de radiodifusão onde é utilizada a modulação codificada de intercalamento de bits (BICM) . A figura 1 mostra um exemplo de 64-QAM utilizada no DVB-T europeu. 13 ΡΕ2375599 0 BRGC pode ser realizado utilizando o processo mostrado na figura 2. Um BRGC de n bits pode ser realizado pela adição de um código inverso de BRGC (n-1) bit (ou seja código reflectido) para uma traseira de (n-1) bit, adicionando Os a uma frente de BRGC (n-1) bit original, e adicionando ls a uma frente de código reflectido. 0 código BRGC feito por este processo tem uma distância Hamming, entre códigos contíguos, de um (1) . Adicionalmente, quando BRGC é aplicado a QAM, a distância Hamming entre um ponto e os quatro pontos que se encontram mais próximas contíguas ao ponto, é um (1) e a distância Hamming entre o ponto e outros quatro pontos que são os segundos mais próximos contíguos ao ponto, é dois (2) . Tais características de distância Hamming entre um ponto de constelação específico e outros pontos contíguos podem ser denominadas como regra de mapeamento Gray em QAM.
Para tornar um sistema robusto contra ruído aditivo gaussiano branco (Additive White Gaussian Noise -AWGN) , a distribuição de sinais transmitidos de um transmissor pode ser feita perto da distribuição Gaussiana. Para ser passível de fazer isso, podem ser modificadas as localizações dos pontos na constelação. A figura 3 mostra uma saída próxima da gaussiana modificando 64-QAM utilizado em DVB-T. Tal constelação pode ser denominada como QAM não uniforme (NU-QAM) .
Para tornar uma constelação QAM não-uniforme, pode ser utilizada uma função gaussiana de distribuição 14 ΡΕ2375599 cumulativa (Cumulative Distribution Function - CDF) . No caso de 64, 256, ou 1024 QAM, i.e., 2ΛΝ AMs, a QAM pode ser dividida em duas N-PAM independentes. Ao dividir a CDF gaussiana em N secções de probabilidade idêntica e ao permitir a um ponto de sinal em cada secção que represente a secção, pode ser realizada uma constelação que apresenta a distribuição gaussiana. Por outras palavras, a coordenada xj da NAPM não uniforme recém-definida, pode ser definida da seguinte forma:
(Eq. 1) A figura 3 é um exemplo de transformação 64QAM de DVB-T em NU-64QAM utilizando os processos acima. A figura 3 representa o resultado da modificação das coordenadas de cada eixo I e eixo Q utilizando os processos acima e correspondendo os pontos de constelação anteriores às recém-def inidas coordenadas. No caso de 32, 128, ou 512 QAM, i.e., QAM transversal, que não é 2ΛΝ QAM, ao modificar Pj apropriadamente, pode ser encontrada uma nova coordenada.
Uma forma de realização da presente invenção pode modificar QAM utilizando BRGC empregando as caracteristicas de BRGC. Tal como apresentado na figura 4, a distância de Hanwning entre o par reflectido em BRGC é um porque difere somente em um bit que é adicionado à frente de cada código. A figura 5 mostra as caracteristicas em QAM, onde existe o 15 ΡΕ2375599 par reflectido para cada eixo I e eixo Q. Nesta figura, existe o par reflectido em cada lado da linha preta pontilhada.
Ao utilizar pares reflectidos existentes na QAM, pode ser reduzida uma potência média de uma constelação QAM mantendo simultaneamente a regra de mapeamento Gray em QAM. Por outras palavras, numa constelação onde uma potência média é normalizada como 1, pode ser aumentada na constelação a distância euclidiana minima. Quando esta QAM modificada é aplicada aos sistemas de transmissão ou de comunicação, é possivel implementar um sistema mais robusto ao ruido utilizando a mesma energia que um sistema convencional ou um sistema com o mesmo desempenho que um sistema convencional, mas que consome menos energia. A figura 6 mostra um processo para modificar QAM utilizando um par reflectido do BRGC. A figura 6a mostra uma constelação e a figura 6b mostra um fluxograma para modificar QAM utilizando um par reflectido do BRGC. Em primeiro lugar, é necessário ser encontrado entre os pontos da constelação um ponto alvo que tem a potência mais elevada. Os pontos candidatos são os pontos onde esse ponto alvo pode mover-se e são os pontos contíguos mais próximos do par reflectido do ponto alvo. Depois tem que ser encontrado entre os pontos candidatos um ponto vazio (ou seja, um ponto que ainda não está tomado por outros pontos) que tiver a menor potência, sendo comparadas a potência do ponto-alvo e a potência de um ponto candidato. Se a 16 ΡΕ2375599 potência do ponto candidato for menor, o ponto-alvo move-se o ponto candidato. Estes processos são repetidos até que uma potência média de pontos na constelação atinja um minimo, mantendo a regra de mapeamento Gray. A figura 7 mostra um exemplo de 64/256/1024/4096-QAM modificado. Os valores Gray correspondidos, correspondem às figuras 8~31 respectivamente. Adicionalmente a estes exemplos, podem ser realizados outros tipos de QAM modificada que permitem que possa ser realizada a optimização idêntica da potência. Isto porque um ponto de destino pode mover-se para vários pontos candidatos. A QAM modificada sugerida pode ser aplicada a, não somente a 64/256/1024/4096-QAM, mas também a QAM transversal, uma QAM de tamanho maior, ou modulações utilizando outro BRGC diferente de QAM.
A figura 32 mostra um exemplo de mapeamento de bits de QAM modificada onde 256-QAM é modificada utilizando BRGC. A figura 32a e figura 32b mostram o mapeamento dos bits mais significativos (MSB) . Os pontos designados como circulos cheios representam os mapeamentos de uns e os pontos designados como circulos em branco representam os mapeamentos de zeros. De um mesmo modo, cada bit é correspondido tal como apresentado nas figuras de (a) a (h) na figura 32, até que os bits menos significativos (Least Significant Bits - LSB) estejam correspondidos. Tal como apresentado na figura 32, a QAM modificada pode habilitar a decisão de bit utilizando somente os eixos I e Q como QAM 17 ΡΕ2375599 convencional, excepto para um bit que se encontra próximo de MSB (figura 32c e figura 32d). Ao utilizar estas características, pode ser realizado um receptor simples modificando parcialmente um receptor para QAM. Pode ser implementado um receptor eficiente verificando ambos os valores I e Q somente na determinação do bit próximo do MSB e calculando somente I ou Q para o resto dos bits. Este processo pode ser aplicado para LLR aproximado, LLR exacto, ou decisão dificil.
Ao utilizar o QAM modificado ou MQAM, que utiliza as caracteristicas do BRGC acima, pode ser realizada a constelação não uniforme ou NU-MQAM. Na equação acima onde é utilizada a CDF gaussiana, Pj pode ser modificado para caber MQAM. Assim como a QAM, em MQAM, podem ser considerados dois PAMs que apresentam o eixo I e eixo Q. No entanto, ao contrário de QAM onde vários pontos que correspondem a um valor de cada eixo PAM são idênticos, o número de pontos altera-se na MQAM. Se um número de pontos que corresponde ao j° valor de PAM se encontra definido como nj num MQAM onde existe um total de M pontos de constelação, então Pj pode ser definido tal como se segue:
(Eg, 2}
Ao utilizar o Pj recém-definido, a MQAM pode ser transformada em constelação não uniforme. Pj pode ser 18 ΡΕ2375599 definido tal como se segue para o exemplo de 256-MQAM. 1193 136·5151225L IH 35 22® 235 246 253.5 P> * 1256 ’ 25« ’ 256 * 2565 2561256 * 256 * 256 ’ 256 ’ 256 ' 256 ’ 256 ’ 256 ’ 256 ’ 256 ’ 256 ’ 256! 256 A figura 33 é um exemplo de transformação de MQAM numa constelação não uniforme. A NU-MQAM realizada utilizando estes processos pode reter caracteristicas dos receptores MQAM com coordenadas modificadas de cada PAM. Deste modo, pode ser implementado um receptor eficiente. Adicionalmente, pode ser implementado um sistema mais robusto ao ruído do que o anterior NU-QAM. Para um sistema mais eficiente de transmissão de radiodifusão, é possível a hibridação MQAM e NU-MQAM. Por outras palavras, pode ser implementado um sistema mais robusto ao ruído utilizando MQAM para um ambiente onde um código de correcção de erro com elevada taxa de código é utilizado e empregando de outro modo NU-MQAM. Para um tal caso, um transmissor pode permitir que um receptor possua informação da taxa de código de um código de correcção de erro actualmente utilizado e um género de modulação actualmente utilizado de tal forma que o receptor pode desmodular de acordo com a modulação actualmente utilizada. A figura 34 mostra um exemplo de sistema de transmissão digital. As entradas podem incluir um número de fluxos MPEG-TS ou fluxos GSE (General Stream Encapsulation) . Um módulo 101 de processador de entrada pode adicionar parâmetros de transmissão ao fluxo de 19 ΡΕ2375599 entrada e executar o agendamento para um módulo BICM 102. O módulo BICM 102 pode adicionar redundância e intercalar dados para correcção de erros no canal de transmissão. Um construtor de quadros 103 pode construir quadros adicionando a informação de sinalização da camada fisica e pilotos. Um modulador 104 pode executar a modulação nos símbolos de entrada em processos eficientes. Um processador analógico 105 pode executar vários processos para converter sinais de entrada digitais em sinais de saída analógicos. A figura 35 mostra um exemplo de um processador de entrada. O fluxo de entrada MPEG-TS ou GSE pode ser transformado pelo pré-processador de entrada num total de n fluxos que serão processados independentemente. Cada um destes fluxos pode ser um quadro TS completo que inclui componentes de vários serviços ou um quadro TS mínimo que inclui componente de serviço (site é vídeo ou áudio). Além disso, cada um destes fluxos pode ser um fluxo GSE que transmite vários serviços ou um único serviço. O módulo de interface de entrada 202-1 pode atribuir vários bits de entrada iguais à capacidade máxima do campo de dados de um quadro de banda base (BB). Uma zona de preenchimento pode ser inserida para completar a capacidade do bloco de código LDPC/BCH. O módulo de sincronismo do fluxo de entrada 203-1 pode proporcionar um mecanismo para regenerar, no receptor, o relógio do fluxo de transporte (ou fluxo genérico em pacotes), a fim de garantir taxas e atrasos de bits constantes extremidade-a- 20 ΡΕ2375599 extremidade .
De modo a permitir a recombinação do fluxo de transporte sem exigir memória adicional no receptor, os fluxos de transporte de entrada são atrasados por compensadores de atraso 204-l~n considerando os parâmetros da intercalação dos PLPs de dados num grupo e o PLP comum correspondente. O módulo de apagar 205-l~n de pacote de tamanho zero pode aumentar a eficiência de transmissão através da remoção de pacotes de tamanho zero inseridos em caso de serviço VBR (variable bit rate - taxa de bits variável). Os módulos codificadores de verificação ciclica de redundância (Cyclic Redundancy Check - CRC) 206-l~n podem adicionar paridade CRC para aumentar a confiabilidade da transmissão de quadro BB. Os módulos 207-l~n de inserção de cabeçalho BB podem adicionar o cabeçalho do quadro numa parte inicial do quadro BB. A informação que pode ser incluída no cabeçalho BB encontra-se apresentada na figura 36.
Um módulo de fusão/corte 208 pode executar o corte em fatias do quadro BB de cada PLP, fundindo quadros BB de vários PLPs, e agendando cada quadro BB dentro de um quadro de transmissão. Por isso, o módulo de fusão/corte 208 pode emitir informação de sinalização Ll que se refere à atribuição de PLP no quadro. Por último, um módulo misturador BB 209 pode randomizar fluxos de bits de entrada para minimizar a correlação entre os bits dentro de fluxos de bits. Os módulos a sombreado na figura 35 são módulos 21 ΡΕ2375599 usados quando o sistema de transmissão utiliza um único PLP, sendo os outros módulos na figura 35 módulos usados quando o dispositivo de transmissão utiliza vários PLPs. A figura 37 mostra um exemplo do módulo BICM. A figura 37a mostra o trajecto dos dados e a figura 37b mostra o trajecto LI do módulo BICM. Um módulo codificador externo 301 e um módulo codificador interno 303 podem adicionar redundância a fluxos de bits de entrada para correcção de erros. Um módulo intercalador externo 302 e um módulo intercalador interno 304 podem intercalar bits para evitar erro de rajada. O módulo intercalador externo 302 pode ser omitido se o BICM for especificamente para DVB-C2. Um módulo desmultiplexador de bits 305 pode controlar a fiabilidade de cada bit emitido pelo módulo intercalador interno 304. Um módulo de mapeamento de simbolo 306 pode corresponder os fluxos de bits de entrada a fluxos de simbolos. Nesse momento, é possivel utilizar qualquer de uma QAM convencional, uma MQAM que utiliza o BRGC acima descrito para a melhoria do desempenho, uma NU-QAM que utiliza modulação não-uniforme, ou uma NU-MQAM que utiliza BRGC aplicado de modulação não-uniforme para melhoria do desempenho. Para construir um sistema que é mais robusto contra o ruido, podem ser consideradas as combinações de modulações que utilizam MQAM e/ou NU-MQAM dependendo da taxa de código do código de correcção de erros e da capacidade de constelação. Nesse momento, o módulo de mapeamento de simbolos 306 pode utilizar uma constelação adequada de acordo com a taxa de código e capacidade da 22 ΡΕ2375599 constelação. A figura 39 mostra um exemplo de tais combinações. 0 caso 1 mostra um exemplo de utilização exclusiva de NU-MQAM à taxa de código baixa para implantação simplificada do sistema. 0 caso 2 mostra um exemplo de utilização de constelação optimizada a cada taxa de código. 0 transmissor pode enviar informação sobre a taxa de código do código de correcção de erros e sobre a capacidade da constelação para o receptor de tal forma que o receptor pode utilizar uma constelação adequada. A figura 4 0 mostra um outro exemplo de casos em que a compatibilidade entre os sistemas convencionais é considerada. Adicionalmente aos exemplos são possíveis combinações adicionais para optimizar o sistema. O módulo de inserção 307 do cabeçalho ModCod apresentado na figura 37 pode obter informação de retorno de codificação e modulação adaptativa (Adaptive coding and modulation - ACM) / de codificação e modulação variável (Variable coding and modulation - VCM) e adicionar informações de parâmetro utilizadas na codificação e modulação para um bloco FEC como cabeçalho. O cabeçalho do tipo de modulação/taxa de código (ModCod) pode incluir a seguinte informação: * Tipo de FEC (1 bit) - LDPC longo ou curto * Taxa de código (3 bits)
* Modulação (3 bits) - até 64K QAM 23 ΡΕ2375599 * Identificador PLP (8 bits) 0 módulo intercalador de símbolos 308 pode realizar a intercalação no domínio do símbolo para obter efeitos adicionais de intercalação. Processos semelhantes realizados no trajecto dos dados podem ser realizados no trajecto de sinalização Ll mas possivelmente com parâmetros diferentes 301-1 ~ 308-1. Neste ponto pode ser utilizado, um módulo de código encurtado/puncionado (303-1) para código interno. A figura 38 mostra um exemplo de codificação LDPC utilizando encurtamento / puncionagem. O processo de encurtamento pode ser realizado em blocos de entrada que apresentam menos bits do que um número necessário de bits para a codificação LDPC dado que tantos zero bits necessários para a codificação LDPC podem ser colocados em zonas de preenchimento (301c). Fluxos de bits de entrada de zonas de preenchimento a zero podem apresentar bits de paridade através da codificação LDPC (302c). Nesse momento, para fluxos de bits que correspondem a fluxos de bits originais, os zeros podem ser removidos (303c) e para fluxos de bits de paridade, o puncionamento (304C) pode ser executado de acordo com as taxas de código. Estes fluxos processados de bits de informação e fluxos de bits de paridade podem ser multiplexados em sequências originais e emitidos (305c). A figura 41 mostra uma estrutura de quadro que 24 ΡΕ2375599 compreende o preâmbulo para a sinalização Ll e símbolo de dados para dados PLP. Pode-se observar que o preâmbulo e os símbolos de dados são gerados ciclicamente, utilizando um quadro como uma unidade. Os símbolos de dados incluem PLP tipo 0 que é transmitido utilizando uma modulação/codificação fixa e PLP tipo 1 que é transmitido utilizando uma modulação/codificação variável. Para PLP tipo 0, a informação tal como a modulação, tipo de FEC, e taxa de código FEC são transmitidos no preâmbulo (veja figura 42 inserção de cabeçalho do quadro 401) . Para PLP tipo 1, a informação correspondente pode ser transmitida num cabeçalho de bloco FEC de um símbolo de dados (veja figura 37 inserção do cabeçalho ModCod 307). Pela separação de tipos PLP, a informação complementar do ModCod pode ser reduzida em 3~4% de uma taxa de transmissão total, para PLP typeO que é transmitido a uma taxa de bits fixa. Num receptor, para a modulação fixa/codificação PLP do PLP tipo 0, o removedor de cabeçalho do quadro r4 01 apresentado na figura 63 pode extrair informação sobre a modulação e taxa do código FEC e fornecer a informação extraída a um módulo de descodificação BICM. Para modulação/codificação variável PLP do PLP tipo 1, os módulos de extracção ModCod, r307 e r307-l apresentados na figura 64 pode extrair e fornecer os parâmetros necessários para a descodificação BICM. A figura 42 mostra um exemplo de um construtor de quadros. Um módulo de inserção de cabeçalho de quadro 401 pode construir um quadro de fluxos de símbolos de entrada e 25 ΡΕ2375599 pode adicionar o cabeçalho do quadro na frente de cada quadro transmitido. 0 cabeçalho do quadro pode incluir a seguinte informação: * Number of bonded channels (4 bits) * Guard interval (2 bits) * PAPR (2 bits) * Pilot pattern (2 bits) * Digital System Identification (16 bits) * Frame Identification (16 bits) * Frame length (16 bits) - number of Orthogonal Frequency Division Multiplexing (OFDM) symbols per frame * Superframe length (16 bits) - number of frames per superframe * number of PLPs (8 bits)
* for each PLP PLP Identification (8 bits)
Channel bonding id (4 bits) PLP start (9 bits) PLP type (2 bits) - common PLP or others PLP payload type (5 bits) MC type (1 bit) - fixed/variable modulation & coding if MC type == fixed modulation & coding FEC type (1 bits) - long or short LDPC Coderate (3 bits)
Modulation (3 bits) - up-to 64K QAM end if;
Number of notch channels (2 bits) 26 ΡΕ2375599 for each notch
Notch start (9 bits)
Notch width (9 bits) end for; PLP width (9 bits) - max number of FEC blocks of PLP PLP time interleaving type (2 bits) end for; * CRC-32 (32 bits) 0 ambiente de ligação de canal é assumido para informação Ll transmitida no cabeçalho do quadro, sendo os dados que correspondem a cada fatia de dados definidos como PLP. Por isso, a informação tal como o identificador PLP, identificador de ligação de canal, e endereço de início de PLP é necessária para cada canal utilizado na ligação. Uma forma de realização da presente invenção sugere transmitir o campo ModCod no cabeçalho do quadro FEC se o tipo PLP suportar modulação variável/codificação e transmitir campo ModCod no cabeçalho do quadro se o tipo PLP suportar modulação fixa/codificação para reduzir a informação complementar da sinalização. Adicionalmente, se existir uma banda de entalhe para cada PLP, ao transmitir o endereço de início do entalhe e a sua largura, podem tornar-se desnecessárias as portadoras correspondentes de descodificação no receptor. A figura 43 mostra um exemplo de padrão piloto 5 (PP5) aplicado num ambiente de ligação de canal. Tal como apresentado, se as posições SP forem coincidentes com as 27 ΡΕ2375599 posições do preâmbulo piloto, pode surgir uma estrutura piloto irregular. A figura 43a mostra um exemplo de módulo de inserção de piloto 404 tal como apresentado na figura 42. Tal como representado na figura 43, se for utilizada uma banda de uma só frequência (por exemplo 8 MHz) , a largura de banda disponível é de 7,61 MHz, mas se se encontrarem ligadas várias bandas de frequência, as bandas de guarda pode ser removidas, sendo que, deste modo, a eficiência da frequência pode aumentar consideravelmente. A figura 43b é um exemplo do módulo de inserção do preâmbulo 504 tal como apresentado na figura 51 que é transmitido na parte frontal do quadro e mesmo com ligação de canal , o preâmbulo apresenta uma taxa de repetição de 7, 61 MHz, que é a largura de banda do bloco Ll. Esta é uma estrutura considerando a largura de banda de um sintonizador que executa o varrimento inicial do canal.
Existem padrões piloto para ambos, o preâmbulo, e os símbolos de dados. Para símbolo de dados, podem ser usados padrões piloto difundidos (scattered pilot - SP). Os padrões piloto 5 (PP5) e padrões piloto 7 (PP1) de T2 podem ser bons candidatos para a interpolação somente de frequência. PP5 tem x=12, y=4, z=48 para GI=l/64 e PPl tem x=24, y=4, z=96 para GJ=1/128. É também possível interpolação adicional no tempo para uma melhor estimativa de canal. Os padrões piloto para preâmbulo podem cobrir todas as posições piloto possíveis para a aquisição inicial 28 ΡΕ2375599 do canal. Adicionalmente, as posições do preâmbulo piloto devem ser coincidentes com as posições SP, sendo desejado um padrão piloto único para ambos, o preâmbulo e o SP. Os preâmbulos piloto podem também ser utilizados para a interpolação no tempo e todos os preâmbulos podem apresentar um padrão piloto idêntico. Estes requisitos são importantes para a detecção de C2 no varrimento e necessários para a estimativa offset da frequência com correlação da sequência de codificação. Num ambiente de ligação de canal, a coincidência nas posições piloto deve também ser mantida para a ligação do canal porque a estrutura piloto irregular pode prejudicar o desempenho da interpolação.
Em pormenor, se uma distância z entre pilotos difundidos (SPs) num símbolo OFDM for de 4 8 e se uma distância y entre SPs que correspondem a uma portadora SP específica ao longo do eixo do tempo for de 4, uma distância efectiva x após a interpolação no tempo torna-se 12. Isto é quando a fracção do intervalo de guarda (GJ) é de 1/64. Se a fracção GJ for de 1/128, pode ser utilizado x=24, y=4, e z=96. Se a fracção GJ for de 1/128, pode ser utilizado x=24, y=4, e z=96. Se for utilizada a ligação de canal, as posições SP podem ser realizadas coincidentes com as posições do preâmbulo piloto gerando pontos não-contínuos na estrutura piloto difundida.
Nesse momento, as posições do preâmbulo piloto podem ser coincidentes com todas as posições de SP do 29 ΡΕ2375599 símbolo de dados. Quando é utilizada a ligação do canal, a fatia de dados onde um serviço é transmitido, pode ser determinada independentemente da granularidade da largura de banda de 8 MHz. Contudo, para reduzir a informação complementar para o endereçamento da fatia de dados, pode ser escolhida a transmissão que inicia na posição SP e que termina na posição SP.
Quando um receptor recebe tais SPs, se necessário, o módulo da estimativa de canal r501 apresentado na figura 62 pode executar a interpolação no tempo para obter os pilotos apresentados em linhas a ponteado na figura 43 < e executar a interpolação da frequência. Nesse momento, para os pontos não-contínuos dos quais os intervalos se encontram assinalados como 32 na figura 43, pode ser implementada a execução de interpolações à esquerda e direita separadamente ou executar interpolações em apenas um lado, executando depois a interpolação no outro lado utilizando as posições piloto já interpoladas, em que pode ser implementado o intervalo de 12 como ponto de referência. Nesse momento, a largura da fatia de dados pode variar dentro de 7,61 MHz, sendo que deste modo um receptor pode minimizar o consumo de energia executando a estimativa de canal e descodificando apenas as subportadoras necessárias. A figura 44 mostra um outro exemplo de PP 5 aplicado no ambiente de ligação de canal ou uma estrutura de SP para manter a distância efectiva x como 12 para 30 ΡΕ2375599 evitar a estrutura SP irregular apresentada na figura 43 quando é utilizada a ligação de canal. A figura 44a é uma estrutura de SP para o simbolo de dados e a figura 44b é uma estrutura de SP para o simbolo de preâmbulo.
Tal como apresentado, se a distância SP for mantida consistente em caso de ligação de canal, não haverá qualquer problema na interpolação da frequência mas as posições piloto entre os simbolos de dados e preâmbulo podem não ser coincidentes. Por outras palavras, esta estrutura não necessita de estimativa adicional de canal para uma estrutura SP irregular, no entanto, as posições SP utilizadas na ligação de canal e posições do preâmbulo piloto tornam-se diferentes para cada canal. A figura 45 mostra uma nova estrutura SP ou PP5' para proporcionar uma solução aos dois problemas acima mencionados no ambiente de ligação de canal. Especificamente, uma distância piloto de x=16 pode solucionar aqueles problemas. Para preservar a densidade piloto ou para manter a mesma informação complementar, um PP5' pode apresentar x=16, y=3, z=48 para GJ=l/64 e um PP7' pode apresentar x=16, y=6, z=96 para GJ=1/128. A capacidade de interpolação somente da frequência pode ainda ser mantida. As posições piloto encontram-se representadas na figura 45 para comparação com a estrutura PP5. A figura 4 6 mostra um exemplo de um novo padrão SP ou estrutura PP5 em ambiente de ligação de canal. Tal 31 ΡΕ2375599 como apresentado na figura 46, se for utilizado um canal simples ou ligação de canal, pode ser proporcionada uma distância piloto x=16 eficaz. Adicionalmente, porque as posições SP podem ser realizadas coincidentes com as posições do preâmbulo piloto, pode ser evitada a deterioração da estimativa do canal provocada pela irregularidade SP ou posições SP não coincidentes. Por outras palavras, não existe qualquer posição SP irregular para o interpolador de frequência, encontrando-se proporcionada a coincidência entre o preâmbulo e as posições SP.
Consequentemente, os novos padrões SP propostos podem ser vantajosos em que um único padrão SP pode ser utilizado para ambos o canal único e canal ligado; não pode ser provocada qualquer estrutura piloto irregular, sendo deste modo possivel uma boa estimativa de canal; ambas as posições do preâmbulo e as posições piloto SP podem ser mantidas coincidentes, a densidade dos pilotos pode ser mantida a mesma que para PP5 e PP7 respectivamente, podendo também ser preservada a capacidade de interpolação somente da frequência.
Adicionalmente, a estrutura do preâmbulo pode corresponder aos requisitos de modo que as posições do preâmbulo piloto devem cobrir todas as posições SP possíveis para aquisição inicial do canal; o número máximo de portadoras deve ser de 3409 (7,61 MHz) para o varrimento inicial; exactamente os mesmos padrões piloto e sequência 32 ΡΕ2375599 de codificação devem ser utilizados para detecção de C2, não sendo necessário nenhum preâmbulo especifico de detecção tal como PI em T2.
Em termos de relação com a estrutura do quadro, a granularidade da posição da fatia de dados pode ser alterada para 16 portadoras em vez de 12, sendo que deste modo pode surgir menos informação complementar para endereçamento de posição, não se esperando qualquer outro problema no que se refere à condição da fatia de dados, podendo ser esperada condição de ranhura zero, etc.
Por isso, no módulo de estimativa de canal r501 da figura 62, os pilotos em todos os preâmbulos podem ser utilizados quando é executada a interpolação no tempo SP dos símbolos de dados. Por isso, a aquisição de canal e estimativa de canal nos limites do quadro podem ser melhoradas.
Agora, no que se refere aos requisitos relacionados com o preâmbulo e a estrutura piloto, existe consenso em que as posições dos preâmbulos piloto e SPs devem coincidir independentemente da ligação do canal; o número total de portadoras no bloco Ll deve ser divisível pela distância piloto para evitar a estrutura irregular na extremidade da banda; os blocos Ll devem ser repetidos no domínio da frequência; e os blocos Ll devem ser sempre descodificáveis na posição da janela de sintonia arbitrária. Os requisitos adicionais deveriam ser que as 33 ΡΕ2375599 posições piloto e padrões devem ser repetidos por períodos de 8 MHz; o desvio correcto da frequência portadora deve ser estimado sem o conhecimento da ligação de canal; e a descodificação Ll (reordenamento) impossível antes de o desvio da frequência ser compensado. A figura 47 mostra um relacionamento entre o símbolo de dados e preâmbulo quando são utilizadas as estruturas do preâmbulo tal como apresentado na figura 52 e figura 53. 0 bloco Ll pode ser repetido por períodos de 6 MHz. Para a descodificação Ll, devem ser encontrados tanto o desvio da frequência como o padrão da deslocação do preâmbulo. A descodificação Ll não é possível na posição arbitrária do sintonizador sem informação sobre a ligação de canal e um receptor não consegue diferenciar entre o valor de deslocação do preâmbulo e desvio da frequência.
Deste modo, um receptor, especificamente para o removedor r401 do cabeçalho do quadro apresentado na figura 63 para executar a descodificação de sinal Ll, tem que ser obtida a estrutura de ligação de canal. Dado que é conhecida a quantidade esperada de deslocação do preâmbulo em duas regiões sombreadas verticalmente na figura 47, o módulo de sincronização tempo/frequência r505 na figura 62 pode estimar o desvio da frequência portadora. Com base na estimativa, o trajecto de sinalização Ll (r308-l- r301-l) na figura 64 pode descodificar Ll. A figura 48 mostra um relacionamento entre o 34 ΡΕ2375599 símbolo de dados e o preâmbulo quando é utilizada a estrutura de preâmbulo tal como apresentada na figura 55. 0 bloco Ll pode ser repetido por períodos de 8 MHz. Para a descodificação Ll é necessário ser encontrado somente o desvio da frequência, sendo que pode não ser necessário o conhecimento da ligação do canal. 0 desvio da frequência pode ser facilmente estimado utilizando uma sequência binária pseudo-aleatória (Pseudo Random Binary Sequence -PRBS). Tal como apresentado na figura 48, o preâmbulo e símbolos de dados encontram-se alinhados, sendo que deste modo a procura da sincronização adicional pode tornar-se desnecessária. Por isso, para um receptor, especificamente para o módulo removedor r401 do cabeçalho do quadro apresentado na figura 63, é possível que tenha que ser obtido somente o pico de correlação com sequência de codificação do piloto para executar a descodificação do sinal Ll. 0 módulo de sincronização tempo/frequência r505 na figura 62 pode estimar o desvio da frequência portadora da posição pico. A figura 49 mostra um exemplo de perfil de atraso de canal por cabo.
Do ponto de vista da concepção piloto, o GI actual já sobreprotege a dispersão dos tempos de propagação do canal de cabo. No pior dos casos, redesenhar o modelo de canal pode ser uma opção. Para repetir o padrão exactamente a cada 8 MHz, a distância piloto deve ser um divisor de 3584 portadoras (z=32 ou 56). Uma densidade piloto de z=32 35 ΡΕ2375599 pode aumentar a informação complementar piloto, deste modo pode ser escolhido z=56. Uma cobertura do tempo de propagação ligeiramente menor pode não ser importante no canal de cabo. Por exemplo, pode ser 8 ps para PP5' e 4 ps para ΡΡΊ' comparado com 9,3 ps (PP 5) e 4,7 ps (PPl) . Atrasos significativos podem ser cobertos por ambos os padrões piloto no pior dos casos. Para a posição do preâmbulo piloto, não são necessários mais do que todas as posições SP no simbolo de dados.
Se o trajecto de atraso de -40 dB puder ser ignorado, a distribuição actual dos tempos de propagação pode tornar-se 2,5 ps, 1/64 GI = 7 ps, ou 1/128 GI = 3,5 ps. Isso mostra que o parâmetro da distância piloto, z=56 pode ser um valor suficientemente bom. Adicionalmente, z=56 pode ser um valor conveniente para estruturar o padrão piloto que permite a estrutura preâmbulo apresentada na figura 48. A figura 50 mostra uma estrutura piloto dispersa que utiliza z=56 e Z=112 que é construída no módulo de inserção de piloto 404 na figura 42. São propostos PP 5' (x=14, y=4, z=56) e PPl' (x=28, y=4, z=112) . Podem ser inseridas portadoras de extremidade para o fecho da extremidade.
Tal como apresentado na figura 50, os pilotos encontram-se alinhados a 8 MHz de cada extremidade da banda, podendo cada posição piloto e estrutura piloto ser 36 ΡΕ2375599 repetida a cada 8 MHz. Deste modo, esta estrutura pode suportar a estrutura do preâmbulo apresentada na figura 48. Adicionalmente, pode ser utilizada uma estrutura piloto comum entre o preâmbulo e símbolos de dados. Por isso, o módulo de estimativa de canal r501 na figura 62 pode executar a estimativa de canal utilizando a interpolação no preâmbulo e símbolos de dados porque não pode surgir qualquer padrão piloto irregular, independentemente da posição da janela que é decidida pelos locais das fatias de dados. Nesse momento, utilizar somente a interpolação na frequência pode ser suficiente para compensar a distorção de canal da dispersão dos tempos de propagação. Se a interpolação no tempo for adicionalmente executada, pode ser realizada uma estimativa de canal mais precisa.
Por conseguinte, no novo padrão piloto proposto, a posição piloto e padrão podem ser repetidos com base num período de 8 MHz. Pode ser utilizado um único padrão piloto para ambos, o preâmbulo e os símbolos de dados. A descodificação Ll pode sempre ser possível sem o conhecimento da ligação do canal. Adicionalmente, o padrão-piloto proposto pode não afectar vulgarmente com T2 porque pode ser utilizada a mesma estratégia piloto de padrão piloto difundido; T2 já utiliza 8 padrões piloto diferentes, sendo que nenhuma complexidade significativa do receptor pode ser aumentada por padrões piloto modificados. Para uma sequência de codificação piloto, o período de PRBS pode ser 2047 (sequência-m) ; a geração de PRBS pode ser reinicializada a cada 8 MHz, em que o período é de 3584; a 37 ΡΕ2375599 taxa de repetição piloto de 56 pode ser também co-primo com 2047; não sendo esperado qualquer problema PAPR . A figura 51 mostra um exemplo de um modulador baseado em OFDM. Os fluxos de simbolos de entrada podem ser transformados em dominio do tempo pelo módulo IFFT 501. Se necessário, a relação potência de pico/potência média (peak-to-average power ratio - PAPR ) pode ser reduzida no módulo 502 redutor de PAPR . Para os processos PAPR , podem ser utilizadas a extensão da constelação activa (ACE) ou reserva de tom. O módulo insersor de GI 503 pode copiar uma última parte do simbolo OFDM efectivo para preencher o intervalo de guarda numa forma de prefixo ciclico. 0 módulo insersor de preâmbulo 504 pode inserir preâmbulo na frente de cada quadro transmitido de modo que um receptor pode detectar o sinal digital, quadro e adquirir a aquisição do desvio de tempo/frequência. Nesse momento, o sinal do preâmbulo pode executar a sinalização da camada fisica tal como dimensão FFT (3 bits) e dimensão de intervalo de guarda (3 bits) . O módulo de inserção do preâmbulo 504 pode ser omitido se o modulador for especificamente para DVB-C2. A figura 52 mostra um exemplo de uma estrutura de preâmbulo para ligação de canal, gerado no módulo de inserção do preâmbulo 504 na figura 51. Um bloco Ll completo deve ser "sempre descodificável" em qualquer posição arbitrária de janela de sintonia 7,61 MHz e não 38 ΡΕ2375599 deve ter lugar qualquer perda da sinalização Ll independentemente da posição da janela do sintonizador. Tal como apresentado, os blocos Ll podem ser repetidos no domínio da frequência por períodos de 6 MHz. 0 símbolo de dados pode ser ligado por canal a cada canal de 8 MHz. Se, para a descodificação Ll, um receptor utilizar um sintonizador tal como o sintonizador r603 representado na figura 61 que utiliza uma largura de banda de 7,61 MHz, o removedor de cabeçalho r401 de quadro na figura 63 precisa de reorganizar o bloco recebido Ll deslocado ciclicamente (figura 53) para a sua forma original. Este rearranjo é possível porque o bloco Ll é repetido para cada bloco de 6MHz. A figura 53a pode ser reordenada transformando-se na figura 53b. A figura 54 mostra um processo para conceber um preâmbulo mais optimizado. A estrutura de preâmbulo da figura 52 utiliza apenas 6MHz de largura de banda total de 7,61 MHz do sintonizador para descodificação Ll. Em termos de eficiência de espectro, a largura de banda de 7,61 MHz não é totalmente utilizada. Portanto, pode haver uma maior optimização na eficiência espectral. A figura 55 mostra um outro exemplo da estrutura preâmbulo ou estrutura preâmbulo dos símbolos para a eficiência completa do espectro, gerada no módulo 401 de inserção do cabeçalho no quadro na figura 42. Tal como o símbolo de dados, os blocos Ll podem ser repetidos no domínio da frequência por períodos de 8 MHz. Um bloco Ll 39 ΡΕ2375599 completo encontra-se ainda "sempre descodificável" em qualquer posição arbitrária da janela de sintonia de 7,61 MHz. Após a sintonia, os dados a 7,61 MHz podem ser vistos como um código virtualmente puncionado. Tendo exactamente a mesma largura de banda para ambos o preâmbulo e os simbolos de dados e exactamente a mesma estrutura piloto para ambos o preâmbulo e simbolos de dados, pode maximizar a eficiência do espectro. Outras caracteristicas tais como a propriedade deslocada ciclicamente e não enviar o bloco Ll em caso de não haver fatias de dados, podem ser mantidas inalteradas. Por outras palavras, a largura de banda dos simbolos preâmbulo pode ser idêntica à largura de banda dos simbolos de dados ou, tal como apresentado na figura 57, a largura de banda dos símbolos preâmbulo pode ser a largura de banda do sintonizador (aqui é de 7,61 MHz). A largura de banda do sintonizador pode ser definida como uma largura de banda que corresponde a um número de portadoras activas totais quando é utilizado um único canal. Quer dizer, a largura de banda do símbolo preâmbulo pode corresponder ao número de portadoras activas totais (aqui é de 7,61 MHz). A figura 56 mostra um código virtualmente puncionado. Os dados de 7,61 MHz entre o bloco Ll de 8 MHz pode ser considerado como código puncionado. Quando um sintonizador r603 mostrado na figura 61 utiliza uma largura de banda de 7,61 MHz para a descodificação Ll, o removedor de cabeçalho r401 de quadro na figura 63 precisa de reorganizar o bloco Ll recebido, deslocado ciclicamente para a sua forma original tal como apresentado na figura 40 ΡΕ2375599 56. Nesse momento, é executada a descodificação Ll utilizando toda a largura de banda do sintonizador. Assim que o bloco Ll estiver rearranjado, um espectro do bloco Ll reorganizado pode apresentar uma região em branco dentro do espectro tal como apresentado na parte superior direita da figura 56 porque um tamanho original do bloco Ll apresenta 8 MHz de largura de banda.
Assim que a região vazia se encontrar preenchida com zeros, após o desintercalamento no dominio dos simbolos pelo desintercalador de frequência r403 na figura 63 ou pelo desintercalador de simbolos r308-l na figura 64 ou após o desintercalamento no dominio de bits pelo desmapeador de simbolos r306-l, multiplexador de bits 305-1, e desintercalador interno r304-l na figura 64, o bloco pode apresentar uma forma que parece ser puncionada tal como apresentado no lado direito inferior da figura 56.
Este bloco Ll pode ser descodificado no módulo de descodificação puncionado/encurtado r303-l na figura 64. Ao utilizar esta estrutura preâmbulo, pode ser utilizada toda a largura de banda do sintonizador, podendo deste modo ser aumentados a eficiência do espectro e o ganho da codificação. Adicionalmente pode ser utilizada uma largura de banda idêntica e estrutura piloto comum para o preâmbulo e símbolos de dados.
Adicionalmente, se a largura de banda do preâmbulo ou a largura de banda dos simbolos do preâmbulo 41 ΡΕ2375599 se encontrar definida como uma largura de banda de sintonizador como apresentado na figura 58, (é de 7,61 MHz no exemplo) , pode ser obtido um bloco Ll completo após a reorganização mesmo sem o puncionamento. Por outras palavras, para um quadro que apresenta símbolos de preâmbulo, onde os símbolos do preâmbulo apresentam pelo menos um bloco de camada 1 (Ll), pode-se dizer que o bloco Ll tem 3408 subportadoras activas e as 3408 subportadoras activas correspondem a 7,61 MHz de 8MHz de banda de frequência de rádio (RF).
Deste modo, a eficiência do espectro e desempenho da descodificação Ll pode ser maximizada. Por outras palavras, no receptor, a descodificação pode ser realizada no módulo descodificador puncionado/encurtado r303-l na figura 64, após a realização de apenas desintercalamento no domínio dos símbolos.
Consequentemente, a nova estrutura preâmbulo proposta pode ser vantajosa por ser totalmente compatível com o preâmbulo utilizado anteriormente excepto que a largura de banda é diferente; os blocos Ll são repetidos por períodos de 8 MHz; o bloco Ll pode ser sempre descodificável independentemente da posição da janela do sintonizador; pode ser utilizada para descodificação Ll a largura de banda completa do sintonizador; a eficiência máxima do espectro pode garantir mais ganho de código; o bloco Ll incompleto pode ser considerado como codificado puncionado; pode ser utilizada uma estrutura piloto simples 42 ΡΕ2375599 e a mesma para ambos, o preâmbulo, e os dados; e largura de banda idêntica pode ser utilizada para ambos o preâmbulo e dados. A figura 59 mostra um exemplo de um processador analógico. Um módulo DAC 601 pode converter uma entrada de sinal digital em sinal analógico. Após a largura de banda da frequência de transmissão ter sido convertida para cima (602) e filtrada analogicamente (603) o sinal pode ser transmitido. A figura 60 mostra um exemplo de um sistema de recepção digital. O sinal recebido é convertido em sinal digital num módulo rl05 de processo analógico. Um desmodulador rl04 pode converter o sinal em dados no domínio da frequência. Um analisador de quadros rl03 pode remover pilotos e cabeçalhos e activar a selecção de informação de serviço que necessita de ser descodificada. Um desmodulador BICM rl02 pode corrigir erros no canal de transmissão. Um processador de saída rlOl pode restaurar o fluxo de serviço transmitido originalmente e informação de temporização. A figura 61 mostra um exemplo de processador analógico utilizado no receptor. Um módulo/sintonizador AGC r603 pode seleccionar a largura de banda de frequência desejada a partir do sinal recebido. Um módulo de conversão para baixo r602 pode restaurar a banda de base. Um módulo ADC r601 pode converter um sinal analógico em sinal 43 ΡΕ2375599 digital. A figura 62 mostra um exemplo de desmodulador. Um módulo de detecção de quadro r506 pode detectar o preâmbulo, verificar se existe um sinal digital correspondente, e detectar o inicio de um quadro. Um módulo de sincronização de tempo/frequência r505 pode executar a sincronização nos dominios do tempo e frequência. Nesse momento, para a sincronização no domínio do tempo, pode ser utilizada uma correlação de intervalo de guarda. Para a sincronização no domínio da frequência, pode ser utilizada a correlação ou o desvio pode ser estimado a partir da informação da fase de uma subportadora que é transmitida no domínio da frequência. Um módulo removedor de preâmbulo r504 pode remover o preâmbulo da frente do quadro detectado. Um módulo de remoção de GI, r503, pode remover o intervalo de guarda. Um módulo FFT, r501, pode transformar o sinal no domínio do tempo em sinal no domínio da frequência. Um módulo de estimativa/equalização de canal r501 pode compensar erros estimando a distorção no canal de transmissão utilizando o símbolo piloto. 0 módulo de remoção do preâmbulo r504 pode ser omitido se o desmodulador for especificamente para DVB-C2.
A figura 63 mostra um exemplo de analisador de quadros. Um módulo removedor de piloto r404 pode remover símbolo piloto. Um módulo de desintercalamento de frequência r403 pode executar o desintercalamento no domínio da frequência. Um concentrador de símbolos OFDM 44 ΡΕ2375599 r402 pode restaurar o quadro de dados de fluxos de símbolos transmitidos em símbolos OFDM. Um módulo r401 removedor de cabeçalho de quadro pode extrair sinalização de camada física do cabeçalho de cada quadro transmitido e remover o cabeçalho. A informação extraída pode ser utilizada como parâmetros para os seguintes processos no receptor. A figura 64 mostra um exemplo de um desmodulador BICM. A figura 64a mostra um trajecto de dados e a figura 64b mostra um trajecto de sinalização LI. Um desintercalador de símbolos r308 pode executar o desintercalamento no domínio dos símbolos. Um extracto ModCod r307 pode extrair parâmetros ModCod da frente de cada quadro BB e tornar os parâmetros disponíveis para a seguinte desmodulação adaptativa/variável e processos de descodificação. Um desmapeador r306 de símbolo pode desmapear fluxos símbolos de entrada transformando em fluxos de bits Log-Likelyhood Ratio (LLR). Os fluxos LLR de bits de saída podem ser calculados utilizando uma constelação utilizada num mapeador de símbolos 306 do transmissor como ponto de referência. Neste ponto, quando é utilizado o anteriormente referido MQAM ou NU-MQAM, ao calcular ambos o eixo I e eixo Q quando se calcula o bit mais próximo de MSB e ao calcular o eixo I ou eixo Q quando se calcula os bits residuais, pode ser implementado um desmapeador de símbolos eficiente. Este processo pode ser aplicado a, por exemplo, LLR aproximado, LLR exacto, ou decisão difícil. 45 ΡΕ2375599
Quando é utilizada uma constelação optimizada de acordo com a capacidade da constelação e taxa de código do código de correcção de erro no mapeador de símbolos 306 do transmissor, o desmapeador de símbolos r306 do receptor pode obter uma constelação utilizando a taxa de código e informação sobre a capacidade da constelação transmitida do transmissor. O multiplexador de bits r305 do receptor pode executar uma função inversa do desmultiplexador de bits 305 do transmissor. O desintercalador interno r304 e desintercalador externo r302 do receptor pode executar funções inversas do intercalador interno 304 e intercalador externo 302 do transmissor, para obter respectivamente a corrente de bits na sua sequência original. O desintercalador externo r302 pode ser omitido se o desmodulador BICM for especificamente para DVB-C2. O descodificador interno r303 e o descodificador externo r301 do receptor podem executar os processos de descodificação correspondentes para o codificador interno 303 e código externo 301 do transmissor, respectivamente, para corrigir erros no canal de transmissão. Processos semelhantes realizados no trajecto dos dados podem ser realizados no trajecto de sinalização Ll mas com parâmetros diferentes 308-1 ~ 301-1. Neste ponto, tal como explicado na parte do preâmbulo, pode ser utilizado um módulo de código encurtado/puncionado r303-l para descodificação do sinal Ll. A figura 65 mostra um exemplo de descodificação 46 ΡΕ2375599 LDPC utilizando encurtamento / puncionagem. Um desmultiplexador r301a a pode emitir separadamente parte de informação e parte de paridade de código sistemático a partir de fluxos de bits de entrada. Para a parte de informação, pode ser realizada uma zona de preenchimento a zero (r302a) de acordo com uma série de fluxos de bits de entrada do descodificador LDPC, para a parte da paridade, fluxos de bits de entrada para (r303a) o descodificador LDPC podem ser gerados por despuncionagem da parte puncionada. A descodificação LDPC (r304a) pode ser executada em fluxos de bits gerados, podendo ser removidos os zeros na parte da informação e emitidos (r305a). A figura 66 mostra um exemplo de processador de saida. Um descodificador BB, r209, pode restaurar fluxos de bits codificados (209) no transmissor. Um divisor r208 pode restaurar quadros BB que correspondem a vários PLP's que são multiplexados e transmitidos a partir do transmissor de acordo com o trajecto PLP. Para cada trajecto PLP, um removedor de cabeçalho BB r207-l~n pode remover o cabeçalho que é transmitido na frente do quadro BB. Um descodificador CRC r206-l~n pode executar a descodificação CRC e tornar quadros BB fiáveis, disponíveis para selecção. Um módulo de inserção de pacote zero r205-l~n pode restaurar pacotes zero que foram removidos para uma maior eficiência de transmissão no seu local original. Um módulo de recuperação de atraso r204-l~n pode restaurar um tempo de propagação que existe entre cada trajecto PLP.
Um módulo de recuperação de relógio de saída 47 ΡΕ2375599 r203-l~n pode restaurar a temporização original do fluxo de serviço a partir da informação de temporização transmitida do módulo de sincronização 203-l~n do fluxo de entrada. Um módulo de interface de saida r202-l~n pode restaurar dados em pacote TS/G S de fluxos de bits de entrada que se encontram divididos em parcelas no quadro BB. Um módulo de pós-processamento de saida r201-l~n pode restaurar vários fluxos TS/GS convertendo-os num fluxo TS/GS completo, se necessário. Os blocos sombreados mostrados na figura 66 representam módulos que podem ser usados quando um único PLP é processado num periodo e o resto dos blocos representam os módulos que podem ser utilizados quando vários PLPs são simultaneamente processados.
Os padrões do preâmbulo piloto foram cuidadosamente projectados para evitar o aumento PAPR , sendo que, deste modo, se a taxa de repetição LI aumentar é necessário ser considerado o PAPR . 0 número de bits de informação Ll varia dinamicamente de acordo com a ligação de canal, o número de PLPs, etc. Em pormenor, é necessário considerar coisas tais como o tamanho fixo do bloco Ll pode introduzir informação complementar desnecessária; a sinalização Ll deve ser protegida mais fortemente do que os símbolos de dados; e a intercalação no tempo do bloco Ll pode melhorar a robustez em relação a danos no canal tal como a necessidade de ruído impulsivo.
Para uma taxa de repetição de bloco Ll de 8 MHz, tal como apresentado na figura 67 é exibida a eficiência do 48 ΡΕ2375599 espectro completo (26,8% de aumento de BW) com puncionamento virtual mas o PAPR pode ser ampliado dado que a largura de banda LI é a mesma que a dos símbolos de dados. Para a taxa de repetição de 8 MHz, pode ser utilizado a intercalação de frequência 4K-FFT DVB-T2 para a uniformização, podendo o mesmo padrão repetir-se a um período de 8 MHz após a intercalação.
Para uma taxa de repetição de bloco Ll de 6 MHz, tal como apresentado na figura 68, pode ser exibida uma eficiência reduzida de espectro sem puncionamento virtual. Pode ocorrer um problema semelhante de PAPR como para o caso de 8MHz dado que as larguras de banda de Ll e dos símbolos de dados partilham LCM= 24 MHz. Para a taxa de repetição de 6 MHz, pode ser utilizado a intercalação de frequência 4K-FFT DVB-T2 para a uniformização, podendo o mesmo padrão repetir-se a um período de 24 MHz após a intercalação. A figura 69 mostra uma nova taxa de repetição de bloco Ll de 7.61 MHz ou uma largura de banda completa de sintonizador. Uma eficiência de espectro largo (aumento de 26.8% de BW) pode ser obtida sem puncionamento virtual. Não pode haver qualquer problema com o PAPR dado que Ll e larguras de banda de símbolo de dados partilham LCM 1704 MHz. Para a taxa de repetição de 7.61 MHz, pode ser utilizado a intercalação de frequência 4K-FFT DVB-T2 para a uniformização, podendo o mesmo padrão repetir-se a um período de cerca de 1704 MHz após a intercalação. 49 ΡΕ2375599 A figura 70 é um exemplo de sinalização Ll que é transmitida no cabeçalho do quadro. Cada informação na sinalização Ll pode ser transmitida para o receptor e pode ser utilizada como um parâmetro de descodificação. Em especial, a informação pode ser utilizada no trajecto de sinal Ll apresentado na figura 64, podendo os PLPs ser transmitidos em cada fatia de dados. Pode ser obtido um aumento da robustez para cada PLP. A figura 72 é um exemplo de um intercalador de simbolos 308-1 tal como apresentado no trajecto de sinalização Ll na figura 37 e também pode ser um exemplo do seu desintercalador de simbolos r308-l correspondente tal como apresentado no trajecto de sinalização Ll na figura 64. Os blocos com linhas inclinadas representam blocos Ll e os blocos sólidos representam portadoras de dados. Os blocos Ll podem ser transmitidos não somente dentro de um único preâmbulo, mas também podem ser transmitidos dentro de vários blocos OFDM. Dependendo do tamanho do bloco Ll, o tamanho do bloco de intercalamento pode variar. Por outras palavras, num__Ll_sym e amplitude Ll podem ser diferentes umas das outras. Para minimizar a informação complementar desnecessária, podem ser transmitidos dados no resto das portadoras dos simbolos OFDM onde o bloco Ll é transmitido. Neste ponto, pode ser garantida a eficiência completa do espectro porque o ciclo de repetição do bloco Ll é ainda um sintonizador de largura de banda completa. Na figura 72, os números em blocos com linhas inclinadas representam a ordem dos bits dentro de um único bloco LDPC. 50 ΡΕ2375599
Consequentemente, quando os bits são escritos numa memória de intercalamento no sentido da linha de
acordo com um indice de símbolo tal como apresentado na figura 72 e lidos na direcção da coluna de acordo com um índice de portadora, pode ser obtido um efeito de intercalamento de bloco. Por outras palavras, um bloco LDPC pode ser intercalado no domínio do tempo e no domínio da frequência e depois ser transmitido. Num_Ll_sym pode ser um valor predeterminado, por exemplo um número entre 2-4 pode ser definido como uma série de símbolos OFDM. Neste ponto, para aumentar a granularidade da dimensão do bloco Ll, pode ser utilizado para protecção do Ll um código LDPC puncionado/encurtado que apresenta um comprimento mínimo da palavra-chave. A figura 73 é um exemplo de uma transmissão de bloco Ll. A figura 73 ilustra a figura 72 no domínio do quadro. Tal como apresentado na figura 73a, os blocos Ll podem ser gerados em largura de banda completa de
sintonizador ou tal como apresentado na figura 73b, os blocos Ll podem ser parcialmente gerados e o resto das portadoras pode ser utilizado para o transporte de dados. Em ambos os casos, pode ser verificado que a taxa de repetição do bloco Ll pode ser idêntico a uma largura de banda completa do sintonizador. Adicionalmente, para os símbolos OFDM que utilizam a sinalização Ll incluindo o preâmbulo, só pode ser executado a intercalação de símbolos enquanto não se permite a transmissão de dados nesses símbolos OFDM. Por conseguinte, para o símbolo OFDM 51 ΡΕ2375599 utilizado para a sinalização Ll, um receptor pode descodificar Ll realizando o desintercalamento sem a descodificação de dados. Neste ponto, o bloco Ll pode transmitir a sinalização Ll do quadro actual ou sinalização Ll de um quadro subsequente. No lado do receptor, os parâmetros Ll descodificados, do trajecto de descodificação da sinalização Ll apresentado na figura 64, podem ser utilizados para o processo de descodificação para o trajecto de dados do analisador de quadros do quadro subsequente.
Em resumo, num transmissor, os blocos de intercalação da região Ll podem ser executados por blocos de escrita numa memória numa direcção em linha e leitura dos blocos escritos da memória no sentido da coluna. Num receptor, os blocos de desintercalamento da região Ll podem ser executados escrevendo blocos numa memória numa direcção de coluna e a leitura dos blocos escritos da memória no sentido da linha. As indicações de leitura e escrita do transmissor e receptor podem ser intercambiadas.
Quando a simulação é realizada com suposições tais como serem realizados CR=l/2 para protecção Ll e para a uniformização T2; a correspondência de símbolo 16-QAM; densidade piloto de 6 no preâmbulo; o número de LDPC curto implica que seja efectuada a quantidade necessária de puncionagem/ encurtamento, resultados ou conclusões tais como somente preâmbulo para a transmissão Ll podem não ser suficientes; o número de símbolos OFDM depende da 52 ΡΕ2375599 quantidade da dimensão do bloco Ll; a palavra-chave LDPC mais curta (por exemplo 192 bits de informação) entre o código encurtado/puncionado pode ser utilizada para flexibilidade e granularidade fina; podendo ser adicionada a zona de preenchimento, se necessário, com informações complementares negligenciáveis. 0 resultado encontra-se resumido na figura 71.
Consequentemente, para uma taxa de repetição de bloco Ll, a largura de banda completa do sintonizador sem puncionamento virtual pode ser uma boa solução e ainda não surgir qualquer problema do PAPR com a eficiência total do espectro. Para a sinalização Ll, uma estrutura de sinalização eficiente pode permitir a configuração máxima num ambiente de 8 ligações de canal, 32 entalhes, 256 fatias de dados, e 256 PLPs. Para a estrutura de bloco Ll, pode ser implementada a sinalização Ll flexivel de acordo com a dimensão do bloco Ll. A intercalação no tempo pode ser executada para melhor robustez para a uniformização T2. Menos informação complementar pode permitir a transmissão de dados no preâmbulo.
Para uma melhor robustez pode ser executado a intercalação de blocos do bloco Ll. A intercalação pode ser realizada com um número pré-definido fixo de símbolos Ll (num Ll sym) e um número de portadoras, gerado por Ll como um parâmetro (Ll_span). A mesma técnica é utilizada para a intercalação do preâmbulo P2 em DVB-T2. 53 ΡΕ2375599
Pode ser utilizado um bloco Ll de dimensão variável. 0 tamanho pode ser adaptável à quantidade de bits de sinalização Ll, resultando numa informação complementar reduzida. A eficiência do espectro completo pode ser obtida sem nenhum problema PAPR . Uma repetição de menos do que 7,61 MHz pode significar que mais redundância pode ser enviada mas sem ter sido utilizada. Não pode surgir qualquer problema PAPR devido à taxa de repetição de 7,61 MHz para o bloco Ll. A figura 74 é um outro exemplo de sinalização Ll transmitida dentro de um cabeçalho de quadro. Esta figura 7 4 é diferente da figura 7 0 em que o campo Ll_span que apresenta 12 bits se encontra dividido em dois campos. Por outras palavras, o campo Ll_span encontra-se dividido em uma Ll_column que apresenta 9 bits e um Ll_row que apresenta 3 bits. A Ll_column representa o indice da portadora que Ll gera. Dado que a fatia de dados inicia e termina a cada 12 portadoras, que é a densidade piloto, os 12 bits da informação complementar podem ser reduzidos em 3 bits para chegar a 9 bits.
Ll_row representa o número de símbolos OFDM em que Ll é gerado quando a intercalação no tempo é aplicada. Consequentemente, a intercalação no tempo pode ser realizada dentro de uma área de Ll_columns multiplicada por Ll_rows. Alternativamente, um tamanho total de blocos Ll pode ser transmitido de tal forma que Ll_span mostrado na figura 70 pode ser utilizado quando a intercalação no tempo 54 ΡΕ2375599 não é realizada. Para esse caso, o tamanho do bloco Ll é de 11.776 x 2 bits no exemplo, sendo deste modo 15 bits o suficiente. Consequentemente, o campo Ll_span pode ser composto por 15 bits. A figura 75 é um exemplo de intercalação/desintercalação de frequência ou no tempo. A figura 75 mostra uma parte de um quadro completo de transmissão. A figura 75 mostra também a ligação de várias larguras de banda de 8 MHz. Um quadro pode ser composto por um preâmbulo que transmite blocos Ll e um simbolo de dados que transmite dados. Os diferentes tipos de simbolos de dados representam fatias de dados para serviços diferentes. Tal como apresentado na figura 75, o preâmbulo transmite blocos Ll por cada 7,61 MHz.
Para o preâmbulo, a intercalação na frequência ou tempo é realizada dentro de blocos Ll e não realizada entre blocos Ll. Ou seja, para o preâmbulo, pode-se dizer que a intercalação é realizada ao nivel do bloco Ll. Isto permite a descodificação dos blocos Ll transmitindo blocos Ll dentro de uma largura de banda de janela de sintonizador mesmo quando a janela do sintonizador se tiver movimentado para um local aleatório dentro de um sistema de ligação de canal.
Para a descodificação de simbolos de dados numa largura de banda aleatória de janela de sintonizador, não deve ter lugar a intercalação entre fatias de dados. Quer 55 ΡΕ2375599 dizer, para fatias de dados, pode-se dizer que a intercalação é realizada ao nivel da fatia de dados. Consequentemente, a intercalação na frequência e intercalação no tempo devem ser realizadas dentro de uma fatia de dados. Por isso, um intercalador de símbolos 308 num trajecto de dados de um módulo BICM do transmissor tal como apresentado na figura 37 pode realizar a intercalação de símbolos para cada fatia de dados. Um intercalador de símbolos 308-1 num trajecto de sinal LI pode executar a intercalação de símbolos para cada bloco LI.
Um intercalador de frequência 403 apresentado na figura 42 precisa de realizar separadamente a intercalação no preâmbulo e símbolos de dados. Especificamente, para o preâmbulo, a intercalação na frequência pode ser realizada para cada bloco Ll e para o símbolo de dados, a intercalação na frequência pode ser realizada para cada fatia de dados. Neste ponto, a intercalação no tempo no trajecto de dados ou trajecto de sinal Ll pode não ser realizada considerando o modo de baixa latência. A figura 76 é um quadro que analisa a informação complementar da sinalização Ll que é transmitida no cabeçalho FECFRAME no módulo de inserção de cabeçalho ModCod 307 no trajecto de dados do módulo BICM apresentado na figura 37. Tal como apresentado na figura 7 6, para o bloco LDPC curto (tamanho=16.200), pode ocorrer uma informação complementar máxima de 3,3% que pode não ser insignificante. Na análise são assumidos 45 símbolos para 56 ΡΕ2375599 protecção FECFRAME, sendo o preâmbulo uma sinalização Ll especifica do quadro C2 e o cabeçalho FECFRAME uma sinalização Ll especifica de FECFRAME, isto é identificador Mod, Cod, e PLP.
Para reduzir a informação complementar Ll, podem ser consideradas abordagens de acordo com dois tipos de fatias de dados. Para o tipo ACM/VCM e vários casos PLP, o quadro pode ser mantido o mesmo que para o cabeçalho FECFRAME. Para o tipo ACM/VCM e casos PLP individuais, o identificador PLP pode ser removido do cabeçalho FECFRAME, resultando numa redução da informação complementar de até 1,8%. Para o tipo CCM e vários casos PLP, o campo Mod/Cod pode ser removido do cabeçalho FECFRAME, resultando numa redução da informação complementar de até 1,5%. Para o tipo CCM e casos PLP individuais, não é necessário qualquer cabeçalho FECFRAME, podendo ser obtido deste modo até 3,3% de redução.
Numa sinalização Ll encurtada, pode ser transmitido identificador Mod/Cod (7 bits) ou PLP (8 bits), mas pode ser demasiado curto para obter novamente qualquer codificação. No entanto é possivel não requerer sincronização porque os PLPs podem estar alinhados com o quadro de transmissão C2; todos os ModCod de cada PLP podem ser conhecidos a partir do preâmbulo; e um cálculo simples pode permitir a sincronização com o FECFRAME especifico. A figura 77 mostra uma estrutura para o cabeçalho 57 ΡΕ2375599 FECFRAME para minimizar a informação complementar. Na figura 77, os blocos com linhas inclinadas e o construtor FECFRAME representam um diagrama de blocos pormenorizado do módulo de inserção do cabeçalho ModCod 307 no trajecto de dados do módulo BICM tal como apresentado na figura 37. Os blocos sólidos representam um exemplo do módulo de codificação interno 303, intercalador interno 304, desmultiplicador de bits 305, e mapeador de simbolos 306 no trajecto de dados do módulo BICM tal como mostrado na figura 37. Neste ponto, pode ser executada a sinalização LI encurtada porque CCM não requere um campo Mod/Cod e PLP único não requere um identificador de PLP. Neste sinal Ll com um número reduzido de bits, o sinal Ll pode ser repetido três vezes no preâmbulo e modulação BPSK pode ser realizada, sendo assim possivel uma sinalização muito robusta. Finalmente, o módulo de inserção de cabeçalho ModCod 307 pode inserir o cabeçalho gerado em cada quadro FEC. A figura 84 mostra um exemplo do módulo extractor ModCod r307 no trajecto de dados do módulo de desmodulação BICM apresentado na figura 64.
Tal como apresentado na figura 84, o cabeçalho FECFRAME pode ser analisado no analisador sintáctico (r301b), sendo que depois simbolos que transmitem informações idênticas em simbolos repetidos podem ser atrasados, alinhados, e depois combinados no módulo de combinação Rake r302b. Finalmente, quando é realizada a desmodulação BPSK (r303b), o campo de sinal Ll recebido pode ser restaurado, sendo que este campo de sinal Ll 58 ΡΕ2375599 restaurado pode ser enviado para o controlador de sistema para ser utilizado como parâmetros para descodificação. 0 FECFRAME analisado sintacticamente pode ser enviado para o desmapeador de símbolos. A figura 7 8 mostra o desempenho de uma taxa de erro nos bits (BER) da protecção Ll acima mencionada. Pode-se observar que cerca de 4,8 dB de ganho de SNR é obtido através de uma repetição por três vezes. A SNR necessária é de 8,7 dB a BER = 1E-11. A figura 79 apresenta exemplos de um quadro de transmissão e estruturas de quadro FEC. As estruturas de quadro FEC apresentadas no lado superior direito da figura 79 representam o cabeçalho FECFRAME inserido pelo módulo de inserção 307 de cabeçalho ModCod apresentado na figura 37. Pode ser visto que, dependendo de várias combinações de condições, ou seja, tipo CCM ou ACM/VCM e PLP simples ou múltiplo, podem ser inseridas diferentes dimensões de cabeçalhos. Ou, nenhum cabeçalho pode ser inserido. Os quadros de transmissão formados de acordo com tipos de fatia de dados e apresentado na parte inferior do lado esquerdo da figura 79 pode ser formado pelo módulo de inserção 401 de cabeçalho de quadro do construtor de quadros tal como apresentado na figura 42 e o misturador/cortador 208 do processador de entrada apresentado na figura 35. Neste ponto, o FECFRAME pode ser transmitido de acordo com diferentes tipos de fatias de dados. Utilizando este processo, pode ser reduzida um 59 ΡΕ2375599 máximo de 3,3% de informação complementar. No lado superior direito da figura 79 são apresentados quatro diferentes tipos de estruturas, mas um técnico irá compreender que estes são apenas exemplos, e qualquer um destes tipos ou as suas combinações podem ser utilizados para a fatia de dados.
No lado do receptor, o módulo removedor de cabeçalho de quadro r401 do módulo analisador sintáctico de quadros tal como apresentado na figura 63 e o módulo extractor ModCod r307 do módulo demod BICM apresentado na figura 64 pode extrair um parâmetro de campo ModCod que é necessário para descodificação. Neste ponto, de acordo com o tipo de fatia de dados de transmissão, podem ser extraídos parâmetros de quadro de transmissão. Por exemplo, para o tipo CCM, os parâmetros podem ser extraídos da sinalização Ll que é transmitida no preâmbulo e para o tipo ACM/VCM, os parâmetros podem ser extraídas do cabeçalho FECFRAME.
Tal como apresentado no lado superior direito da figura 7 9, a estrutura FECFRAME pode ser dividida em dois grupos, em que o primeiro grupo são as estruturas dos três quadros superiores com cabeçalho e o segundo grupo é a última estrutura de quadro sem cabeçalho. A figura 80 apresenta um exemplo de sinalização Ll que pode ser transmitida dentro do preâmbulo pelo módulo de inserção 401 do cabeçalho do quadro do módulo de 60 ΡΕ2375599 construção de quadro apresentado na figura 42. Esta sinalização Ll é diferente da sinalização anterior Ll em que o tamanho do bloco Ll podem ser transmitido em bits (Ll_size, 14 bits); é possível ligar/desligar a intercalação no tempo na fatia de dados (dslice_time_intrlv, 1 bit); sendo que ao definir o tipo de fatia de dados (dslice_type, 1 bit), é reduzida a informação complementar da sinalização. Neste ponto, quando o tipo de fatia de dados é CCM, o campo Mod/Cod pode ser transmitido dentro do preâmbulo em vez de dentro do cabeçalho FECFRAME (PLP_mod (3 bits), PLP_FEC_type (1 bit), PLP_cod (3 bits)).
No lado do receptor, o descodificador interno r303-l encurtado/perfurado do BICM demod tal como apresentado na figura 64 pode obter o primeiro bloco LDPC, que tem um tamanho de bloco Ll fixo, transmitido dentro do preâmbulo, através da descodificação. Podem também ser obtidos os números e a dimensão do resto dos blocos LDPC. A intercalação do tempo pode ser utilizada quando vários símbolos OFDM são necessários para a transmissão de Ll ou quando existe uma fatia de dados intercalada no tempo. Um ligar/desligar flexível da intercalação do tempo é possível com uma marca de intercalação. Para intercalação do tempo do preâmbulo, pode ser necessária uma marca de intercalação do tempo (1 bit) e podem ser necessários vários símbolos OFDM intercalados (3 bits), deste modo, um total de 4 bits podem ser protegidos de um modo semelhante 61 ΡΕ2375599 a um FECFRAME encurtado. A figura 81 mostra um exemplo de pré-sinalização Ll que pode ser executada no módulo de inserção de cabeçalho ModCod 307-1 no trajecto de dados do módulo BICM apresentado na figura 37. Os blocos com as linhas inclinadas e construtor de preâmbulo são exemplos do módulo de inserção de cabeçalho ModCod 307-1 na sinalização Ll do módulo BICM apresentado na figura 37. Os blocos sólidos são exemplos do módulo de inserção 401 de cabeçalho de quadro do construtor de quadros tal como apresentado na figura 42.
Deste modo, os blocos sólidos podem ser exemplos do módulo de código interno 303-1 encurtado/puncionado, intercalador interno 304-1, demux de bit 305-1, e mapeador de símbolos 306-1 no trajecto de sinalização Ll do módulo BICM apresentado na figura 37.
Tal como apresentado na figura 81, o sinal Ll que é transmitido no preâmbulo pode ser protegido utilizando codificação LDPC encurtada/puncionada. Os parâmetros relacionados podem ser inseridos no cabeçalho numa forma de uma pré-sinalização Ll. Neste ponto, somente parâmetros de intercalação do tempo podem ser transmitidos no cabeçalho do preâmbulo. Para garantir maior robustez, pode ser executada uma repetição de quatro vezes. No lado do receptor, para ser passível de descodificar o sinal Ll que é transmitido no preâmbulo, o módulo de extracção ModCod r307-l no trajecto de sinalização Ll do demod BICM tal como 62 ΡΕ2375599 mostrado na figura 64 precisa de utilizar o módulo de descodificação apresentado na figura 84. Neste ponto, porque existe uma repetição de quatro vezes ao contrário do anterior cabeçalho FECFRAME de descodificação, é necessário um processo de recebimento de Rake que sincroniza os simbolos repetidos quatro vezes e adicionando os simbolos. A figura 82 apresenta uma estrutura do bloco de sinalização LI que é transmitido do módulo de inserção 401 do cabeçalho do quadro do módulo de construção de quadro tal como apresentado na figura 42. É apresentado um caso onde não é utilizada qualquer intercalação no tempo num preâmbulo. Tal como apresentado na figura 82, podem ser transmitidos diferentes géneros de blocos LDPC na ordem das portadoras. Assim que estiver formado e transmitido um simbolo OFDM é formado e transmitido um simbolo OFDM seguinte. Para que o último simbolo OFDM seja transmitido, se sobrar alguma portadora, estas portadoras podem ser utilizadas para a transmissão de dados ou podem ser colocadas em zonas de preenchimento ficticias. O exemplo na figura 82 mostra um preâmbulo que compreende três simbolos OFDM. No lado do receptor, para este caso de não intercalação, o desintercalador de simbolos r308-l no trajecto de sinalização Ll do demod BICM tal como apresentado na figura 64 pode ser ignorado. A figura 83 mostra um caso onde é executada a intercalação no tempo Ll. Tal como apresentado na figura 83, a intercalação em blocos pode ser executada de modo a 63 ΡΕ2375599 formar um símbolo OFDM para índices de portadora idênticos, formando depois um símbolo OFDM para os próximos índices de portadora. Tal como no caso onde não é executada qualquer intercalação, se sobrar alguma portadora, estas portadoras podem ser utilizadas para a transmissão de dados ou podem ser colocadas em zonas de preenchimento fictícias. No lado do receptor, para este caso de não intercalação, o desintercalador de símbolos r308-l no trajecto de sinalização Ll do demod BICM apresentado na fiqura 64 pode executar a desintercalação em blocos lendo blocos LDPC em ordem crescente de números de blocos LDPC.
Adicionalmente, podem existir pelo menos dois tipos de fatias de dados. A fatia de dados do tipo 1 tem dslice_type = 0 nos campos de sinalização Ll. Este tipo de fatia de dados não tem nenhum cabeçalho de XFECFrame e tem os seus valores Mod/Cod em campos de sinalização Ll. A fatia de dados do tipo 2 tem dslice_type = 1 nos campos de sinalização Ll. Este tipo de fatia de dados tem cabeçalho de XFECFrame e tem os seus valores Mod/Cod em cabeçalho de XFECFrame . XFECFrame significa XFEC(compleX Forward Error correction)Frame e Mod/Cod significa tipo de modulação /taxa de código (modulation type/coderate).
Num receptor, um analisador sintáctico de quadro pode construir um quadro de sinais desmodulados. 0 quadro apresenta símbolos de dados e os símbolos de dados podem 64 ΡΕ2375599 ter um primeiro tipo de fatias de dados que apresenta uma XFECFrame e um cabeçalho de XFECFrame e um segundo tipo de fatia de dados que apresenta XFECFrame sem cabeçalho de XFECFrame . Além disso, um receptor pode extrair um campo para indicar se é para executar o tempo desintercalação nos simbolos do preâmbulo ou não para executar desintercalação no tempo nos simbolos do preâmbulo, a partir do Ll dos simbolos preâmbulo.
Num transmissor, um construtor de quadros pode construir um quadro. Os simbolos de dados compreendem um primeiro tipo de fatias de dados que apresentam uma XFECFrame e um cabeçalho de XFECFrame e um segundo tipo de fatias de dados que apresenta XFECFrame sem cabeçalho de XFECFrame . Adicionalmente, um campo para indicar se deve ou não executar a intercalação no tempo em simbolos preâmbulo para executar a intercalação no tempo em simbolos de preâmbulo pode ser inserido no Ll dos simbolos de preâmbulo.
Por fim, para código encurtado/puncionado para o módulo de inserção 401 do cabeçalho do quadro do construtor de quadros apresentado na figura 42, pode ser determinada uma dimensão minima de palavra-chave que pode obter ganho de codificação e pode ser transmitida num primeiro bloco LDPC. Desta forma, para o resto das dimensões de bloco LDPC podem ser obtidas a partir daquela dimensão de bloco Ll transmitida. 65 ΡΕ2375599 A figura 85 mostra um outro exemplo de pré-sinalização Ll que pode ser transmitida do módulo de inserção de cabeçalho ModCod 307-1 no trajecto de sinalização do módulo BICM apresentado na figura 37. A figura 85 é diferente da figura 81 em que o mecanismo de protecção da parte do cabeçalho foi modificado. Tal como apresentado na figura 85, a informação sobre a dimensão do bloco Ll, Ll_size (14 bits), não é transmitida no bloco Ll, mas transmitida no cabeçalho. No cabeçalho, a informação sobre a intercalação no tempo de 4 bits pode também ser transmitida. Para um total de 18 bits de entrada, o código BCH (45, 18) que gera 45 bits são utilizados e copiados para os dois traj ectos e, finalmente, a QPSK é mapeada. Para 0 trajecto Q, pode ser executada uma deslocação cíclica de 1 bit para ganho de diversidade, podendo ser executada a modulação PRBS de acordo com a palavra de sincronização. Um total de 45 símbolos QPSK podem ser emitidos destas entradas de trajecto I/Q. Neste ponto, se a profundidade da intercalação no tempo estiver definida como um número de preâmbulos que é necessário para transmitir o bloco Ll, pode não ser necessário transmitir Ll_span (3bits) que indica a profundidade da intercalação no tempo. Por outras palavras, só pode ser transmitida a marca (1 bit) de ligar/desligar intercalação no tempo. Num lado do receptor, ao verificar apenas um número de preâmbulos transmitidos, sem utilizar Ll_span, pode ser obtida a profundidade da desintercalação no tempo. A figura 86 apresenta um exemplo de agendamento - 6 6- ΡΕ2375599 de bloco de pré-sinalização Ll que é transmitido no preâmbulo. Se uma dimensão de informação Ll que pode ser transmitida num preâmbulo for Nmax, quando a dimensão de Ll é menor do que Nmax, um preâmbulo pode transmitir a informação. No entanto, quando a dimensão Ll é maior do que Nmax, a informação Ll pode ser igualmente dividida de modo que o bloco secundário Ll dividido é menor do que Nmax, então o bloco secundário Ll dividido pode ser transmitido num preâmbulo. Neste ponto, para uma portadora que não é utilizada porque a informação Ll é menor do que Nmax, não são transmitidos quaisquer dados.
Em vez disso, tal como apresentado na figura 88, a potência das portadoras onde os blocos Ll são transmitidos, pode ser aumentada para manter uma potência do sinal total de preâmbulo idêntica à potência do símbolo de dados. 0 factor de reforço de potência pode variar dependendo da dimensão Ll transmitida e um transmissor e um receptor pode ter um valor definido deste factor de reforço de potência. Por exemplo, se forem utilizadas somente metade das portadoras totais, o factor de reforço de potência pode ser dois. A figura 87 mostra um exemplo de pré-sinalização Ll onde é considerado um reforço da potência. Quando comparada com a figura 85, pode-se ver que a potência do símbolo QPSK pode ser reforçada e enviada para o construtor de preâmbulo. 67 ΡΕ2375599 A figura 89 apresenta outro exemplo do módulo de extracção ModCod r307-l no trajecto de sinalização Ll do módulo demod BICM apresentado na figura 64. Do simbolo de preâmbulo de entrada, a sinalização Ll FECFRAME pode ser emitida para dentro do desmapeador de simbolos e somente a parte do cabeçalho pode ser descodificada.
Para o símbolo do cabeçalho de entrada, o desmapeamento QPSK pode ser executado e pode ser obtido o valor do relatório do rácio de probabilidade (Log-Likelihood Ratio - LLR). Para o trajecto Q, a desmodulação PRBS de acordo com a palavra de sincronização pode ser executada, podendo ser realizado para restauração um processo inverso da deslocação cíclica de 1-bit.
Estes dois valores alinhados de trajecto I/Q podem ser combinados, podendo ser obtido o ganho SNR. A saída de decisão difícil pode ser entrada para o descodificador BCH. 0 descodificador BCH pode restaurar 18 bits de Ll pré a partir da entrada de 45 bits. A figura 90 mostra uma parte contrária, extractor ModCod de um receptor. Quando comparado com a figura 89, o controlo da potência pode ser executado nos símbolos de entrada QPSK do desmapeador para restaurar do nível de potência reforçado pelo transmissor para o seu valor original. Neste ponto, o controlo de potência pode ser executado considerando um número de portadoras utilizadas para a sinalização Ll num preâmbulo e tomando o inverso do 68 ΡΕ2375599 factor de reforço de potência obtido de um transmissor. 0 factor de reforço de potência configura a potência do preâmbulo e potência dos símbolos de dados idênticos uns aos outros. A figura 91 apresenta um exemplo da pré-sincronização Ll que pode ser executada no módulo de extracção ModCod r307-l no trajecto de sinalização Ll do módulo de desmodulação BICM apresentado na figura 64. Este é um processo de sincronização para obter uma posição inicial de cabeçalho num preâmbulo. Os símbolos de entrada podem ser QPSK desmapeado do que para a saída trajecto Q, um inverso de uma deslocação cíclica de 1 bit pode ser executada, podendo ser realizado o alinhamento. Dois valores de trajectos I/Q podem ser valores multiplicados e modulados por pré-sinalização Ll podem ser desmodulados. Assim, a saída do multiplicador pode expressar apenas PRBS que é uma palavra de sincronização. Quando a saída é correlacionada com uma sequência conhecida PRBS, pode ser obtido um pico de correlação no cabeçalho. Deste modo, pode ser obtida uma posição inicial de cabeçalho num preâmbulo. Se necessário, o controlo de potência que é executado para restaurar o nível de potência original, tal como apresentado na figura 90, . pode ser executado na entrada do desmapeador QPSK. A figura 92 mostra um outro exemplo de campo de cabeçalho de bloco Ll que é enviado para o módulo de inserção de cabeçalho ModCod 307-1 no trajecto de 69 ΡΕ2375599 sinalização Ll do módulo BICM tal como apresentado na figura 37. Esta figura 92 é diferente da figura 85 em que Ll_span que representa a profundidade da intercalação no tempo é reduzida a 2 bits e os bits reservados são aumentados em 1 bit. Um receptor pode obter parâmetro de intercalação no tempo do bloco Ll do Ll_span transmitido. A figura 93 apresenta processos de divisão igual de um bloco Ll em várias partes quanto um número de preâmbulos, inserindo depois um cabeçalho em cada um dos blocos Ll divididos e em seguida atribuindo os blocos Ll com cabeçalho inserido num preâmbulo. Isto pode ser executado quando uma intercalação do tempo é executada com vários preâmbulos onde o número de preâmbulos é maior do que um número minimo de preâmbulos que é necessário para a transmissão de blocos Ll. Isto pode ser executado no bloco Ll, no trajecto de sinalização Ll do módulo BICM tal como apresentado na figura 37. 0 resto das portadoras, após a transmissão de blocos Ll podem ter padrões de repetição ciclica ao invés de ser munidas com zonas de preenchimento de zeros. A figura 94 apresenta um exemplo do desmapeador de símbolos r306-l do módulo de desmodulação BICM, tal como apresentado na figura 64. Para um caso onde os blocos Ll FEC são repetidos tal como apresentado na figura 93, cada ponto de partida do bloco Ll FEC pode ser alinhado, combinado (r301f), e depois desmapeado em QAM (r302f) para obter ganho de diversidade e ganho de SNR. Neste ponto, o 70 ΡΕ2375599 combinador pode incluir processos de alinhamento e adicionar cada bloco Ll FEC e dividir o bloco Ll FEC adicionado. Para o caso onde somente parte do último bloco FEC é repetido tal como apresentado na figura 93, apenas a parte repetida pode ser dividida em até um número de cabeçalho de bloco FEC e a outra parte pode ser dividida por um valor que é um a menos do que um número de cabeçalho de bloco FEC. Por outras palavras, o número divisor corresponde a um número de portadoras que é adicionado a cada portadora. A figura 98 apresenta um outro exemplo de agendamento de bloco Ll. A figura 98 é diferente da figura 93 em que, em vez de executar a zona de preenchimento a zeros ou repetição quando os blocos Ll não enchem um símbolo OFDM, o símbolo OFDM pode ser preenchido com redundância de paridade executando menos puncionagem em código encurtado/puncionado no transmissor. Por outras palavras, quando a puncionagem de paridade (304c) é executada na figura 38, a taxa de código efectiva pode ser determinada de acordo com o rácio de puncionagem, deste modo, puncionando dado que menos bits têm que ter zonas de preenchimento zeros, a taxa de código efectiva pode ser reduzida podendo ser obtido um melhor ganho de codificação. O módulo de despuncionagem de paridade r303a de um receptor tal como apresentado na figura 65 pode executar a despuncionagem considerando a redundância de paridade menos puncionada. Neste ponto, porque um receptor e um transmissor podem ter informações da dimensão total do 71 ΡΕ2375599 bloco Ll, o rácio de puncionagem pode ser calculado. A figura 95 apresenta um outro exemplo de campo de sinalização Ll. A figura 95 é diferente da figura 74 em que, para um caso em que o tipo de fatia de dados é CCM, pode ser transmitido um endereço inicial (21 bits) da PLP. Isso pode possibilitar que o FECFRAME de cada PLP forme um quadro de transmissão, sem o FECFRAME estar alinhado com uma posição inicial de um quadro de transmissão. Deste modo, a informação complementar da zona de preenchimento, que pode ocorrer quando a largura de uma fatia de dados é estreita, pode ser eliminada. Um receptor, quando um tipo de fatia de dados é CCM, pode obter informação ModCod do preâmbulo no trajecto de sinalização Ll do desmodulador BICM tal como apresentado na figura 64, em vez de obter a mesma do cabeçalho do FECFRAME. Além disso, mesmo quando ocorre uma passagem com velocidade num local aleatório do quadro de transmissão, a sincronização FECFRAME pode ser realizada sem atraso porque o endereço de inicio da PLP já pode ser obtido a partir do preâmbulo. A figura 96 apresenta um outro exemplo de campos de sinalização Ll que podem reduzir a informação complementar do endereçamento PLP. A figura 97 apresenta os números de simbolos QAM que correspondem a um FECFRAME dependendo dos tipos de modulação. Neste ponto, um divisor comum maior do simbolo QAM é 135, sendo que deste modo pode ser reduzida uma 72 ΡΕ2375599 informação complementar de log2(135) 7 bits. Deste modo, a figura 96 é diferente da figura 95 em que um número de bits de campo PLP_start pode ser reduzido de 21 bits para 14 bits. Este é um resultado de considerar 135 simbolos como um único grupo e endereçar o grupo. Um receptor pode obter um indice de portadora OFDM onde a PLP começa num quadro de transmissão após a obtenção do valor do campo PLP_start e multiplicá-lo por 135. A figura 99 e figura 101 mostram exemplos de intercalador de símbolos 308 0 qual pode intercalar no tempo símbolos de dados que são enviados do módulo de inserção de cabeçalho ModCod 307 no trajecto de dados do módulo BICM tal como apresentado na figura 37. A figura 99 é um exemplo do intercalador de blocos que pode operar numa base de fatias de dados. 0 valor da linha quer dizer um número de células de carga útil em quatro dos símbolos OFDM dentro de uma fatia de dados. A intercalação com base no símbolo OFDM pode não ser possível porque o número de células pode variar entre células contíguas OFDM. A coluna valor K significa uma profundidade de intercalação no tempo, que pode ser de 1, 2, 4, 8 ou 16... A sinalização de K para cada fatia de dados pode ser executada dentro da sinalização Ll. A intercalação de frequência 403 tal como apresentado na figura 42 pode ser executada antes da intercalação no tempo 308 tal como apresentado na figura 37. 73 ΡΕ2375599 A figura 100 mostra um desempenho de intercalação do intercalador no tempo tal como apresentado na figura 99. Supõe-se que um valor de coluna é 2, um valor de linha é 8, uma largura de fatia de dados é 12 células de dados, e que não se encontram na fatia de dados pilotos contínuos. A figura de topo na figura 100 é uma estrutura de símbolo OFDM quando a intercalação no tempo não é executada e a figura inferior da figura 100 é uma estrutura de símbolo OFDM quando a intercalação no tempo é executada. As células negras representam um piloto disperso e as células não-negras representam as células de dados. O mesmo tipo de células de dados representa um símbolo OFDM. Na figura 100 as células de dados que correspondem a um único símbolo OFDM são intercaladas em dois símbolos. É utilizada uma memória de intercalação que corresponde a oito símbolos OFDM mas a profundidade da intercalação corresponde a apenas dois símbolos OFDM, sendo que desde modo não é obtida a profundidade completa de intercalação. A figura 101 é sugerida para alcançar uma profundidade de intercalação total. Na figura 101, as células negras representam pilotos dispersos e as células não-negras representam as células de dados. O intercalador no tempo tal como apresentado na figura 101 pode ser implementado numa forma de intercalador de bloco e pode intercalar fatias de dados. Na figura 101, um número de coluna, K representa uma largura de fatia de dados, um número de linha, N representa a profundidade da intercalação no tempo e o valor, K pode ser valores - 74 - ΡΕ2375599 aleatórios i.e., K=l,2,3 0 processo de intercalação inclui escrever célula de dados de um modo de retorção da coluna e leitura na direcção da coluna, excluindo as posições piloto. Quer dizer, pode-se dizer que a intercalação é executada de um modo torcido de linha-coluna.
Além disso, num transmissor, as células que são lidas de um modo torcido em coluna da memória de intercalação correspondem a um único simbolo OFDM e as posições piloto dos símbolos OFDM podem ser mantidas enquanto se intercala as células.
Além disso, num transmissor, as células que são lidas de um modo torcido em coluna da memória de desintercalação correspondem a um único simbolo OFDM e as posições-piloto dos símbolos OFDM podem ser mantidas enquanto se desintercala no tempo as células. A figura 102 mostra um desempenho de intercalação no tempo da figura 101. Para comparação com a figura 99, supõe-se que um número de colunas é 8, uma largura de fatia de dados é 12 células de dados, e que não se encontram na fatia de dados pilotos contínuos. Na figura 102, as células de dados que correspondem a um único símbolo OFDM são intercaladas em oito símbolos OFDM. Tal como apresentado na figura 102, é utilizada uma memória de intercalação que corresponde a oito símbolos OFDM, correspondendo a profundidade da intercalação resultante a oito símbolos 75 ΡΕ2375599 OFDM, sendo desde modo obtida a profundidade completa de intercalação. 0 intercalador no tempo tal como apresentado na figura 101 pode ser vantajoso em que a profundidade total de intercalação pode ser obtida utilizando memória idêntica; a profundidade da intercalação pode ser flexível, ao contrário da figura 99; consequentemente, um comprimento de quadro de transmissão pode também ser flexível, i.e., as linhas não precisam ser múltiplos de quatro. Além disso, o intercalador no tempo utilizado para a fatia de dados, pode ser idêntico ao processo de intercalação utilizado para o preâmbulo e também pode ter afinidade com um sistema de transmissão digital que usa OFDM geral. Especificamente, o intercalador no tempo 308 tal como apresentado na figura 37 pode ser utilizado antes do intercalador de frequência 403 tal como apresentado na figura 42 ser utilizado. A respeito da complexidade de um receptor, nenhuma memória adicional pode ser necessária a não ser a lógica de controlo de endereço adicional que pode exigir uma complexidade muito pequena. A figura 103 mostra um desintercalador de símbolos correspondente r308 num receptor. Pode executar a desintercalação depois de receber a saída do módulo removedor de cabeçalho de quadro r401. Nos processos de desintercalação comparados com a figura 99, os processos de escrita e leitura da intercalação de blocos encontram-se invertidos. Ao utilizar informação de posição-piloto, o 76 ΡΕ2375599 desintercalador no tempo pode executar a desintercalação virtual ao não escrever para ou ler a partir de uma posição piloto na memória do intercalador e ao escrever para ou ler a partir de uma posição de célula de dados na memória do intercalador. A informação desintercalada pode ser emitida para o módulo extractor ModCod r307. A figura 104 mostra um outro exemplo de intercalação no tempo. Pode ser executada a escrita no sentido diagonal e a leitura linha a linha. Tal como na figura 101, a intercalação é realizada tendo em conta as posições piloto. A leitura e escrita não é realizada para as posições piloto, mas a memória de intercalação é acedida considerando apenas as posições da célula de dados. A figura 105 mostra um resultado de intercalação utilizando o processo apresentado na figura 104. Quando comparadas com a figura 102, as células com os mesmos padrões encontram-se dispersas, não somente no domínio do tempo, mas também no domínio da frequência. Por outras palavras, a profundidade completa da intercalação pode ser obtida em ambos os domínios do tempo e frequência. A figura 108 mostra um desintercalador de símbolos r308 de um receptor correspondente. A saída do módulo removedor do cabeçalho de quadro r401 pode ser desintercalada. Quando comparada com a figura 99, a desintercalação mudou a ordem de leitura e escrita. A desintercalação no tempo pode utilizar informação da 77 ΡΕ2375599 posição-piloto para realizar desintercalação virtual tal como não ser executada qualquer leitura ou escrita em posições-piloto mas de forma que a leitura ou a escrita possa ser realizada apenas em posições de células de dados. Os dados desintercalados podem ser emitidos para o módulo extractor ModCod r307. A figura 106 mostra um exemplo do processo de endereçamento da figura 105. NT significa profundidade da intercalação no tempo e ND significa largura da fatia de dados. Supõe-se que um valor de linha, N é 8, uma largura de fatia de dados é 12 células de dados, e que não se encontram na fatia de dados pilotos contínuos. A figura 106 representa um processo de geração de endereços para escrever dados numa memória de intercalação no tempo, quando um transmissor realiza a intercalação no tempo. O endereçamento começa a partir de um primeiro endereço com endereço de linha (Row Address - RA) = 0 e endereço de coluna (Column Address - CA) =0. A cada ocorrência de endereçamento, RA e CA são aumentados Para RA, pode ser executada uma operação de módulo com os símbolos OFDM utilizados no intercalador no tempo. Para CA, pode ser executada uma operação de módulo com um número de transportadoras que corresponde a uma largura de fatia de dados. RA pode ser incrementado em 1 quando portadoras que correspondem a uma fatia de dados são gravadas numa memória. Escrever numa memória pode ser executada somente quando uma localização do endereço actual não é uma localização de um piloto. Se a localização do endereço 78 ΡΕ2375599 actual for uma localização de um piloto, somente o valor do endereço pode ser aumentado.
Na figura 106, um número de coluna, K representa a largura de fatia de dados, um número de linha, N representa a profundidade da intercalação no tempo e o valor, K pode ser valores aleatórios ou seja, K=l,2,3 O processo de intercalação pode incluir escrever células de dados num modo de torção da coluna e ler na direcção da coluna, excluindo as posições piloto. Por outras palavras, a memória de intercalação virtual pode incluir posições piloto mas posições-piloto podem ser excluídas na intercalação actual. A figura 109 mostra a desintercalação, um processo inverso da intercalação no tempo tal como apresentado na figura 104. Escrever linha a linha e ler na direcção diagonal pode restaurar células para as suas sequências originais. O processo de endereçamento utilizado num transmissor pode ser utilizado num receptor. O receptor pode escrever dados recebidos numa memória de desintercalação no tempo linha a linha e pode ler os dados escritos utilizando valores de endereço gerados e informação de localização piloto que podem ser gerados de forma semelhante àquele de um transmissor. Como uma forma alternativa, os valores de endereço gerados e informação piloto que foram utilizados para a escrita podem ser 79 ΡΕ2375599 utilizados para a leitura linha a linha.
Estes processos podem ser aplicados num preâmbulo que transmite Ll. Dado que cada símbolo OFDM que compreende preâmbulo pode ter pilotos em locais idênticos, pode ser executada a intercalação referente a valores de endereço tendo em conta as localizações piloto ou intercalação referente a valores de endereço sem ter em conta os localizações piloto. Para o caso de se referir ao valores de endereço sem levar em conta as localizações piloto, o transmissor armazena de cada vez dados numa memória de intercalação no tempo. Para um caso deste género, um tamanho de memória necessário para executar a intercalação/desintercalação de preâmbulos num receptor ou num transmissor torna-se idêntico a uma série de células de carga útil existentes nos símbolos OFDM utilizados para a intercalação no tempo. A figura 107 é outro exemplo de intercalador no tempo Ll. Neste exemplo, a intercalação no tempo pode colocar portadoras em todos os símbolos OFDM enquanto que as portadoras estariam todas localizadas num único símbolo OFDM se não tiver sido executada qualquer intercalação no tempo. Por exemplo, para dados localizados num primeiro símbolo OFDM, a primeira portadora do primeiro símbolo OFDM estará localizada na sua localização original. A segunda portadora do primeiro símbolo OFDM estará localizada num índice de portadora do segundo símbolo OFDM. Por outras palavras, a i-ésima portadora de dados que se encontra 80 ΡΕ2375599 localizada no n-ésimo símbolo OFDM estará localizada num i-ésimo índice portador do (i+n) mod n-ésimo símbolo OFDM símbolo, em que i = 0, 1, 2... número de portadora -1, n=0, 1, 2...,N-1, e N é um número de símbolos OFDM utilizados na intercalação no tempo Ll. Neste processo de intercalação no tempo Ll, pode-se dizer que a intercalação para todos os símbolos OFDM é executada de um modo distorcido tal como apresentado na figura 107. Apesar de as posições piloto não estarem ilustradas na figura 107, tal como mencionado acima, a intercalação pode ser aplicada a todos os símbolos OFDM incluindo aos símbolos piloto. Ou seja, pode-se dizer que a intercalação pode ser realizada para todos os símbolos OFDM sem considerar posições piloto ou independentemente de os símbolos OFDM serem símbolos piloto ou não.
Se um tamanho de um bloco LDPC utilizado em Ll for menor do que um tamanho de um único símbolo OFDM, as portadoras restantes podem ter cópias de peças do bloco LDPC ou podem estar preenchidas com zeros. Neste ponto, pode ser realizada uma intercalação simultânea como acima. De modo semelhante, na figura 104, um receptor pode executar a desintercalação armazenando todos os blocos utilizados na intercalação no tempo Ll numa memória e lendo os blocos na ordem em que foram intercalados, ou seja, na ordem de números escritos em blocos apresentados na figura 107.
Quando é utilizado um intercalador de bloco tal 81 ΡΕ2375599 como apresentado na figura 103 são utilizadas duas memórias tampão. Especificamente, enquanto uma memória tampão se encontra a armazenar símbolos de entrada, símbolos de entrada anteriores podem ser lidos da outra memória tampão. Uma vez que estes processos tenham sido realizados por um bloco de intercalação de um símbolo, a desintercalação pode ser realizada comutando a ordem de leitura e escrita, para evitar conflitos de acesso à memória. Esta desintercalação do estilo "pingue-pongue" pode ter uma simples lógica de geração de endereço. No entanto, a complexidade do hardware pode ser aumentada quando se utilizam duas memórias tampão de intercalação de símbolos. A figura 110 mostra um exemplo de um desintercalador de símbolos r308 ou r348-l tal como apresentado na figura 64. Esta forma de realização da invenção proposta pode utilizar somente uma única memória tampão para realizar a desintercalação. Uma vez que um valor de endereço seja gerado pela lógica de geração de endereço, o valor do endereço pode ser emitido da memória tampão, podendo ser executada a operação de reposicionamento pode ser realizada através do armazenamento de um símbolo que é introduzido no mesmo endereço. Por estes processos, pode ser evitado um conflito de acesso à memória durante a leitura e escrita. Além disso, a desintercalação do símbolo pode ser realizada utilizando apenas uma única memória tampão. Podem ser definidos parâmetros para explicar esta regra de geração de endereço. Tal como apresentado na figura 106, um número de 82 ΡΕ2375599 linhas de uma memória de desintercalação pode ser definido como a profundidade da intercalação no tempo, D e um número de colunas da memória de desintercalação pode ser definido como largura da fatia de dados, W. Em seguida o gerador de endereços pode gerar os seguintes endereços. i-ésima amostra no j-ésimo bloco, incluindo o piloto. 1=0,1,2, . . ., N—l; N=D*W;
Ci, j=i mod W;
Tw=((Ci,j mod D) *j) mod D;
Ri,j-((i div W) +Tw) mod D;
Li, j (1) =Ri, j*W+Ci, j;
Ou
Li, j (2) =Ci, j *D+Ri, j;
Os endereços incluem posições piloto, sendo que deste modo assume-se que os simbolos de entrada incluem posições piloto. Se os simbolos de entrada que incluem apenas simbolos de dados precisam ser processados, podem ser necessária a lógica de controlo adicional que ignora os endereços correspondentes. Neste ponto, i representa um indice de símbolo de entrada, j representa um índice de bloco de intercalação de entrada, e N=D*W representa um comprimento de bloco de interligação. Operação Mod representa operação do módulo que emite o restante após a divisão. A operação Div representa a operação de divisão que emite o quociente após a divisão. Ri, j e Ci, j representam o endereço da linha e endereço da coluna da i-ésima entrada de símbolo do j-ésimo bloco de intercalação, 83 ΡΕ2375599 respectivamente. Tw representa valor de retorção da coluna para endereços onde os símbolos estão localizados. Por outras palavras, cada coluna pode ser considerada como uma memória tampão onde a retorção independente é realizada de acordo com valores Tw. Li,j representa um endereço quando a memória tampão individual é implementada numa memória sequencial de uma dimensão sequencial, e não de duas dimensões. Li, j podem ter valores de 0 a (N-l) . São possíveis dois processos diferentes. Li, j (1) é utilizado quando a matriz da memória se encontra ligada linha a linha e Li, j (2) é utilizado quando a matriz da memória se encontra ligada em coluna a coluna. A figura 111 mostra um exemplo de endereços de linha e coluna para a desintercalação no tempo quando Dê 8 e W é 12. J tem início a partir de j=0 e para cada valor j, uma primeira linha pode representar o endereço da linha e uma segunda linha pode representar o endereço da coluna. A figura 111 mostra apenas endereços dos primeiros 24 símbolos. Cada índice de coluna pode ser idêntico ao índice i do símbolo de entrada. A figura 113 mostra um exemplo de um transmissor OFDM que utiliza fatias de dados. Tal como apresentado na figura 113, o transmissor pode incluir um trajecto PLP de dados, um trajecto de sinalização LI, um construtor de quadro, e uma parte de modulação OFDM. 0 trajecto PLP de dados é indicado por blocos com linhas horizontais e linhas verticais. 0 trajecto de sinalização LI é indicado por 84 ΡΕ2375599 blocos com linhas inclinadas. Os módulos de processamento de entrada 701-0, 701-N, 701-K, e 701-M podem incluir blocos e sequências de módulo de interface de entrada 202-1, módulo sincronizador de fluxo de entrada 203-1, módulo compensador de atraso 204-1, módulo de eliminação de pacotes nulos 205-1, codificador CRC 206-1, módulo de inserção de cabeçalho BB 207-1, e codificador BB 209 executado para cada PLP tal como apresentado na figura 35. Os módulos FEC 702-0, 702-N, 702-K, e 702-M podem incluir blocos e sequências de codificador externo 301 e codificador interno 303 tal como apresentado na figura 37. Um módulo FEC 702-L1 utilizado no trajecto Ll pode incluir blocos e sequências do codificador externo 301-1 e codificador interno 303-1 encurtado/puncionado tal como apresentado na figura 37. O módulo de sinal Ll 700-L1 Ll pode gerar informação Ll necessária para compreender um quadro.
Os módulos de intercalação de bits 703-0, 703-N, 703-K, e 703-M podem incluir blocos e sequências de intercalador interno 304 e desmultiplicador de bits 305 tal como apresentado na figura 37. O intercalador de bits 703-L1 utilizado no trajecto Ll pode incluir blocos e sequências de intercalador interno 304-1 e desmultiplicador de bits 305-1 tal como apresentado na figura 37. Os módulos mapeadores de símbolo 704-0, 704-N, 704-K, e 704-M podem executar funções idênticas às funções do mapeador de símbolos 306 apresentado na figura 37. O módulo mapeador de símbolos 704-L1 utilizado no trajecto Ll pode executar 85 ΡΕ2375599 funções idênticas às funções do mapeador de símbolos 306-1 apresentado na figura 37. Os módulos de cabeçalho FEC 705-0, 705-N, 705-K, e 705-M podem executar funções idênticas às funções do módulo de inserção de cabeçalho ModCod 307 apresentado na figura 37. O módulo de cabeçalho FEC 705-L1 para o trajecto LI pode executar funções idênticas às funções do módulo de inserção de cabeçalho ModCod 307-1 apresentado na figura 37.
Os módulos mapeadores de fatia de dados 706-0 e 7 0 6-K podem agendar blocos FEC a fatias de dados correspondentes e podem transmitir os blocos agendados FEC, onde os blocos FEC correspondem a PLPs que se encontram atribuídos a cada fatia de dados. O bloco mapeador de preâmbulo 707-L1 pode agendar blocos FEC de sinalização LI para preâmbulos. Blocos FEC de sinalização LI são transmitidos em preâmbulos. Os módulos de intercalação no tempo 708-0 e 708-K podem executar funções idênticas às funções do intercalador de símbolos 308 apresentado na figura 37 que pode intercalar fatias de dados. O intercalador no tempo 708-L1 utilizado no trajecto LI pode executar funções idênticas às funções do intercalador de símbolos 308-1 apresentado na figura 37.
Alternativamente, o intercalador no tempo 708-L1 utilizado no trajecto Ll pode executar funções idênticas ao intercalador de símbolos 308-1 apresentado na figura 37, mas apenas nos símbolos de preâmbulo. 86 ΡΕ2375599
Os intercaladores de frequência 709-0 e 709-K podem executar a intercalação de frequência em fatias de dados. 0 intercalador de frequência 709-L1 utilizado no trajecto Ll pode executar a intercalação de frequência de acordo com a largura de banda do preâmbulo. O módulo gerador piloto 710 pode gerar pilotos que são adequados para piloto continuo (CP), piloto disperso (SP), bordo de fatia de dados, e preâmbulo. Um quadro pode ser formado (711) do agendamento da fatia de dados, preâmbulo, e piloto. O módulo IFFT 712 e blocos de módulo de inserção GI 713 podem executar funções idênticas às funções do módulo IFFT 501, e blocos de módulo de inserção GI 503 apresentados na figura 51, respectivamente. Por último, o módulo DAC 714 pode converter sinais digitais em sinais analógicos e os sinais convertidos podem ser transmitidos. A figura 114 mostra um exemplo de um receptor OFDM que utiliza fatia de dados. Na figura 114, o sintonizador r700 pode executar as funções do módulo sintonizador/AGC r603 e as funções do módulo conversor descendente r602 apresentado na figura 61. O ADC r701 pode converter sinais analógicos recebidos em sinais digitais. O módulo sincronizador de tempo/frequência r702 pode executar funções idênticas às funções do módulo sincronizador de tempo/frequência r505 apresentado na figura 62. O módulo detector de quadro r703 pode executar funções idênticas às funções do módulo detector de quadro r506 apresentado na 87 ΡΕ2375599 figura 62.
Neste ponto, após a sincronização do tempo/frequência ter sido realizada, a sincronização pode ser melhorada utilizando preâmbulo em cada quadro que é enviado a partir do módulo detector de quadro r703 durante o processo de localização. 0 módulo removedor de GI r7 04 e módulo FFT r7 05 podem executar funções idênticas às funções do módulo removedor GI r503 e o módulo FFT r502 apresentado na figura 62, respectivamente. Módulo de estimativa de canal r706 e módulo de equalização de canal r707 pode executar uma parte de estimativa de canal e uma parte de equalização de canal do módulo de canal Est/Eq r501 tal como apresentado na figura 62. Analisador sintáctico de quadros r708 pode produzir uma fatia de dados e preâmbulo onde os serviços seleccionados por um utilizador são transmitidos. Os blocos assinalados por linhas inclinadas processam um preâmbulo. Os blocos assinalados por linhas horizontais que podem incluir PLP comum, processam fatias de dados. 0 desintercalador de frequência r709-Ll utilizado no trajecto Ll pode executar a desintercalação de frequência dentro da largura de banda do preâmbulo. 0 desintercalador de frequência r709 utilizado no trajecto da fatia de dados pode executar a desintercalação de frequência dentro da fatia de dados. 0 descodificador de cabeçalho FEC r712-Ll, desintercalador no ΡΕ2375599 tempo r710-Ll, e desmapeador de símbolo r713 Ll utilizado no trajecto Ll pode executar funções idênticas às funções do módulo extractor ModCod r307-l, desintercalador de símbolo r308-l, e desmapeador de símbolo r306-l apresentado na figura 64. 0 desintercalador de bits r714-Ll pode compreender blocos e sequências de demux de bits r305-l e desintercalador interno 304-1 tal como apresentado na figura 64. O descodificador FEC r715-Ll pode compreender blocos e sequências de módulo de codificador interno encurtado/puncionado r301-l e descodificador externo r303-l apresentado na figura 64. Neste ponto, a saída do trajecto Ll pode ser informação de sinalização Ll e pode ser enviada para um controlador de sistema para restaurar dados PLP que são transmitidos em fatias de dados. O desintercalador no tempo r710 utilizado no trajecto da fatia de dados pode executar funções idênticas às funções do desintercalador de símbolos r308 apresentado na figura 64. O analisador de fatia de dados r711 pode emitir PLP seleccionado pelo utilizador das fatias de dados e, se necessário, PLP comum associado à PLP seleccionada pelo utilizador. Os descodificadores de cabeçalho FEC r712-C e r712-K podem executar funções idênticas às funções do módulo extractor ModCod r307 apresentado na figura 64. Os desmapeadores de símbolos r713-C e r713-K podem executar funções idênticas às funções do desmapeador de símbolos r306 apresentado na figura 64. 89 ΡΕ2375599 0 desintercalador de bits r714-C e r714-K pode compreender blocos e sequências de desmultiplicação de bits r305 e desintercalador interno r304 tal como apresentado na figura 64. Os descodificadores FEC r715-C e r715-K podem compreender blocos e sequências do descodificador interno r303 e descodificador externo r301 tal como apresentado na figura 64. Por fim, os módulos de processo de saida r716-C e r716-K podem compreender blocos e sequências de descodificador BB r209, módulo removedor de cabeçalho BB r207-l. Descodificador CRC r206-l, módulo de inserção de pacotes nulos r205-l, recuperação de atraso r204-l, recuperação de relógio de saida r203-l, e uma interface de saida r202-l que são executados para cada PLP na figura 35. Se for utilizada uma PLP comum, a PLP comum e PLP de dados associada à PLP comum podem ser transmitidas para um recombinador TS e podem ser transformadas numa PLP seleccionada por utilizador.
Deverá ser notado da figura 114, que num receptor, os blocos no trajecto Ll não se encontram simetricamente sequenciados para um transmissor ao contrário ao trajecto de dados onde os blocos se encontram simetricamente posicionados ou na sequência oposta de um transmissor. Por outras palavras, para o trajecto de dados, encontram-se posicionados o desintercalador de frequência r709, desintercalador no tempo r710, analisador sintáctico de fatia de dados r711, e descodificador de cabeçalho FEC r712-C e r712-K. Contudo, para o trajecto Ll, encontram-se posicionados o desintercalador de frequência r709-Ll, 90 ΡΕ2375599 módulo de descodificação de cabeçalho FEC r712-Ll, e desintercalador no tempo r710-Ll. A figura 112 mostra um exemplo de intercalação geral de bloco num dominio de simbolo de dados onde os pilotos não são utilizados. Tal como apresentado na figura 112a, a memória de intercalação pode ser preenchida sem pilotos negros. Para formar uma memória rectangular, se necessário podem ser utilizadas células de preenchimento. Na figura 112a, as células de preenchimento encontram-se indicadas como células com linhas inclinadas. No exemplo, porque um piloto continuo pode se sobrepor a um tipo de padrão piloto disperso, é necessário um total de três células de preenchimento durante quatro durações de simbolo OFDM. Finalmente, na figura 112b, é apresentado o conteúdo da memória intercalada.
Tal como na figura 112a, pode ser realizado a escrita linha a linha e executada a torção da coluna; ou a escrita de uma forma torcida desde o inicio. A sarda do intercalador pode incluir a leitura linha a linha da memória. Os dados de saida que forma lidos podem ser colocados tal como apresentados na figura 112c quando é considerada a transmissão OFDM. Neste momento, por simplicidade, o intercalamento da frequência pode ser ignorado. Tal como apresentado na figura 112, a diversidade da frequência não é tão elevada como aquela da figura 106, mas é mantida num nivel semelhante. Acima de tudo, pode ser vantajoso na medida em que a memória necessária para 91 ΡΕ2375599 executar a intercalação e desintercalação pode ser optimizada. No exemplo, o tamanho da memória pode ser reduzido de W*D para (W-1)*D. Conforme a largura da fatia de dados se torna maior, o tamanho da memória pode ser ainda mais reduzida.
Para entradas de desintercalador no tempo, um receptor deve restaurar o conteúdo da memória tampão da memória numa forma da figura do meio da figura 112 considerando as células de zona de preenchimento. Basicamente, os símbolos OFDM podem ser lidos símbolo a símbolo e podem ser guardados linha a linha. Pode ser executada a distorção correspondente à torção da coluna. A saída do desintercalador pode ser saída numa forma de leitura linha a linha a partir da memória da figura 112a. Desta forma, quando comparado com o processo apresentado na figura 106, a informação complementar piloto pode ser minimizada e, consequentemente, a memória de intercalação/desintercalação pode ser minimizada.
Utilizando os processos e dispositivos sugeridos, entre outras vantagens, é possível implementar um transmissor digital, receptor e sinalização eficiente da estrutura da camada física.
Ao transmitir a informação ModCod em cada cabeçalho de quadro BB que é necessário para ACM/VCM e transmitir o resto da sinalização da camada física num cabeçalho de quadro, pode ser minimizada a informação 92 ΡΕ2375599 complementar da sinalização.
Pode ser implementado o QAM modificado para uma transmissão mais eficiente em termos de energia ou um sistema de radiodifusão digital mais resistente ao ruido. 0 sistema pode incluir o transmissor e receptor para cada exemplo descrito e as suas combinações.
Pode ser implementado um QAM não uniforme melhorado para uma transmissão mais eficiente em termos de energia ou um sistema de radiodifusão digital mais robusto ao ruido. É também descrito um processo de utilização de uma taxa de código de código de correcção de erros de NU-MQAM e MQAM. 0 sistema pode incluir o transmissor e receptor para cada exemplo descrito e as suas combinações. 0 processo de sinalização LI sugerido pode reduzir a informação adicional em 3~4% minimizando a informação complementar de sinalização durante a ligação do canal.
Será evidente para os técnicos gue podem ser efectuadas várias modificações e variações na presente invenção, sem fugir do escopo da invenção. A invenção refere-se adicionalmente a um transmissor para a transmissão de pelo menos um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada física), compreendendo: 93 ΡΕ2375599 um codificador LDPC-FEC configurado para codificar em LDPC os dados PLP e emitir FECFrame; um mapeador configurado para converter o FECFrame em XFECFrame por constelação QAM; uma inserção de cabeçalho de quadro FEC configurada para inserir cabeçalho FECFrame em frente do XFECFrame; um construtor de fatia de dados configurado para emitir pelo menos uma fatia de dados com base no cabeçalho XFECFrame e FECFrame; um intercalador no tempo configurado para executar a intercalação no tempo a um nivel da fatia de dados; e um intercalador de frequência configurado para intercalar na frequência a fatia de dados intercalada no tempo.
De acordo com formas de realização adicionais que podem ser consideradas isoladamente ou em combinação: o intercalador da frequência encontra-se adicionalmente configurado para intercalar na frequência as fatias de dados intercaladas no tempo a um nivel da fatia de dados, e/ou o cabeçalho FECFrame compreende informação da identificação PLP e parâmetros ModCod (Modulation and Coding - Modulação e Codificação) e/ou - a intercalação adicional no tempo de um modo torcido linha-coluna, em que o modo torcido de linha-coluna compreende células de entrada que são escritas em série numa memória de intercalação numa direcção 94 ΡΕ2375599 diagonal, e lidas em série no sentido da linha. A invenção refere-se adicionalmente a um receptor para receber pelo menos um sinal de radiodifusão tendo PLP (Physical Layer Pipe - pipe de camada fisica), compreendendo: um desintercalador de frequência configurado para desintercalar na frequência o sinal recebido; um desintercalar no tempo configurado para desintercalar no tempo o sinal desintercalado na frequência a um nivel da fatia de dados; um analisador sintáctico de fatia de dados para emitir pacotes de fatia de dados de PLP da fatia de dados, incluindo o pacote de fatia de dados um cabeçalho; um extractor de cabeçalho FECFrame configurado para obter o cabeçalho do pacote de fatia de dados; e um descodificador configurado para descodificar os pacotes de fatia de dados por esquema de descodificação LDPC (Low Density Parity Check verificação de paridade de baixa densidade).
De acordo com formas de realização adicionais que podem ser consideradas isoladamente ou em combinação: - o cabeçalho compreende informação da identificação PLP e parâmetros ModCod (Modulation and Coding -Modulação e Codificação), e/ou - o transmissor encontra-se adicionalmente configurado para executar adicionalmente a intercalação no tempo de um modo torcido linha-coluna, compreendendo o modo 95 ΡΕ2375599 torcido de linha-coluna células de entrada que são escritas em série numa memória de intercalação numa direcção diagonal, e lidas em série no sentido da linha. A invenção refere-se adicionalmente a um processo para transmitir pelo menos um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada fisica) para um receptor, compreendendo: codificar em LDPC os dados PLP e emitir FECFrame; mapear o FECFrame em XFECFrame por constelação QAM; inserir cabeçalho FECFrame em frente ao XFECFrame; construir pelo menos uma fatia de dados com base no cabeçalho XFECFrame e FECFrame; intercalar no tempo a um nivel da fatia de dados; e intercalar na frequência a fatia de dados intercalada no tempo.
De acordo com formas de realização adicionais que podem ser consideradas isoladamente ou em combinação: - a intercalação na frequência complementa as fatias de dados intercaladas no tempo a um nivel da fatia de dados, e/ou o cabeçalho FECFrame compreende informação da identificação PLP e parâmetros ModCod (Modulation and Coding - Modulação e Codificação) e/ou - a intercalação adicional no tempo de um modo torcido linha-coluna, em que o modo torcido de linha-coluna compreende células de entrada que são escritas em 96 ΡΕ2375599 série numa memória de intercalação numa direcção diagonal, e lidas em série no sentido da linha. A invenção refere-se adicionalmente a um processo para receber pelo menos um sinal de radiodifusão tendo PLP (Physical Layer Pipe - pipe de camada fisica), compreendendo: desintercalar na frequência o sinal recebido; desintercalar no tempo o sinal desintercalado na frequência a um nivel da fatia de dados; emitir pacotes de fatia de dados de PLP da fatia de dados, incluindo o pacote de fatia de dados o cabeçalho; obter o cabeçalho do pacote de fatia de dados; descodificar os pacotes de fatia de dados por esquema de descodificação LDPC (Low Density Parity Check -verificação de paridade de baixa densidade).
De acordo com formas de realização adicionais que podem ser consideradas isoladamente ou em combinação: - o cabeçalho compreende informação da identificação PLP e parâmetros ModCod (Modulation and Coding Modulação e Codificação), e/ou - a intercalação adicional no tempo de um modo torcido linha-coluna, em que o modo torcido de linha-coluna compreende células de entrada são escritas em série numa memória de intercalação 97 ΡΕ2375599 numa direcção diagonal, e lidas em série no sentido da linha.
Lisboa, 11 de Setembro de 2012

Claims (12)

  1. ΡΕ2375599 1 REIVINDICAÇÕES 1. Dispositivo para transmitir um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada fisica) para transportar um fluxo de serviço, que compreende: meios (720-0) para verificação de paridade de baixa densidade, LDPC, codificando os dados PLP para a correcção de erros sem canal de retorno e emitir um quadro de correcção de erros sem canal de retorno, FECFrame, dos dados PLP codificados em LDPC; meios (720-L1) para codificar dados da camada 1, Ll, para sinalizar os dados PLP para a correcção de erros sem canal de retorno; meios (704-0) para mapear o FECFrame numa constelação QAM, modulação de amplitude em quadratura, para formar, um quadro complexo de correcção de erros sem canal de retorno, XFECFrame; meios (704-Ll) para mapear os dados Ll codificados em LDPC em constelação QAM para construir um quadro de sinalização Ll; meios (705-0) para inserir um cabeçalho FECFrame em frente do XFECFrame; meios (706-0) para construir pelo menos um pacote de fatia de dados baseado no cabeçalho do XFECFrame e do FECFrame; meios (708-0) para intercalar no tempo os dados no pacote de fatia de dados construído; 2 ΡΕ2375599 meios (103) para inserir um cabeçalho LI em frente ao quadro de sinalização LI para construir um bloco Ll, em que o quadro de sinalização Ll com o cabeçalho Ll é repetido dentro do bloco Ll no dominio da frequência; meios (709-0) para intercalar na frequência os dados intercalados no tempo; e meios (710) para construir um quadro de sinal baseado em símbolos de preâmbulo e símbolos dos dados incluindo o pacote de fatia de dados intercalado, em que cada um dos símbolos do preâmbulo compreende o bloco Ll repetido no domínio da frequência, tendo o bloco Ll 3408 subportadoras.
  2. 2. Dispositivo de acordo com a reivindicação 1, que compreende adicionalmente: meios (708-L1) para intercalar no tempo dados Ll no quadro de sinalização Ll que compreende ainda; intercalar no tempo os dados Ll de um modo torcido fila-coluna, em que o modo torcido de fila-coluna compreende introduzir células de dados Ll que são escritas em série para uma memória de intercalação numa direcção diagonal, e lidas em série em fila, sem considerar as posições piloto.
  3. 3. Dispositivo de acordo com a reivindicação 2, em que os dados Ll compreendem informação de número de fatia de dados que indica o número de fatias de dados transportados no dentro do quadro de sinal. 3 ΡΕ2375599
  4. 4. Processo para transmitir um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada fisica) para transportar um fluxo de serviço, que compreende: codificar em LDPC (Low Density Parity Check verificação de paridade de baixa densidade) os dados PLP, para correcção de erros sem canal de retorno e emissão, um quadro de correcção de erros sem canal de retorno, FECFrame, dos dados PLP codificados em LDPC; codificar dados da camada 1, Ll, em LDPC para sinalizar os dados PLP para a correcção de erros sem canal de retorno; mapear o FECFrame numa constelação QAM (modulação de amplitude em quadratura) para construir um quadro de correcção de erros sem canal de retorno complexo, XFECFrame e mapear os dados Ll codificados numa constelação QAM para construir um quadro de sinalização Ll; inserir cabeçalho FECFrame em frente do XFECFrame·, construir pelo menos um pacote de fatia de dados com base no cabeçalho XFECFrame e FECFrame; intercalar no tempo os dados no pacote de fatia de dados construído; inserir um cabeçalho Ll em frente ao quadro de sinalização Ll para formar um bloco Ll, em que o quadro de sinalização Ll com o cabeçalho Ll é repetido dentro do bloco Ll no domínio da frequência; intercalar na frequência os dados intercalados no tempo; e 4 ΡΕ2375599 construir um quadro de sinal com base em simbolos do preâmbulo e simbolos de dados incluindo o pacote de fatia de dados intercalados na frequência; em que cada um dos simbolos do preâmbulo compreende o bloco LI repetido no domínio da frequência, sendo que o bloco LI tem 3408 subportadoras.
  5. 5. Processo de acordo com a reivindicação 4, que compreende adicionalmente: intercalar no tempo dados LI no quadro de sinalização Ll, em que a intercalação no tempo compreende; intercalar no tempo os dados Ll de um modo torcido fila-coluna, em que o modo torcido de fila-coluna compreende introduzir células de dados Ll que são escritas em série para uma memória de intercalação numa direcção diagonal, e lidas em série em fila, sem considerar as posições piloto.
  6. 6. Processo de acordo com a reivindicação 4, em que os dados Ll compreendem informação de número de fatia de dados que indica o número de fatias de dados transportados dentro do quadro de sinal.
  7. 7. Dispositivo para receber um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada física) para transportar um fluxo de serviço, que compreende: meios (rl05) para receber o pelo menos um sinal de radiodifusão que tem um quadro de sinal; 5 ΡΕ2375599 meios (rl03) para analisar sintacticamente o quadro de sinal que compreende simbolos de preâmbulo e simbolos de dados incluindo fatias de dados que têm dados PLP, em que cada um dos simbolos do preâmbulo compreende o bloco de camada 1, Ll, repetido no domínio da frequência, tendo o bloco Ll 3408 subportadoras, em que o bloco Ll tem dados Ll para sinalizar os dados PLP em que um quadro de sinalização Ll com um cabeçalho Ll é repetido dentro do bloco Ll no domínio da frequência; meios (r403) para desintercalar na frequência os dados das fatia de dados; meios (r710) para desintercalar no tempo os dados desintercalados na frequência; meios (r711) para emitir os dados PLP das fatias de dados; meios (r715-Ll) para descodificar os dados Ll no quadro de sinalização Ll para uma correcção de erros sem canal de retorno, FEC por um esquema de descodificação de verificação de paridade de baixa densidade, LDPC; e meios (r713) para descodificar os dados PLP emitidos para o FEC pelo esquema de descodificação LDPC.
  8. 8. Dispositivo de acordo com a reivindicação 7, que compreende adicionalmente: intercalar no tempo os dados Ll no preâmbulo de um modo torcido fila-coluna, em que o modo torcido de 6 ΡΕ2375599 fila-coluna compreende introduzir células de dados LI que são escritas em série para uma memória de intercalação numa direcção diagonal, e lidas em série em fila, sem considerar as posições piloto.
  9. 9. Dispositivo de acordo com a reivindicação 7, em que os dados LI compreendem informação de número de fatia de dados que indica o número de fatias de dados transportados dentro do quadro de sinal.
  10. 10. Processo para receber um sinal de radiodifusão tendo dados PLP (Physical Layer Pipe - pipe de camada fisica) para transportar um fluxo de serviço, que compreende: receber o pelo menos um sinal de radiodifusão que tem um quadro de sinal; analisar sintacticamente o quadro de sinal que compreende simbolos de preâmbulo e simbolos de dados incluindo fatias de dados que têm dados PLP, em que cada um dos simbolos do preâmbulo compreende o bloco de camada 1, LI repetido no dominio da frequência, sendo que o bloco LI tem 3408 subportadoras, em que o bloco LI tem dados Ll para sinalizar os dados PLP, em que um quadro de sinalização Ll com um cabeçalho Ll é repetido dentro do bloco Ll no dominio da frequência; desintercalar na frequência os dados das fatia de 7 ΡΕ2375599 dados; desintercalar no tempo os dados desintercalados na frequência; emitir os dados PLP das fatias de dados; descodificar os dados LI no quadro de sinalização LI para uma correcção de erros sem canal de retorno, FEC por um esquema de descodificação de verificação de paridade de baixa densidade, LDPC; e descodificar os dados PLP emitidos para o FEC pelo esquema de descodificação LDPC.
  11. 11. Processo de acordo com a reivindicação 10, que compreende adicionalmente: intercalar no tempo os dados LI codificados em LDPC de um modo torcido fila-coluna, em que o modo torcido de fila-coluna compreende introduzir células de dados LI que são escritas em série para uma memória de intercalação numa direcção diagonal, e lidas em série em fila, sem considerar as posições piloto.
  12. 12. Processo de acordo com a reivindicação 10, em que os dados LI compreendem informação de número de fatia de dados que indica o número de fatias de dados transportados dentro do quadro de sinal. Lisboa, 11 de Setembro de 2012
PT11165482T 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal PT2375599E (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US14342309P 2009-01-09 2009-01-09

Publications (1)

Publication Number Publication Date
PT2375599E true PT2375599E (pt) 2012-09-18

Family

ID=41227129

Family Applications (3)

Application Number Title Priority Date Filing Date
PT111654877T PT2385638E (pt) 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT09161800T PT2207283E (pt) 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT11165482T PT2375599E (pt) 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal

Family Applications Before (2)

Application Number Title Priority Date Filing Date
PT111654877T PT2385638E (pt) 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT09161800T PT2207283E (pt) 2009-01-09 2009-06-03 Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal

Country Status (11)

Country Link
US (3) US8644406B2 (pt)
EP (3) EP2207283B1 (pt)
CN (1) CN102265519B (pt)
AT (1) ATE520214T1 (pt)
DK (3) DK2385638T3 (pt)
ES (3) ES2393033T3 (pt)
HR (2) HRP20120720T1 (pt)
PL (3) PL2385638T3 (pt)
PT (3) PT2385638E (pt)
SI (3) SI2207283T1 (pt)
WO (1) WO2010079868A1 (pt)

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
ES2886158T3 (es) 2007-06-05 2021-12-16 Constellation Designs Llc Método y aparato para la señalización con constelaciones de capacidad optimizada
US9191148B2 (en) * 2007-06-05 2015-11-17 Constellation Designs, Inc. Methods and apparatuses for signaling with geometric constellations in a Raleigh fading channel
US8265175B2 (en) 2007-06-05 2012-09-11 Constellation Designs, Inc. Methods and apparatuses for signaling with geometric constellations
KR101518346B1 (ko) * 2008-10-20 2015-05-08 삼성전자주식회사 직교주파수분할다중 시스템에서 프리엠블 송수신 장치 및 방법
US8209590B2 (en) * 2008-11-05 2012-06-26 Broadcom Corporation Header encoding/decoding
CN102265519B (zh) 2009-01-09 2014-08-27 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法
US20120189072A1 (en) * 2009-07-17 2012-07-26 Aware, Inc. Combined data and probe (cdp) frame
US8966194B2 (en) * 2009-10-29 2015-02-24 Cleversafe, Inc. Processing a write request in a dispersed storage network
CN102714560B (zh) * 2010-01-13 2015-03-25 松下电器产业株式会社 发送装置、发送方法、接收装置、接收方法
US20110194645A1 (en) * 2010-02-11 2011-08-11 Electronics And Telecommunications Research Institute Layered transmission apparatus and method, reception apparatus, and reception method
US8687740B2 (en) 2010-02-11 2014-04-01 Electronics And Telecommunications Research Institute Receiver and reception method for layered modulation
US20110195658A1 (en) * 2010-02-11 2011-08-11 Electronics And Telecommunications Research Institute Layered retransmission apparatus and method, reception apparatus and reception method
US8824590B2 (en) * 2010-02-11 2014-09-02 Electronics And Telecommunications Research Institute Layered transmission apparatus and method, reception apparatus and reception method
US8463865B2 (en) * 2010-03-09 2013-06-11 Texas Instruments Incorporated Video synchronization with distributed modules
JP5674015B2 (ja) * 2010-10-27 2015-02-18 ソニー株式会社 復号装置および方法、並びにプログラム
KR101801583B1 (ko) * 2010-11-17 2017-11-27 엘지전자 주식회사 방송 신호 송/수신기 및 방송 신호 송/수신 방법
US9385823B2 (en) 2010-11-17 2016-07-05 Lg Electronics Inc. Broadcast-signal transmitter/receiver and method for transmitting/receiving broadcast signals
JP5648440B2 (ja) * 2010-11-22 2015-01-07 ソニー株式会社 データ処理装置、及び、データ処理方法
WO2012081870A2 (ko) * 2010-12-14 2012-06-21 엘지전자 주식회사 방송 신호 송/수신기 및 방송 신호 송/수신 방법
EP2477335B1 (en) * 2011-01-18 2019-05-29 Samsung Electronics Co., Ltd. Apparatus and method for transmitting and reveiving data in communication/broadcasting system
EP3547550A1 (en) * 2011-03-30 2019-10-02 Samsung Electronics Co., Ltd. Apparatus and method for mapping and demapping signals in a communication system using a low density parity check code
JP5786409B2 (ja) * 2011-03-31 2015-09-30 ソニー株式会社 受信装置、受信方法、プログラム、および受信システム
KR101791477B1 (ko) * 2011-10-10 2017-10-30 삼성전자주식회사 통신/방송 시스템에서 데이터 송수신 장치 및 방법
US9514132B2 (en) * 2012-01-31 2016-12-06 International Business Machines Corporation Secure data migration in a dispersed storage network
US9209834B2 (en) 2012-06-12 2015-12-08 Broadcom Corporation Symbol mapping for binary coding
CN104541466B (zh) * 2012-09-26 2018-04-10 英特尔公司 用于相位噪声受限的无线通信系统中的载波间干扰抑制的交织的方法和装置
MX347490B (es) * 2013-01-17 2017-04-28 Lg Electronics Inc Aparato para transmitir señales de difusión, aparato para recibir señales de difusión, método para transmitir señales de difusión y método para recibir señales de difusión.
EP2957083B1 (en) * 2013-04-21 2018-10-10 LG Electronics Inc. Method and apparatus for transmitting and for receiving broadcast signals
WO2014182038A1 (en) 2013-05-08 2014-11-13 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
EP3011732B1 (en) 2013-06-19 2020-04-08 LG Electronics Inc. Method and apparatus for transmitting/receiving broadcast signals
US9485110B2 (en) 2013-07-15 2016-11-01 Lg Electronics Inc. Apparatus for alerting an emergency via broadcast signal transmission/reception and method for alerting an emergency via broadcast signal transmission/reception
KR102212425B1 (ko) 2013-09-11 2021-02-05 삼성전자주식회사 송신 장치, 수신 장치 및 그들의 신호 처리 방법
WO2015037921A1 (en) 2013-09-11 2015-03-19 Samsung Electronics Co., Ltd. Transmitter, receiver, and signal processing method thereof
US9614760B2 (en) * 2013-09-27 2017-04-04 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
US10084515B2 (en) * 2013-10-16 2018-09-25 Interdigital Patent Holdings, Inc. Method and system for millimeter wave hotspot (mmH) backhaul and physical (PHY) layer transmissions
CN111224913B (zh) 2013-11-11 2022-07-15 Lg 电子株式会社 发送广播信号的设备和方法及处理广播信号的设备和方法
US9379928B2 (en) * 2013-11-17 2016-06-28 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
WO2015076629A1 (en) * 2013-11-25 2015-05-28 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
WO2015076514A1 (en) 2013-11-25 2015-05-28 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR101798873B1 (ko) * 2013-12-06 2017-12-12 엘지전자 주식회사 방송 신호 송수신 장치 및 방법
CA2943822C (en) * 2014-04-08 2018-10-23 Lg Electronics Inc. Apparatus for transmitting broadcast signals, apparatus for receiving broadcast signals, method for transmitting broadcast signals and method for receiving broadcast signals
KR101890629B1 (ko) * 2014-05-28 2018-08-22 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
KR101875668B1 (ko) * 2014-06-02 2018-07-06 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
CA2950574C (en) 2014-06-10 2019-06-11 Lg Electronics Inc. Broadcast signal transmitting apparatus, broadcast signal receiving apparatus, broadcast signal transmitting method, and broadcast signal receiving method
KR102384790B1 (ko) * 2014-08-25 2022-04-08 한국전자통신연구원 레이어드 디비전 멀티플렉싱을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법
EP3206404B1 (en) 2014-10-12 2019-10-02 LG Electronics Inc. -1- Broadcast signal transmission apparatus, broadcast signal reception apparatus, broadcast signal transmission method, and broadcast signal reception method
CN107113094B (zh) * 2014-12-29 2020-04-21 Lg 电子株式会社 广播信号发送装置和广播信号发送方法
WO2016125989A1 (ko) 2015-02-04 2016-08-11 엘지전자(주) 방송 신호 송수신 장치 및 방법
KR102154532B1 (ko) 2015-02-04 2020-09-10 엘지전자 주식회사 방송 신호 송수신 장치 및 방법
KR102138534B1 (ko) * 2015-02-06 2020-08-11 엘지전자 주식회사 방송 신호 송신 장치, 방송 신호 수신 장치, 방송 신호 송신 방법, 및 방송 신호 수신 방법
WO2016129974A1 (en) 2015-02-13 2016-08-18 Samsung Electronics Co., Ltd. Transmitting apparatus and receiving apparatus and controlling method thereof
KR101777215B1 (ko) 2015-02-13 2017-09-11 삼성전자주식회사 송신 장치, 수신 장치 및 그 제어 방법
WO2016140504A1 (en) * 2015-03-02 2016-09-09 Samsung Electronics Co., Ltd. Transmitter and shortening method thereof
KR102326036B1 (ko) 2015-03-02 2021-11-12 삼성전자주식회사 송신 장치 및 그의 쇼트닝 방법
CN112187287B (zh) 2015-03-02 2023-09-01 三星电子株式会社 发送设备和接收设备
KR102553316B1 (ko) * 2015-03-06 2023-07-10 한국전자통신연구원 레이어드 디비전 멀티플렉싱을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법
KR101889798B1 (ko) 2015-03-24 2018-08-20 엘지전자 주식회사 방송 신호 송수신 장치 및 방법
KR102465856B1 (ko) * 2015-03-27 2022-11-11 한국전자통신연구원 코어 레이어의 피지컬 레이어 파이프들의 경계를 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법
KR102553322B1 (ko) * 2015-04-20 2023-07-10 한국전자통신연구원 레이어드 디비전 멀티플렉싱을 이용한 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법
US9602232B2 (en) 2015-05-19 2017-03-21 Samsung Electronics Co., Ltd. Transmitting apparatus and mapping method thereof
US10313492B2 (en) 2015-05-29 2019-06-04 Samsung Electronics Co., Ltd. Layer one signaling for physical layer pipes (PLPS)
KR102281807B1 (ko) * 2015-05-29 2021-07-26 삼성전자주식회사 송신 장치, 수신 장치 및 그 제어 방법
WO2016194623A1 (ja) * 2015-06-01 2016-12-08 ソニー株式会社 データ処理装置、およびデータ処理方法
WO2017003038A1 (ko) 2015-06-29 2017-01-05 엘지전자(주) 방송 신호 송수신 장치 및 방법
CN111585702B (zh) * 2015-07-01 2023-04-25 韩国电子通信研究院 生成广播信号帧的方法
KR102524210B1 (ko) 2015-07-01 2023-04-24 한국전자통신연구원 복수의 동작 모드들을 지원하는 타임 인터리버에 상응하는 방송 신호 프레임 생성 장치 및 방송 신호 프레임 생성 방법
TWI593240B (zh) * 2016-05-27 2017-07-21 晨星半導體股份有限公司 包含錯誤更正程序之解碼裝置及解碼方法
US9929813B1 (en) * 2017-03-06 2018-03-27 Tyco Electronics Subsea Communications Llc Optical communication system and method using a nonlinear reversible code for probablistic constellation shaping
US10425272B2 (en) * 2017-07-21 2019-09-24 Qualcomm Incorporated Techniques and apparatuses for odd-exponent quadrature amplitude modulation parity bit selection
CN110417813B (zh) * 2019-08-23 2021-08-27 极芯通讯技术(南京)有限公司 出栈网络处理器及网络数据出栈处理方法
CN110808939A (zh) * 2019-10-31 2020-02-18 江苏软仪科技股份有限公司 一种基于kmeans算法的相位跟踪补偿方法
CN111600612B (zh) * 2020-05-11 2023-05-02 中国科学院国家空间科学中心 一种用于leo卫星vcm数传系统的fec编码ip核
US11522635B2 (en) * 2020-07-31 2022-12-06 Fujitsu Limited Device and method for transmitting data by using multilevel coding, and communication system

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100454952B1 (ko) * 1997-07-30 2005-04-06 삼성전자주식회사 적응형채널부호화방법및장치
US6114878A (en) 1998-02-13 2000-09-05 Micron Technology, Inc. Circuit for contact pad isolation
FR2794914B1 (fr) 1999-06-08 2002-03-01 Sagem Systeme parametrable a entrelacement temporel et frequentiel pour la transmission de donnees numeriques entre stations fixes ou mobiles
CA2395222C (en) * 2000-10-21 2008-01-22 Min-Goo Kim Transmitting packet data in mobile communications systems
EP1341332A4 (en) 2000-12-05 2005-03-30 Fujitsu Ltd APPARATUS AND METHOD FOR DATA TRANSMISSION
DE10127346C2 (de) 2001-06-06 2003-07-17 Siemens Ag Datenübertragungssystem auf Multiträgerbasis und Verfahren zum Unterdrücken von Störungen bei einem Datenübertragungssystem auf Multiträgerbasis
US7003703B2 (en) * 2002-06-21 2006-02-21 Sandbridge Technologies, Inc. Method of interleaving/deinterleaving in a communication system
CA2504841C (en) * 2002-11-07 2013-09-03 Nokia Corporation Transport format data transmission
US7548522B2 (en) * 2003-03-27 2009-06-16 Ktfreetel Co., Ltd. Orthogonal frequency division multiplexing wireless communication operable on frequency selective channel, and channel compensation method
KR100918763B1 (ko) * 2003-11-14 2009-09-24 삼성전자주식회사 병렬 연접 저밀도 패리티 검사 부호를 사용하는 채널 부호화/복호 장치 및 방법
KR20060072573A (ko) * 2004-12-23 2006-06-28 엘지전자 주식회사 디지털 멀티미디어 방송 송신기와 수신기
WO2007052995A1 (en) * 2005-11-07 2007-05-10 Electronics And Telecommunications Research Institute Method for using flexible bandwidth in ofdma-based cognitive radio system, base station and subscriber station using the same
US7756004B2 (en) * 2005-12-20 2010-07-13 Samsung Electronics Co., Ltd. Interleaver design with column swap and bit circulation for multiple convolutional encoder MIMO OFDM system
EP2089999B1 (en) 2006-10-03 2019-05-01 ViaSat, Inc. Packet reformatting for downstream links
US8583981B2 (en) * 2006-12-29 2013-11-12 Marvell World Trade Ltd. Concatenated codes for holographic storage
KR100921465B1 (ko) 2007-04-19 2009-10-13 엘지전자 주식회사 디지털 방송 신호 송수신기 및 그 제어 방법
PL2204002T3 (pl) * 2007-10-30 2013-08-30 Sony Corp Urządzenie i sposób przetwarzania danych
US8248910B2 (en) * 2008-01-29 2012-08-21 Nokia Corporation Physical layer and data link layer signalling in digital video broadcast preamble symbols
US7667628B2 (en) * 2008-06-23 2010-02-23 Fraunhofer-Gesellschaft Zur Foerderung Der Angewandten Forschung E.V. Interleaver for scrambling and information word
CN102265519B (zh) * 2009-01-09 2014-08-27 Lg电子株式会社 用于发送和接收信号的装置以及用于发送和接收信号的方法

Also Published As

Publication number Publication date
DK2385638T3 (da) 2013-11-18
EP2385638A3 (en) 2012-03-14
EP2375599A1 (en) 2011-10-12
EP2207283B1 (en) 2011-08-10
ES2393033T3 (es) 2012-12-17
PT2385638E (pt) 2013-11-21
DK2207283T3 (da) 2011-12-05
EP2385638A2 (en) 2011-11-09
ES2436081T3 (es) 2013-12-26
PT2207283E (pt) 2011-11-21
ES2371538T3 (es) 2012-01-04
CN102265519B (zh) 2014-08-27
EP2375599B1 (en) 2012-06-20
DK2375599T3 (da) 2012-09-24
US9647795B2 (en) 2017-05-09
PL2375599T3 (pl) 2012-12-31
US8644406B2 (en) 2014-02-04
PL2207283T3 (pl) 2011-12-30
SI2207283T1 (sl) 2011-12-30
US10116416B2 (en) 2018-10-30
US20170214490A1 (en) 2017-07-27
HRP20120720T1 (en) 2012-10-31
EP2385638B1 (en) 2013-08-21
ATE520214T1 (de) 2011-08-15
EP2207283A1 (en) 2010-07-14
CN102265519A (zh) 2011-11-30
SI2375599T1 (sl) 2012-11-30
US20140105328A1 (en) 2014-04-17
PL2385638T3 (pl) 2014-01-31
HRP20131074T1 (hr) 2013-12-20
US20110305300A1 (en) 2011-12-15
SI2385638T1 (sl) 2014-02-28
WO2010079868A1 (en) 2010-07-15

Similar Documents

Publication Publication Date Title
PT2375599E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
EP2432184B1 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
PT2211493E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
EP2503724B1 (en) Apparatus and method for transmitting and receiving a broadcast signal
PT2222007E (pt) Dispositivo e processo para a transmissão e recepção de um sinal de radiodifusão
PT2219336E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT2219313E (pt) Dispositivo para a transmissão e recepção de um sinal e método para a transmissão e recepção de um sinal
PT2211514E (pt) Aparelho para transmissão e recepção de um sinal e processo para transmissão e recepção de um sinal
EP2216926A1 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
PT2200196E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT2207295E (pt) ¿aparelho para transmissão e recepção de um sinal e método para transmissão e recepção de um sinal
PT2254298E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
EP2385669A2 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal
PT2381598E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
PT2197135E (pt) Dispositivo para a transmissão e recepção de um sinal e processo para a transmissão e recepção de um sinal
EP2624515B1 (en) Apparatus for transmitting and receiving a signal and method of transmitting and receiving a signal