PL97673B2 - - Google Patents

Download PDF

Info

Publication number
PL97673B2
PL97673B2 PL188646A PL18864676A PL97673B2 PL 97673 B2 PL97673 B2 PL 97673B2 PL 188646 A PL188646 A PL 188646A PL 18864676 A PL18864676 A PL 18864676A PL 97673 B2 PL97673 B2 PL 97673B2
Authority
PL
Poland
Prior art keywords
dynamic memory
outputs
dynamic
coincidence
code string
Prior art date
Application number
PL188646A
Other languages
English (en)
Other versions
PL97673B1 (pl
Inventor
Dziech Andrzej
Original Assignee
Politechnika Swietokrzyska
Filing date
Publication date
Application filed by Politechnika Swietokrzyska filed Critical Politechnika Swietokrzyska
Priority to PL18864676A priority Critical patent/PL97673B1/pl
Priority claimed from PL18864676A external-priority patent/PL97673B1/pl
Publication of PL97673B1 publication Critical patent/PL97673B1/pl
Publication of PL97673B2 publication Critical patent/PL97673B2/pl

Links

Description

Przedmiotem wynalazku jest uklad dekodujacy przeznaczony do dekodowania przesylanych szeregowo ciagów kodowych binarnych, pozycyjno-impulsowych, majacy zastosowanie w systemach sterowania cyfrowego.
Budowa dotychczas znanych ukladów dekodujacych opiera sie o zastosowanie takich ukladów, jak: roz¬ dzielacz, bramki logiczne AND, pamiec statyczna dekodera, uklad deszyfrujacy. Konieczne sa równiez uklady uzupelniajace dla odczytu informacji, jak równiez uklady zerowania.
Znane uklady sa zlozone co w dalszej konsekwencji prowadzi do zmniejszenia niezawodnosci pracy syste¬ mu przesylania informacji.
Celem wynalazku jest opracowanie prostego ukladu dekodujacego spelniajacego wszystkie funkcje realizo¬ wane przez istniejace uklady dekodujace o rozbudowanej strukturze. Cel ten zostal osiagniety przez zastosowa¬ nie dwóch identycznych pamieci dynamicznych, polaczonych ukladem negacji. Odpowiednie wyjscia obu ukla¬ dów pamieci dynamicznej sa polaczone z odpowiednimi wejsciami kazdego ukladu koincydencji. Liczba wyjsc jest równa liczbie jedynek i zer w ciagu kodowym.
Jako pamiec dynamiczna mozna stosowac analogowe linie opózniajace, lub z uwagi na niezawodnosc dzialania i prostote realizacji cyfrowe rejestry przesuwajace.
Uklad wedlug wynalazku jest prostym ukladem, realizuje wszystkie funkcje ukladów dekodujacych o roz¬ budowanej strukturze. Przy zastosowaniu jako pamieci dynamicznej analogowych linii opózniajacych stwarza on ponadto mozliwosc wyeliminowania w systemach przesylania informacji cyfrowych ukladu synchronizacji.
Przedmiot wynalazku jest pokazany w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat ukladu dekodujacego z pamiecia dynamiczna, fig. 2 schemat ukladu wedlug wynalazku dla przypadku czterowyjsciowych ukladów pamieci dynamicznej (dla ciagu kodowego przedstawionego w tabeli — fig. 3), fig. 3 — tabele z ciagiem kodowym.
W ukladzie wedlug wynalazku czas opóznienia miedzy kolejnymi wyjsciami pamieci dynamicznej PD i pamieci dynamicznej PD' powinien byc równy ustalonemu odstepowi na osi czasu miedzy dwoma kolejnymi symbolami w przesylanych ciagach kodowych. Uklad negacji realizuje funkcje zamiany okreslonego symbolu2 97 673 binarnego (0,1) na jego wejsciu, na symbol przeciwny, tj. zero zamienia w jedynke lub jedynke zamienia w zero.
Z wyjscia ukladu negacji na wejscie pamieci dynamicznej PD' podawany jest ciag kodowy bedacy dopelnieniem odbieranego ciagu kodowego; na przyklad: jezeli odbiera sie 1010 to na wejsciu pamieci dynamicznej PD' otrzymuje sie ciag 0101.
Istota dekodowania polega na koincydencji jedynek (impulsów) z odpowiednich wyjsc pamieci dynamicz¬ nych PD i PD' i zarejestrowaniu odbioru okreslonego ciagu kodowego. Jezeli kolejne symbole w dekodowanym ciagu kodowym oznaczy sie numerami n, (n-1), (n-2) ... 2, 1, a wyjscia z pamieci dynamicznej PD oznaczy sie numerami 1, 2 ... (n-2), (n-1), n i z pamieci dynamicznej PD' oznaczy sie 1', 2'... (n-2)', (n-1)', n\ to wejscia ukladu koincydencji laczy sie z tymi wyjsciami pamieci dynamicznej PD, które odpowiadaja numerami jedynek w ciagu kodowym.
Natomiast pozostale wejscia ukladu koincydencji laczy sie z wyjsciami pamieci dynamicznej PD' odpowia¬ dajacymi numerom zer w ciagu kodowym. Powyzsze postepowanie powtarza sie dla kazdego ciagu kodowego.
Przykladowo. Numerujac poszczególne pozycje (symbole) w ciagu kodowym tak, jak to przedstawiono w tabeli na rysunku fig. 3 i rozpatrujac ciag kodowy oznaczony nr 1, po odebraniu danego ciagu w kolejnosci 1100, na wyjsciach 3 i 4 pamieci dynamicznej PD otrzyma sie impulsy (jedynki). Jednoczesnie impulsy pojawia sie na wyjsciach IM 2* pamieci dynamicznej PD'. Koincydencja impulsów z wyjsc 1, 2, 3', 4', jest potwierdzeniem odbioru drugiego ciagu kodowego, jak pokazano na rysunku fig. 2 itd. Poniewaz symbole ciagu kodowego w obu pamieciach dynamicznych sa przesuwane wprawo, to po pewnym czasie pamiec dynamiczna PD i pamiec dynamiczna PD* osiagna stan zerowy.

Claims (4)

Zastrzezenia patentowe
1. Uklad dekodujacy z pamiecia dynamiczna, znamienny tym, ze zawiera dwa identyczne uklady pamieci dynamicznej (PD i PD') polaczone za pomoca ukladu negacji (UN), przy czym odpowiednie wyjscia obu ukladów pamieci dynamicznej (PD i PD') sa polaczone z odpowiednimi wejsciami kazdego ukladu koincydencji.
2. Uklad wedlug zastrz. 1,znamienny t y m, ze liczba wyjsc obu ukladów pamieci dynamicznej (PD i PD') jest równa liczbie jedynek i zer w ciagu kodowym.
3. Uklad wedlug zastrz. 1,znamienny t y m, ze uklad pamieci dynamicznej (PD) i uklad pamieci dynamicznej (PD') stanowia analogowe linie opózniajace.
4. Uklad wedlug zastrz. 1, z n a m i e n n y t y m, ze uklad pamieci dynamicznej (PD), i uklad pamieci dynamicznej (PD') stanowia cyfrowe rejestry przesuwajace. Cfqg frodoL/y W 0/ UN PD 11111 PD' 11111 /' Z' 3' ¥ S' ANDk fiS. i97 673 UM A PD PD' t \r fl3- ! y z i 3 1 * 5 6 4 / £7 i a 0 i 3 i 0 0 i i 0 z 0 i i 0 / 0 /] 0 { 0 i Q i rTT\AND, E^TVND* rfy^/Wj Cr mv-, ANds f\ML. fis-5
PL18864676A 1976-04-08 1976-04-08 Uklad dekodujacy z pamiecia dynamiczna PL97673B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL18864676A PL97673B1 (pl) 1976-04-08 1976-04-08 Uklad dekodujacy z pamiecia dynamiczna

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL18864676A PL97673B1 (pl) 1976-04-08 1976-04-08 Uklad dekodujacy z pamiecia dynamiczna

Publications (2)

Publication Number Publication Date
PL97673B1 PL97673B1 (pl) 1978-03-30
PL97673B2 true PL97673B2 (pl) 1978-03-31

Family

ID=19976344

Family Applications (1)

Application Number Title Priority Date Filing Date
PL18864676A PL97673B1 (pl) 1976-04-08 1976-04-08 Uklad dekodujacy z pamiecia dynamiczna

Country Status (1)

Country Link
PL (1) PL97673B1 (pl)

Similar Documents

Publication Publication Date Title
EP0631391B1 (en) Decoded counter with error check and self-correction
US4745626A (en) Decoder
DK163776B (da) Fremgangsmaade og kobling til at skoenne sande data ud fra forvraengede digitale datasignaler
US4325129A (en) Non-linear logic module for increasing complexity of bit sequences
PL97673B2 (pl)
KR930018871A (ko) 러닝디스패러티 측정을 수행하는 방법 및 회로
EP0348074B1 (en) PCM communication system
IE46668B1 (en) A device for detecting errors ina digital transmission system
KR200155054Y1 (ko) 카운터 회로
SU1374434A1 (ru) Устройство дл декодировани двоичных кодов при многократном повторении сообщени
SU1077050A1 (ru) Устройство дл мажоритарного декодировани двоичных кодов
SU1051709A1 (ru) Устройство дл декодировани двоичных кодов Хемминга
SU1088118A1 (ru) Устройство дл декодировани циклических линейных кодов
IE47297B1 (en) Binary data transmission method and corresponding decoding devices
SU1411993A1 (ru) Устройство дл определени логарифмического коэффициента ошибок дискретного канала св зи
SU1531227A1 (ru) Устройство дл исправлени ошибок кодов Боуза-Чоудхури-Хоквингема
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU1109932A1 (ru) Устройство дл передачи и приема псевдослучайных сигналов
SU945988A1 (ru) Устройство дл мажоритарного декодировани двоичных кодов
SU1037234A1 (ru) Устройство дл ввода информации
SU1338093A1 (ru) Устройство слежени за задержкой кодовой последовательности
SU1162044A1 (ru) Преобразователь кода в частоту импульсов
SU530466A1 (ru) Реверсивный счетчик импульсов
SU418971A1 (pl)
SU1424001A1 (ru) Устройство дл обмена информацией