LU82660A1 - Dispositif de partage temporel de l'acces a une memoire principale connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques - Google Patents

Dispositif de partage temporel de l'acces a une memoire principale connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques Download PDF

Info

Publication number
LU82660A1
LU82660A1 LU82660A LU82660A LU82660A1 LU 82660 A1 LU82660 A1 LU 82660A1 LU 82660 A LU82660 A LU 82660A LU 82660 A LU82660 A LU 82660A LU 82660 A1 LU82660 A1 LU 82660A1
Authority
LU
Luxembourg
Prior art keywords
bus
computers
peripheral
computer
access
Prior art date
Application number
LU82660A
Other languages
English (en)
Inventor
J Garnier
Original Assignee
Jeumont Schneider
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jeumont Schneider filed Critical Jeumont Schneider
Publication of LU82660A1 publication Critical patent/LU82660A1/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • G06F13/366Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control using a centralised polling arbiter

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Multi Processors (AREA)
  • Small-Scale Networks (AREA)
  • Computer And Data Communications (AREA)

Description

i> ' ê DISPOSITIF DE PARTAGE TEMPOREL DE L'ACCES A UNE MEMOIRE PRINCIPALE CONNECTEE A UN BUS UNIQUE ENTRE UN CALCULATEUR CENTRAL ET TME PLURALITE DE CALCULATEURS PERIPHERIQUES.
La présente invention concerne un dispositif de partage temporel de l'accès à une mémoire principale connectée à un bus unique entre un calculateur central et une pluralité de calculateurs périphériques.
5 Un tel dispositif est particulièrement utile dans les installations incluant plusieurs calculateurs périphériques rapides, notamment de transmission de données, où, dans le but de décharger le calculateur * central de commande à programme enregistré, il est 10 mis en oeuvre une pluralité d'unités d'échange périphériques comportant chacune un calculateur programmé de faible capacité effectuant toutes les fonctions élémentaires à un niveau local.
Toutefois ces calculateurs périphériques doivent 15 avoir de temps en temps, accès à une mémoire principale, par exemple pour un échange d'informations avec le calculateur central.
Cette mémoire principale est alors connectée à un bus unique et un dispositif de partage temporel de 20 l'accès à cette mémoire est requis.
Toutefois de tels dispositifs sont généralement complexes, coûteux et lents. Le but de la présente invention est d'obvier à ces inconvénients.
Le dispositif selon l'invention est caractérisé 25 en ce qu'il comporte un circuit de scrutation permettant de déceler le calculateur périphérique qui a demandé d'être connecté au bus unique pour avoir accès à la mémoire principale, et tin circuit de décision accordant l'autorisation au calculateur périphérique 30 qui a demandé l'accès à la mémoire principale de se connecter au bus unique lorsque l'accès au bus est libre et donnant l’ordre à tous les autres calculateurs de se déconnecter du bus.
Λ 2 •e *
Le circuit de scrutation est relié de façon bidirectionnelle aux différents calculateurs périphériques ainsi qu'au circuit de décision, ce dernier, étant également relié de façon bidirectionnelle aux 5 différents calculateurs périphériques et au calcula-teur central.
La présente invention sera mieux comprise et d'autres buts, caractéristiques et avantages, apparaîtront plus clairement à la lecture de la descrip-10 tion qui suit d'un mode de réalisation de l'invention, à laquelle un dessin est annexé.
La figure 1 représente schématiquement le dispo-. sitif selon l'invention et ses liaisons avec les dif férents calculateurs de l'installation, et 15 La figure 2 représente schématiquement et partiel lement le mode préféré de réalisation d'un tel dispositif.
En référence maintenant à la figure 1, un calculateur central 1 est connecté à une mémoire principale 2 20 par l'intermédiaire d’un bus de transmission 3· Des calculateurs périphériques 4l, 42, 43 ·♦· peuvent également être connectés au bus 3· . Sur la figure, seuls trois calculateurs périphé riques ont été représentés, mais il est bien évident 25 que le nombre de ces calculateurs périphériques peut être différent de trois. En téléphonie par exemple, à cause des normes admises, le nombre de ces calculateurs périphériques est inférieur ou égal à seize.
Les différents calculateurs fonctionnent en mode 30 asynchrone mais il est toutefois possible de les synchroniser par l'adjonction d'une horloge commune.
Normalement, seul le calculateur central 1 a accès en permanence à la mémoire 2 par l'intermédiaire du bus de transmission 3j les calculateurs 35 périphériques 4l, 42, 43 ··· étant déconnectés du bus 3· 3 r < *
Cependant lorsque l'un d’eux a besoin d'avoir accès à une mémoire importante, par exemple pour un échange d'informations avec un autre calculateur, l'autorisation doit être demandée au dispositif 5 de partage • 5 temporel du bus 3 pour que ce calculateur périphérique puisse se connecter au bus en évitant tout brouillage de l'information circulant sur le bus.
Dans ce but, le dispositif 5 comporte tin circuit de scrutation 6 relié de façon bidirectionnelle aux 10 différents calculateurs périphériques 4l, 42, 4:3.. · de manière, d'une part, à déceler une demande d'accès éventuelle émise par 1'undî.eux et, d'autre part, à déterminer l'adresse du calculateur périphérique 11 ayant émise.
15 L'adresse est alors transmise aux différents calculateurs périphériques 4:1, 42, 43 ··· et l'information de demande d'accès au bus 3 au· circuit de décision 7 qui reçoit également une information sur l'état d'occupation ou de non-occupation du bus 3 20 par l'intermédiaire de sa liaison bidirectionnelle avec les calculateurs périphériques, et l'autorisation d'accorder le bus 3 à un calculateur périphérique de la part du calculateur central 1 lorsque ce dernier peut être déconnecté du bus 3 sans interrompre une 25 séquence de transmission en cours avec la mémoire 2.
Lorsque le circuit de scrutation 6 a décelé la demande émise par exemple par le calculateur 42 d'être connecté au bus 3» le circuit de décision 7 vérifie auprès des différents calculateurs périphériques que 30 le bus est libre et, si le calculateur central 1 n'a pas besoin de la mémoire 2, il accorde l'autorisation au calculateur 42 de se connecter au bus 3 et donne l'ordre à tous les autres calculateurs de se déconnecter du bus s'ils ne le sont pas déjà.
4 r· 4
Le circuit de scrutation 6 continue alors ses fonctions et, lorsque la fin de l’occupation du bus 3 par le calculateur périphérique 42 sera détectée, le calculateur central 1 aura à nouveau accès à la mémoire 2 5 par l’intermédiaire du bus 3* s Comme on peut le constater, le cycle d’accès à la mémoire 2 est asynchrone, et seuls certains signaux de service doivent être synchronisés pour des raisons de compatibilité entre les différents calcu-10 lateurs.
La transmission d'un message d'un calculateur à un autre est obtenue à l'aide d’un cycle d’écriture ’ dans la mémoire 2 effectué par le calculateur émetteur, suivi d'un cycle‘de lecture de la mémoire 2 effectué 15 par le calculateur-récepteur *, les jonctions requises pour informer le calculateur-récepteur qu'il doit effectuer un cycle de lecture de la mémoire 2 n'ont pas été représentées sur la figure puisqu'elles ne font pas partie de l’invention.
20 Un mode préféré de réalisation du dispositif 5 a été représenté partiellement figure -2 sur laquelle les éléments communs au schéma de la figure 1 sont désignés par les mêmes références.
Le circuit de scrutation 6 inclut essentiellement 25 un compteur cyclique 6l, un multiplexeur 62, et une bascule 63.
Le multiplexeur 62 a ses entrées,connectées aux différents calculateurs périphériques 4l, 42, 43 ···; il est commandé à l’aide du compteur cyclique 6l dont 30 le cycle dépend du nombre de calculateurs périphériques pouvant être connectés au bus 3«Dans un exemple de réalisation, le temps de connexion du multiplexeur à chaque ligne d'entrée est égal à 200 nano-secondes.
9 5 r
Lorsque la demande émise par l'un des calculateurs périphériques 41, 42, 43 ... d'être connecté au bus est décelée, la bascule 63 change d'état et bloque le compteur cyclique 6l sur l'adresse du 3 calculateur périphérique ayant émis la demande.
Le circuit de décision 7 reçoit alors l'information par l'intermédiaire de la bascule 63. L'autorisation de se connecter au bus est alors donnée sous forme d'un signal simple dès que le bus est li-10 bre au calculateur indiqué par le “compteur cyclique 6l du circuit scrutation 6.
Dès que l'autorisation est donnée, la bascule 63 est remise en l'état initial et le compteur cyclique 6l est remis en service.
15 Bien que seul un mode de réalisation ait été décrit, il est évident que toute modification apportée par l'Homme de l'Art dans l'esprit de l'invention ne sortirait pas du cadre de la présente invention.
Par exemple, à certains calculateurs peut être 20 attribuée une priorité d'accès au bus 3 par une simple modification apportée au circuit de scrutation 6. De même, un circuit de surveillance peut être ajouté pour limiter le temps d'accès à la mémoire principale allouée à chaque calculateur périphérique.

Claims (2)

6 * β
1. Dispositif de partage temporel de l'accès à une rné- ' moire principale connectée à un bus unique entre un cal culateur central prioritaire et une pluralité de calculateurs périphériques, lesdits calculateurs étant tous pro- 5 grammés, caractérisé en ce qu'il comporte un circuit de scrutation (6) permettant de déceler le calculateur périphérique (41,42,43·..) ayant demandé à être connecté au dit bus unique (3) pour avoir accès à ladite mémoire principale (2), et un circuit de décision (7) accordant l'au-10 torisation au calculateur périphérique qui l'a demandé, * de se connecter audit bus lorsque l'accès est libre et donnant l'ordre à tous les autres calculateurs de se déconnecter dudit bus, ledit circuit de scrutation (6) étant relié de façon bidirectionnelle aux différents cal-15 culateurs périphériques (41,42,43 ···) et audit circuit de décision (7) qui est également relié de façon bidirectionnelle aux différents calculateurs périphériques (41,42, 43«··) et au calculateur central (l).
2. Dispositif selon la revendication 1, caractérisé en 20 ce que ledit circuit de scrutation (6) inclut un compteur cyclique (6l), un multiplexeur (62) et une bascule (63), ledit multiplexeur (62) commandé par ledit compteur cyclique (6l) dont le cycle dépend du nombre desdits calculateurs (41,42,43) pouvant être connectés audit bus (3) 25 ayant ses entrées connectées aux dits calculateurs périphériques (41,42,43...), et sa sortie reliée à l'entrée de ladite bascule (63), de manière à arrêter ledit compteur cyclique(6l) sur l'adresse du calculateur périphérique ayant demandé à être connecté au dit bus (3)> » 7 ç « ς la sortie de la dite bascule (63) étant connectée à 1'entrée du dit circuit de décision (7) dont une sortie est connectée d'une part à une entrée -de la dite bascule (63) de manière à remettre cette dernière en 5 son état initial et, d'autre part, à la borne de commande du dit compteur cyclique (61) de manière à remettre ce dernier en service dès que l'autorisation de se connecter au dit bus (3) a été accordée par le dit circuit de décision (7)· 9 ,
LU82660A 1979-07-30 1980-07-28 Dispositif de partage temporel de l'acces a une memoire principale connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques LU82660A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR7919505A FR2462745B1 (fr) 1979-07-30 1979-07-30 Dispositif de partage temporel de l'acces a une memoire connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques
FR7919505 1979-07-30

Publications (1)

Publication Number Publication Date
LU82660A1 true LU82660A1 (fr) 1980-10-24

Family

ID=9228411

Family Applications (1)

Application Number Title Priority Date Filing Date
LU82660A LU82660A1 (fr) 1979-07-30 1980-07-28 Dispositif de partage temporel de l'acces a une memoire principale connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques

Country Status (25)

Country Link
US (1) US4611275A (fr)
JP (1) JPS56500946A (fr)
AR (1) AR228432A1 (fr)
AT (1) AT385605B (fr)
AU (1) AU544135B2 (fr)
BE (1) BE884502A (fr)
BR (1) BR8008770A (fr)
CA (1) CA1172769A (fr)
CH (1) CH640646A5 (fr)
DD (1) DD152436A5 (fr)
DE (1) DE3049774T1 (fr)
ES (1) ES8104879A1 (fr)
FR (1) FR2462745B1 (fr)
GB (1) GB2070826B (fr)
HK (1) HK2685A (fr)
IT (1) IT1129026B (fr)
LU (1) LU82660A1 (fr)
MA (1) MA18914A1 (fr)
MX (1) MX147199A (fr)
NL (1) NL8020243A (fr)
OA (1) OA06591A (fr)
SE (1) SE442352B (fr)
SG (1) SG55084G (fr)
WO (1) WO1981000468A1 (fr)
ZA (1) ZA804217B (fr)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4574350A (en) * 1982-05-19 1986-03-04 At&T Bell Laboratories Shared resource locking apparatus
GB2123189B (en) * 1982-06-05 1987-06-10 British Aerospace Communication between computers
GB2170624B (en) * 1982-06-05 1987-06-10 British Aerospace Communication between computers
US4484273A (en) * 1982-09-03 1984-11-20 Sequoia Systems, Inc. Modular computer system
US4831358A (en) * 1982-12-21 1989-05-16 Texas Instruments Incorporated Communications system employing control line minimization
US4868742A (en) * 1984-06-20 1989-09-19 Convex Computer Corporation Input/output bus for system which generates a new header parcel when an interrupted data block transfer between a computer and peripherals is resumed
JPS61166668A (ja) * 1985-01-19 1986-07-28 Panafacom Ltd 多重プロセツサ制御方式
US4875158A (en) * 1985-08-14 1989-10-17 Apple Computer, Inc. Method for requesting service by a device which generates a service request signal successively until it is serviced
US4918598A (en) * 1985-08-14 1990-04-17 Apple Computer, Inc. Method for selectively activating and deactivating devices having same first address and different extended addresses
US4912627A (en) * 1985-08-14 1990-03-27 Apple Computer, Inc. Method for storing a second number as a command address of a first peripheral device and a third number as a command address of a second peripheral device
US4910655A (en) * 1985-08-14 1990-03-20 Apple Computer, Inc. Apparatus for transferring signals and data under the control of a host computer
JP2749819B2 (ja) * 1987-10-26 1998-05-13 松下電工株式会社 共有メモリ制御方式
US5293493A (en) * 1989-10-27 1994-03-08 International Business Machines Corporation Preemption control for central processor with cache
FR2654531A1 (fr) * 1989-11-13 1991-05-17 Diatech France Sarl Dispositif d'interconnection sur le meme bus de plusieurs microprocesseurs 16 bits.
FR2664772A1 (fr) * 1990-07-13 1992-01-17 Thomson Csf Reseau local d'intercommunication de modules de traitement de donnees.
SE9203016L (sv) * 1992-10-14 1994-04-15 Ericsson Telefon Ab L M Signalbehandlingssystem med delat dataminne
JP3615409B2 (ja) * 1999-01-29 2005-02-02 沖電気工業株式会社 パケット通信装置
US6374319B1 (en) 1999-06-22 2002-04-16 Philips Electronics North America Corporation Flag-controlled arbitration of requesting agents
US6675268B1 (en) * 2000-12-11 2004-01-06 Lsi Logic Corporation Method and apparatus for handling transfers of data volumes between controllers in a storage environment having multiple paths to the data volumes
CN100354849C (zh) * 2004-05-14 2007-12-12 凌阳科技股份有限公司 加强型可扩充分时总线架构

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB904334A (en) * 1959-02-04 1962-08-29 Int Computers & Tabulators Ltd Improvements in or relating to data handling equipment
US3289168A (en) * 1962-07-31 1966-11-29 Ibm Interrupt control system
US3629854A (en) * 1969-07-22 1971-12-21 Burroughs Corp Modular multiprocessor system with recirculating priority
FR2273317B1 (fr) * 1974-05-28 1976-10-15 Philips Electrologica
US3959775A (en) * 1974-08-05 1976-05-25 Gte Automatic Electric Laboratories Incorporated Multiprocessing system implemented with microprocessors
NL7411989A (nl) * 1974-09-10 1976-03-12 Philips Nv Computersysteem met busstruktuur.
US4034347A (en) * 1975-08-08 1977-07-05 Bell Telephone Laboratories, Incorporated Method and apparatus for controlling a multiprocessor system
JPS5837585B2 (ja) * 1975-09-30 1983-08-17 株式会社東芝 ケイサンキソウチ
DE2546202A1 (de) * 1975-10-15 1977-04-28 Siemens Ag Rechnersystem aus mehreren miteinander verbundenen und zusammenwirkenden einzelrechnern und verfahren zum betrieb des rechnersystems
JPS5812611B2 (ja) * 1975-10-15 1983-03-09 株式会社東芝 デ−タテンソウセイギヨホウシキ
JPS5296836A (en) * 1976-02-10 1977-08-15 Toshiba Corp Multiplex data processing system
US4104720A (en) * 1976-11-29 1978-08-01 Data General Corporation CPU/Parallel processor interface with microcode extension
US4128876A (en) * 1977-04-28 1978-12-05 International Business Machines Corporation Synchronous microcode generated interface for system of microcoded data processors

Also Published As

Publication number Publication date
DD152436A5 (de) 1981-11-25
CA1172769A (fr) 1984-08-14
HK2685A (en) 1985-01-18
AR228432A1 (es) 1983-03-15
CH640646A5 (fr) 1984-01-13
OA06591A (fr) 1981-08-31
ES493412A0 (es) 1981-05-16
BR8008770A (pt) 1981-05-26
DE3049774T1 (de) 1982-02-25
AT385605B (de) 1988-04-25
AU6057580A (en) 1981-03-03
FR2462745A1 (fr) 1981-02-13
US4611275A (en) 1986-09-09
AU544135B2 (en) 1985-05-16
ATA907980A (de) 1987-09-15
SE442352B (sv) 1985-12-16
DE3049774C2 (fr) 1988-09-01
JPS56500946A (fr) 1981-07-09
IT1129026B (it) 1986-06-04
GB2070826A (en) 1981-09-09
MA18914A1 (fr) 1981-04-01
WO1981000468A1 (fr) 1981-02-19
FR2462745B1 (fr) 1986-01-03
SE8101979L (sv) 1981-03-27
SG55084G (en) 1985-03-08
BE884502A (fr) 1980-11-17
ES8104879A1 (es) 1981-05-16
MX147199A (es) 1982-10-20
IT8049247A0 (it) 1980-07-15
NL8020243A (nl) 1981-06-16
GB2070826B (en) 1984-05-16
ZA804217B (en) 1981-07-29

Similar Documents

Publication Publication Date Title
LU82660A1 (fr) Dispositif de partage temporel de l&#39;acces a une memoire principale connectee a un bus unique entre un calculateur central et une pluralite de calculateurs peripheriques
FR2528195A1 (fr) Systeme de communication entre ordinateurs
CA1169575A (fr) Systeme de transmission rapide de messages entre calculateurs
EP0063071B1 (fr) Procédé et dispositif de transmission de données numériques
EP0267114B1 (fr) Circuit intégré pour la mémorisation et le traitement d&#39;informations de manière confidentielle comportant un dispositif anti-fraude
FR2634919A1 (fr) Interface de bus pour microprocesseur
EP0166062B1 (fr) Dispositif d&#39;arbitrage d&#39;accès à une ressource partagée
EP0012664A1 (fr) Dispositif de détection automatique de la capacité de mémoire d&#39;un système de traitement ou de transmission de l&#39;information
EP0107998B1 (fr) Autocommutateur électronique temporel numérique MIC à architecture décentralisée
FR2644260A1 (fr) Dispositif de commande d&#39;acces en memoire pouvant proceder a une commande simple
FR2602601A1 (fr) Systeme d&#39;initialisation de memoires
WO2002052389A2 (fr) Methode anti-clonage d&#39;un module de securite
FR2717921A1 (fr) Dispositif de gestion de conflit d&#39;accès entre un CPU et des mémoires.
CH631018A5 (en) Data processing installation
EP0344052B1 (fr) Mémoire modulaire
FR2742894A1 (fr) Systeme d&#39;echange d&#39;informations entre plusieurs operateurs
EP0100712B1 (fr) Système de détection de codes d&#39;arrêt programmables dans un transfert de données intervenant entre une mémoire locale d&#39;un microprocesseur et un périphérique, dans un ensemble processeur utilisant un circuit d&#39;accès direct à la mémoire locale
FR2487549A1 (fr) Disposition de circuit pour le transfert rapide de donnees entre la memoire d&#39;un ordinateur electronique et les unites d&#39;interface des peripheriques qui sont connectees a ce dernier
FR2657979A1 (fr) Coupleur de bus serie.
FR2574960A1 (fr) Module d&#39;echanges de donnees entre des processeurs de traitement relies a ce module par un bus global et une unite peripherique reliee a ce module
EP0098200A1 (fr) Procédé d&#39;échange, de chargement et de consultation d&#39;informations et circuit de commutation entre un terminal et une banque d&#39;informations
EP1125259A1 (fr) Dispositif et procede pour la securisation d&#39;un circuit integre
FR2579343A1 (fr) Appareil et procede pour utiliser une unite auxiliaire de memoire de donnees dans un systeme de traitement de donnees comportant des unites distinctes de memoire de programme et de memoire de donnees
FR2534043A1 (fr) Systeme d&#39;affichage graphique d&#39;ordinateur de haute resolution
FR2733066A1 (fr) Dispositif de controle de memoire cache