KR970705811A - 디스플레이 장치 (display architecture) - Google Patents

디스플레이 장치 (display architecture)

Info

Publication number
KR970705811A
KR970705811A KR1019970701332A KR19970701332A KR970705811A KR 970705811 A KR970705811 A KR 970705811A KR 1019970701332 A KR1019970701332 A KR 1019970701332A KR 19970701332 A KR19970701332 A KR 19970701332A KR 970705811 A KR970705811 A KR 970705811A
Authority
KR
South Korea
Prior art keywords
signal
data
electrode
sampled
data signal
Prior art date
Application number
KR1019970701332A
Other languages
English (en)
Other versions
KR100367162B1 (ko
Inventor
제임스 하롤드 아더톤
Original Assignee
커티스 알. 칼슨
사르노프 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 커티스 알. 칼슨, 사르노프 코포레이션 filed Critical 커티스 알. 칼슨
Publication of KR970705811A publication Critical patent/KR970705811A/ko
Application granted granted Critical
Publication of KR100367162B1 publication Critical patent/KR100367162B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

LCD(4)용 데이터 구동기 회로(3)는 데이터 채널로부터 제1데이터 라인(PDATA) 및 제2데이터 라인(PDATA′)에 대이터를 신호를 전송하는 스위칭 수단(210,202)과; 각각의 제1 및 제2주기동안 제1 밍 제2샘플링 데이터 신호를 발생 및 기억시키기 위해 상기 제1데이터 라인(PDATA)과 상기 제2데이터 라인(PDATA′)으로 부터 데이터 신호를 선택적으로 샘플링하는 샘플회로(2)를 포함하며, 제2시간주기동안의 제1샘플링된 데이터신호와 제1시간주기동안의 제2샘플링된 데이타 신호를 샘플 회로(2)로부터 검색하고상기 제1샘플링된 데이터 신호 및 상기 제2샘플링된 데이터 신호중 한 신호에 대응하는 구동펄스를 상기 디스플레이(4)에 전송한다.

Description

디스플레이 장치(DISPLAY ARCHITECTURE)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예를 포함하는 LCD의 블럭도, 제2도는 트랜지스터 레벨에서 함께 합병된 제1도의 디멀티플레서 및 샘플/홀드 회로도, 제3도는 제2도에 도시된 합병된 디멀티플렉서 및 샘플/홀드 회로에 타이밍 신호를 공급하기에 적합한 데이터 스캐닝 타이밍 회로의 논리회로도.

Claims (21)

  1. 디스플레이용 데이터 구동기에 있어서, 데이터 채널로부터 제1데이터 라인 및 제2데이터 라인에 데이터 신호를 공급하는 수단과; (1) 제1시간주기동안 제1샘플링된 데이터 신호를 발생 및 기억시키기 위해 상기 제1 데이터 라인과 (2) 제2시간주기동안 제2샘플링된 신호를 발생 및 기억시키기 위해 상기 제2데이터 라인으로부터 데이터 신호를 선택적으로 샘플링하는 샘플수단과; 샘플링 수단으로부터 제2시간주기동안의 상기 제1샘플링된 데이터 신호 및 제1시간주기동안의 제2샘플링된 데이터 신호를 검색하고 상기 제1샘플링된 데이터 신호 및 상기 제2샘플링된 데이터 신호중 한 신호에 대응하는 구동펄스를 상기 디스플레이에 전송하는 데이터 구동기 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  2. 제1항에 있어서, 상기 데이터 구동기 수단은 제1전극 및 제2전극사이에 도전경로를 가진 스위칭 수단을 가지며 상기 도전경로를 조절하기 위해 제어신호를 수신하는 제3전극을 가지는 스위칭 수단과, 상기 제1전극 및 램프신호가 상기 제1전극에 공급될 때 동일한 상태를 유지하는 상기 제3전극사이에 전압을 공급하는 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  3. 제2항에 있어서, 도전경로를 차단시키기 위해 상기 제3전극에 제1제어신호를 일시적으로 공급하는 수단과; 램프신호가 상기 제1전극에 공급되는 시간에 제3전극이 부동하도록 상기 제3전극에 고임피던스를 제공하는 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  4. 제4항에 있어서, 상기 제2제어신호는 상기 제1샘플 데이터 및 상기 제2샘플 데이터중 하나에 대응하는 것을 특징으로 하는 데이터 구동기.
  5. 제1항에 있어서, 샘플수다나은, 제1시간주기에 상기 제1데이터 라인으로부터 상기 데이터 신호를 샘플링하는 제1스위칭 수단과; 상기 제2시간주기에서 상기 제2데이터 라인으로부터 상기 데이터 신호를 샘플링하는 제2 스위칭 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  6. 제1항에 있어서, 상기 제1시간주기동안 상기데이터 채널로부터 상기데이터 라인으로 제1데이터 신호를 공급하며 상기 제2시간주기동안 상기 데이터 채널로부터 상기 제2데이터 라인으로 제2데이터 신호를 공급하는 멀페플렉싱 수단을 더 포함하는 것을 특징으로 하는 데이터 구동기.
  7. 제1항에 있어서, 상기 데이터 구동기 수단은 비교기 수단을 포함하며, 상기 비교기 수단은, 상기 구동펄스의 발생을 제어하기 위해 상기 제1 및 제2샘플링 신호중 한 신호를 기준시호에 비교하는 차동쌍 수단과; 상기 차동쌍 수단에 일정한 전류신호를 발생시키며, 제1전극 및 제2전극이에 도전경로를 가지며 상기 제2전극이 음전압 소오스에 접속되는 스위칭 수단을 포함하는 전류 소오스 수단을 포함하며, 상기 스위칭 수단은 상기 도전경로를 흐르는 소오스 전류 신호가 일정하게 유지되도록 상기 도전경로를 조절하기 위해 전류 소오스 제어신호를 수신하는 제3전극을 가지는 것을 특징으로 하는 데이터 구동기.
  8. 제7항에 있어서, 상기 전류 소오스 수단은 상기 소오스 전류신호를 미러링함으로서 상기 차동쌍 수단에 상기 일정한 전류신호를 공급하는 전류미러 수단을 더 포함하는 것을 특징으로 하는 데이터 구동기.
  9. 제8항에 있어서, 상기 차동쌍 수단은 일정한 전류신호에 대응하는 일정한 로드 전류신호를 수신하기 위한 전류로드 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  10. 제7항에 있어서, 상기 차동쌍 수단은 일정한 전류 신호에 대응하는 일정한 로드 전류신호를 수신하기 위한 전류로드 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  11. 제1항에 있어서, 상기 샘플수단 및 데이터 구동기 수단은 PMOS형 트랜지스터만인 트랜지스터를 사용하여 실행되는 것을 특징으로 하는 데이터 구동기.
  12. 디스플레이용 데이터 구동기에 있어서, 데이터 채널로부터 제1데이터 라인 및 제2데이터 라인에 데이터 신호를 공급하는 수단과; (1) 제1샘플링된 데이터 신호를 발생 및 기억시키기 위해 상기 제1데이터 라인과 (2) 제2샘플링된 신호를 발생 및 기억시키기 위해 상기 제2데이터 라인으로부터 데이터 신호를 샘플링하는 샘플수단과; 샘플링 수단으로부터 제2시간주기동안의 상기 제1샘플링된 데이터 신호 및 제1시간주기동안의 제2샘플링된 데이터 신호를 검색하고 상기 제1샘플링된 데이터 신호 및 상기 제2샘플링된 데이터 신호중 한 신호에 대응하는 구동펄스를 상기 디스플레이에 전송하며, 제1전극 및 제2전극사이에 도전경로를 가지며 상기 도전경로를 조절하기 위해 제어신호를 수신하는 제3전극을 가지는 스위칭 수단을 가지며, 상기 제1전극 및 램프신호가 상기 제1전극에 공급될 때 동일한 상태를 유지하는 상기 제3전극 사이에 전압을 공급하는 수단을 가지는 데이터 구동기 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  13. 제12항에 있어서, 도전경로를 차단시키기 위해 상기 제3전극에 제1제어신호를 일시적을 공급하는 수단과; 램프신호가 상기 제1전극에 공급되는 시간에 제3전극이 부동하도록 상기 제3전극에 고임피던스를 제공하는 수단을 포함하는 것을 특징으로 하는 데이터 구동기.
  14. 제12항에 있어서, 상기 제2제어신호는 상기 제1샘플 데이터 및 상기 제2샘플 데이터중 하나에 대응하는 것을 특징으로 하는 데이터 구동기.
  15. 디스플레이를 구동하기 위한 방법에 있어서, 데이터 채널로부터 제1데이터 라인 및 제2데이터 라인에 데이터 신호를 공급하는 단계와; (1) 제1시간주기동안 제1샘플링된 데이터 신호를 발생 및 기억시키기 위해 상기 제1데이터 라인과 (2) 제2시간주기동안 제2샘플링된 신호를 발생 및 기억시키기 위해 상기 제2데이터 라인으로부터 상기 데이터 신호를 선택적으로 샘플링하는 단계와; 상기 샘플링 수단으로부터 상기 제1시간동안의 상기 제1샘플링된 데이터 신호 및 상기 제1시간주기동안의 상기 제2샘플링된 데이터 신호를 검색하는 단계와; 상기 샘플링된 데이터 신호 및 상기제2샘플링된 데이터 신호중 한 신호에 대응하는 구동펄스를 상기 디스플레이에 전송하는 단계를 포함하는 것을 특징으로 하는 디스플레이를 고동하는 방법.
  16. 디스플레이를 구동하는 방법에 있어서, 데이터 채널로부터 제1데이터 라인 및 제2데이터 라인으로 데이터 신호를 공급하는 단계와; 제1샘플링된 데이터 신호를 발생 및 기억시키기 위해 상기 제1데이터 라인으로부터 상기 데이터 신호를 샘플링하며 상기 제2샘플링된 신호를 발생 및 기억시키기 위해 상기 제2데이터 라인으로부터 상기 데이터 신호를 샘플링하는 단계와; 상기 제1샘플링된 데이터 신호 및 상기 제2샘플링된 데이터 신호를 검색하는 단계와; 램프신호가 제1전극에 공급될 때 상기 제1전극 및 상기 제3전극사이에 일정한 전위를 유지함으로서 제3전극에 의해 제어되는 상기 제1전극 및 제2전극사이에 도전경로를 가진 스위칭 수단을 통해 제1샘플링된 데이터 신호 및 상기 제2샘플링된 데이터 신호중 한 신호에 대응하는 구동펄스를 상기 디스플레이에 전송하는 단계를 포함하는 것을 특징으로 하는 디스플레이를 구동하는 방법.
  17. 제16항에 있어서, 상기 도전경로를 도통시키기 위해 상기 제3전극에 제1제어신호를 일시적으로 공급하는 단계와; 램프 신호가 상기 제3전극에 공급되는 시간에 도전경로를 차단시키기 위해 상기 제3전극에 제2제어신호를 공급하는 단게를 더 포함하는 것을 특징으로 하는 디스플레이를 구동하는 방법.
  18. 비교신호를 발생시키기 위해 입력신호를 기준신호에 비교하는 차동쌍 수단과; 차동쌍 수단에 일정한 전류신호를 발생시키고, 제1전극 및 제2전극사이의 도전경로를 가지는데 상기 제2전극이 음전압 소오스에 접속되며 상기 도전경로를 통해 흐르는 소오스 전류신호가 일정하게 유지되도록 상기 도전경로를 조절하기 위해 전류 소오스 제어신호를 수신하는 제3전극을 가진 스위칭 수단을 포함하는 전류 소오스 수단을 포함하는 것을 특징으로 하는 비교기.
  19. 제18항에 있어서,상기 전류 소오스 수단은 상기 소오스 전류신호를 미러링함으로서 상기 일정한 전류신호를 상기 차동쌍 수단에 공급하는 전류 미러 수단을 더 포함하는 것을 특징으로 하는 비교기.
  20. 제19항에 있어서, 상기 차동쌍 수단은 상기 일정한 전류신호에 대응하는 일정한 로드 전류신호를 수신하는 전류로드 수단을 포함하는 것을 특징으로 하는 비교기.
  21. 제18항에 있어서, 차동쌍 수단은 상기 일정한 전류신호를 대응하는 일정한 로드 전류신호를 수신하는 전류 로드수단을 포함하는 것을 특징으로 하는 비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970701332A 1994-08-31 1995-08-31 디스플레이장치 KR100367162B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/298,295 1994-08-31
US08/298,295 US5633653A (en) 1994-08-31 1994-08-31 Simultaneous sampling of demultiplexed data and driving of an LCD pixel array with ping-pong effect

Publications (2)

Publication Number Publication Date
KR970705811A true KR970705811A (ko) 1997-10-09
KR100367162B1 KR100367162B1 (ko) 2003-02-19

Family

ID=23149887

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970701332A KR100367162B1 (ko) 1994-08-31 1995-08-31 디스플레이장치

Country Status (7)

Country Link
US (1) US5633653A (ko)
EP (1) EP0777900B1 (ko)
JP (1) JPH10507843A (ko)
KR (1) KR100367162B1 (ko)
DE (1) DE69529569T2 (ko)
MY (1) MY112171A (ko)
WO (1) WO1996007174A1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6674562B1 (en) * 1994-05-05 2004-01-06 Iridigm Display Corporation Interferometric modulation of radiation
US5768624A (en) * 1996-02-28 1998-06-16 Opti Inc. Method and apparatus for employing ping-pong buffering with one level deep buffers for fast DRAM access
JP3396448B2 (ja) * 1999-09-07 2003-04-14 株式会社 沖マイクロデザイン ドライバ回路
JP4046015B2 (ja) * 2002-06-07 2008-02-13 セイコーエプソン株式会社 電子回路、電子装置、電気光学装置及び電子機器
JP3810364B2 (ja) * 2002-12-19 2006-08-16 松下電器産業株式会社 表示装置用ドライバ
JP4066360B2 (ja) * 2003-07-29 2008-03-26 松下電器産業株式会社 電流駆動装置及び表示装置
KR100578911B1 (ko) * 2003-11-26 2006-05-11 삼성에스디아이 주식회사 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
KR100589381B1 (ko) * 2003-11-27 2006-06-14 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100578914B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치
KR100578913B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100600350B1 (ko) * 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
KR100622217B1 (ko) * 2004-05-25 2006-09-08 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 역다중화부
KR100667075B1 (ko) * 2005-07-22 2007-01-10 삼성에스디아이 주식회사 주사 구동부 및 이를 포함하는 유기 전계발광 표시장치
KR100646992B1 (ko) * 2005-09-13 2006-11-23 삼성에스디아이 주식회사 발광제어선 구동부 및 이를 이용한 유기 발광 표시장치
EP3133590A1 (en) * 2006-04-19 2017-02-22 Ignis Innovation Inc. Stable driving scheme for active matrix displays
US8823625B2 (en) * 2010-10-18 2014-09-02 Shenzhen China Star Optoelectronics Technology Co. Ltd. LCD device capable of changing the scan order and driving method thereof
KR20150026288A (ko) * 2013-09-02 2015-03-11 에스케이하이닉스 주식회사 반도체 장치 및 테스트 방법

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60218627A (ja) * 1984-04-13 1985-11-01 Sharp Corp カラ−液晶表示装置
JPS6180226A (ja) * 1984-09-28 1986-04-23 Toshiba Corp アクテイブ・マトリツクス駆動装置
US4845482A (en) * 1987-10-30 1989-07-04 International Business Machines Corporation Method for eliminating crosstalk in a thin film transistor/liquid crystal display
US4781437A (en) * 1987-12-21 1988-11-01 Hughes Aircraft Company Display line driver with automatic uniformity compensation
US4922240A (en) * 1987-12-29 1990-05-01 North American Philips Corp. Thin film active matrix and addressing circuitry therefor
JPH0275623U (ko) * 1988-11-30 1990-06-11
US5111195A (en) * 1989-01-31 1992-05-05 Sharp Kabushiki Kaisha Driving circuit for a matrix type display device
JP2767858B2 (ja) * 1989-02-09 1998-06-18 ソニー株式会社 液晶ディスプレイ装置
US5170158A (en) * 1989-06-30 1992-12-08 Kabushiki Kaisha Toshiba Display apparatus
US5166771A (en) * 1990-01-12 1992-11-24 Paradigm Technology, Inc. Self-aligning contact and interconnect structure
FR2657987B1 (fr) * 1990-02-06 1992-04-10 Commissariat Energie Atomique Procede de commande d'un ecran matriciel comportant deux parties independantes et dispositif pour sa mise en óoeuvre.
US5170155A (en) * 1990-10-19 1992-12-08 Thomson S.A. System for applying brightness signals to a display device and comparator therefore
JPH04179996A (ja) * 1990-11-15 1992-06-26 Toshiba Corp サンプルホールド回路およびこれを用いた液晶ディスプレイ装置
GB9207527D0 (en) * 1992-04-07 1992-05-20 Philips Electronics Uk Ltd Multi-standard video matrix display apparatus and its method of operation
US5627557A (en) * 1992-08-20 1997-05-06 Sharp Kabushiki Kaisha Display apparatus
US5287070A (en) * 1992-09-02 1994-02-15 Ncr Corporation Balanced voltage comparator
US5426447A (en) * 1992-11-04 1995-06-20 Yuen Foong Yu H.K. Co., Ltd. Data driving circuit for LCD display
US5352937A (en) * 1992-11-16 1994-10-04 Rca Thomson Licensing Corporation Differential comparator circuit
GB9314849D0 (en) * 1993-07-16 1993-09-01 Philips Electronics Uk Ltd Electronic devices

Also Published As

Publication number Publication date
EP0777900A4 (en) 1997-09-10
WO1996007174A1 (en) 1996-03-07
US5633653A (en) 1997-05-27
MY112171A (en) 2001-04-30
JPH10507843A (ja) 1998-07-28
DE69529569T2 (de) 2003-11-20
DE69529569D1 (de) 2003-03-13
KR100367162B1 (ko) 2003-02-19
EP0777900A1 (en) 1997-06-11
EP0777900B1 (en) 2003-02-05

Similar Documents

Publication Publication Date Title
KR970705811A (ko) 디스플레이 장치 (display architecture)
KR100783445B1 (ko) 오프셋 캔슬 기능을 갖는 연산 증폭기
KR970066687A (ko) 박막 트랜지스터 액정 표시 장치
KR960035415A (ko) 컬럼 전극에 비디오 신호를 공급하는 장치
US6219016B1 (en) Liquid crystal display supply voltage control circuits and methods
EP0895219A4 (en) DISPLAY
KR880002184A (ko) 테스트 회로를 갖는 반도체 장치
KR940012824A (ko) 차동 비교기
KR920022192A (ko) 표시 장치의 구동 방법
KR970017150A (ko) 액정 디스플레이 드라이버 및 전압 신호 제공 방법
KR960032899A (ko) 외부의 데이터 전송선과 임피던스 정합을 취하면서, 데이터 출력이 가능한 출력버퍼 회로를 구비한 반도체 장치
KR880008336A (ko) 반도체 집적회로 장치
KR960019309A (ko) 반도체 집적회로, 신호전송방법 및 신호전송시스템
KR960036533A (ko) 디스플레이 장치
KR960020203A (ko) 신호 발생기 및 전기 신호들을 발생시키는 방법
KR970003227A (ko) 데이타버스 구동회로
KR0149636B1 (ko) 증폭기회로
KR950009464A (ko) 직렬 통신 포트와 광 통신 포트의 절환 제어장치 및 그의 구동방법
KR100188380B1 (ko) 레벨시프터,구동회로 및 표시장치
US5235520A (en) Integrated circuit having a function for generating a constant voltage
US6317120B1 (en) Voltage generating circuit for liquid crystal display panel
KR960003101A (ko) 단일 전원 차동 회로
US20110285453A1 (en) Compensation of nonlinearity of single ended digital to analog converters
JPH11326458A (ja) 半導体試験装置
KR100467515B1 (ko) 박막트랜지스터기판시험용패턴발생장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051221

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee