KR970064189A - 수평주사선용표시 스캔메모리를 사용한 화소연산 생성형 테리비전온스크린 표시장치 - Google Patents

수평주사선용표시 스캔메모리를 사용한 화소연산 생성형 테리비전온스크린 표시장치 Download PDF

Info

Publication number
KR970064189A
KR970064189A KR1019960052045A KR19960052045A KR970064189A KR 970064189 A KR970064189 A KR 970064189A KR 1019960052045 A KR1019960052045 A KR 1019960052045A KR 19960052045 A KR19960052045 A KR 19960052045A KR 970064189 A KR970064189 A KR 970064189A
Authority
KR
South Korea
Prior art keywords
pixel
register
data
screen display
circuit
Prior art date
Application number
KR1019960052045A
Other languages
English (en)
Other versions
KR100261688B1 (ko
Inventor
모토히로 쿠리스
Original Assignee
모토히로 쿠리스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모토히로 쿠리스 filed Critical 모토히로 쿠리스
Publication of KR970064189A publication Critical patent/KR970064189A/ko
Application granted granted Critical
Publication of KR100261688B1 publication Critical patent/KR100261688B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/42Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of patterns using a display memory without fixed position correspondence between the display memory contents and the display position on the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Studio Circuits (AREA)

Abstract

고속 화소연산회로와 소규모의 표시용 스캔메모리를 사용하여 복잡한 TV 온스크린 표시글 저가격으로 실현하는 것을 목적으로 한다.
복수의 비트로 1화소를 구성하는 화소데이타로 되는 최저에서도 그본의 수평규사선분의 화소메모리(206)(207)와, 화소형성을 위한 복수의 다른 처리기능을 갖는 화소연산 합성회로(205), 칼라팔레트(209)와 OSD표시회로(208)및 그 연산를 실행하는 계산기소자 혹은 그것과 동등의 기능을 갖는 시퀀스회로 (201) , 기억장치 (202),(203)과 그것을 제어하는 소프트웨어로 되었다.

Description

수평주사선용표시 스캔메모리를 사요한 화소연산 생성형 테리비전온스크린 표시장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 3계층으로 되는 OSD의 예.
제2도는 OSD 시스템 전체의 블록도.

Claims (23)

  1. 복수비트로 1화소를 구성하는 최저에도 2본의 수평주사선 분의 화소메모리 (206) (207)와, 화소 형성을 위한 복수의 다른 처리기능을 갖는 화소연산헙성회로 (205), 및 그 연산을 실행하는 계산기 소자 혹은 그것과 동등의 기능을 갖는 시퀀스회로(201), 복수 계층구저로 되는 압축한 형의 표시데이타(203)과 문자 폰트 (202)과, 그래픽스 아이콘, 표시제어용 소프트웨어(202)를 포함하는 기억장치, OSD 표시회로(208)를 사용하여 복잡한 화소데이터를 표시하는 TV온스크린 표시장치.
  2. 제1항에 있어서, 화소형성을 위한 연산합성회로에서 연산모드를 미리 설정한 액세스모드레지스터(408), 스캔라인 레지스터(402)및 오프셋어드레스레지스터 (401)을 사용하고, 문자와 색을 포함한 속성데이타로 되는 압축한 형의 표시데이타를 압축표시 RAM 데이터 레지스터(409)에 써넣은 것으로 그때의 수평주사선 해당하는 문자의 폰트어드레스와 그 문자의 속성데이타를 복수의 레지스터군 (404) (406) (407)에 일괄하여 분리 추출하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  3. 제2항에 있어서, 폰트어드레스, 속성데이타 분리회로(300)로 분리시 미리 문자폰트 영역의 격납개시 어드레스를 오프셋 어드레스 레지스터(401)에 설정하고 분리와 동시에 어드레스 가산기(403)으로 가산하고 그 결과 오프셋 어드레스 레지스터 (404)에 격납하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  4. 제2항에 있어서, 폰드어드레스, 속성데이타 분리회로(300)에서 분리한 폰트어드레스 레지스터(404)의 데이타를 읽어넣은 때에 액세스 모드 레지스터(408)의 모드에 따라 읽은 후에 자동적으로 현재의 어드레스값 +1 혹은 -1을 실행하는 것으로 복수의 화소 데이타의 연속읽어 넣기를 고속화한 것을 특징으로 하는 TV, 온스크린 표시장치.
  5. 제2항에 있어서, 폰드어드레스, 속성데이타 분리회로(300)로 문자 폰트를 시프트하여 표시하는 경우에도 현재의 속성 레지스터 A(406)과 이전의 속성레지스터 B(407)를 사용하는 것에 의하여 색을 포함한 속성을 시프트한 만큼 다르게 배분하는 것을 특징으로 하는 TV, 온스크린 표시 장치.
  6. 제2항에 있어서, 폰드어드레스, 속성데이타 분리회로(300)로 액세스 모드 레지스터(408)에 문자의 총수 및 문자폰트의 총 최대비트수를 설정하는 것으로 스캔라인 레지스터 (402)의 유효비트 길이와 압축한 형의 표시 데이타중의 문자의 유효비트 길이와 시프트양을 1콜록으로 선택하고 폰트어드레스의 계산의 고속화를 꾀하는 것을 특징으로 하는 TV, 온스크린 표시장치
  7. 제1항에 있어서, 화소연산합성회로(205)에서 연산모드를 미리 지정한 연산모드 레지스터(1601)과 문자폰트레지스터A(500), B(501) 및 속성 레지스터 A, B에 화소생성코멘드를 화소연산코멘드 레지스터 A, B에 화소생성 코멘드를 화소연산코멘드 레지스터(1602)에 발행하는 것으로 복수비트로 되는 화소레지스터 A군, B군(605) (606)(607)(608)에 화소데이타를 일괄하여 생성하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  8. 제7항에 있어서, 2조의 화소연산합성회로 A군,B군(605)(606)(607)(608)과 믹스레지스터 AH(904) 및 화소연산 코멘드 디코더 회로(1600)에 화소생성 코멘드를 발행하는 것으로 믹서레지스터 AH의 1의 값만큼만 화소레지스터 B군의 데이타를 화소레지스터 A군에 중합하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  9. 제8항에 있어서, 중합구조를 갖는 회로와 복수의 계층구조로 되는 OSD표시 포맷의 데이터를 사용하고 수평주사선 기간중에 계층마다 데이터를 중합시키는 것으로 복잡한 표시를 가능케한 것을 특징으로 하는 TV, 온스크린 표시 장치.
  10. 제8항에 있어서, 중합회로에 연산모드레지스터(1601)의 시프트 값을 적용하고 미리 우측페레럴 시프트한 화소레지스터 B군의 시프트양에 맞춘 우측비트 영역, 좌측비트영역, 혹은 전비트영역의 중합모드를 설치한 것으로 화소단위의 위치로 화소레지스터군에 중합시키는 것을 특징으로 하는 TV, 온스크린 표시장치.
  11. 제7항에 있어서, 폰트레지스터 A(500)의 데이터에 AND,OR회로 (502)를 적용하고 화소생성 코멘드 실행시에 데이터를 수정하는 것으로 문자폰트의 점멸과언더라인 기능을 가능케하는 것을 특징으로하는 TV, 온스크린 표시장치.
  12. 제7항에 있어서, 폰트레지스터 A(500)과 폰트레지스터 B(501)의 기초로 좌우 프린지 즉치 생성회로(504)를 사용하여 우측프린지, 좌측프린지,양측프린지,상하프린지로 되는 문자폰드의 그림을 믹서레지스터에 생성하는 것을 특징으로하는 TV, 온스크린 표시장치.
  13. 제12항에 있어서, 좌우프린지, 즉치 생성회로(504)에 폰트레지스터의 데이터 반전의 기능을 사용하고 문자폰트의 비트반전을 실행하거나 즉치 데이터의 5555(HEX)와 AAAA(HEX)로부터 투명과 혹의 화소를 화소레지스터에 생성하고, 수평동기신호마다 또는 영상신호의 1프레임마다 소프트웨어로 교호로 설정하여 혹과 투명의 망의 눈금을 합성하여 하후, 톤 효과의 표시를 가능하게 한 것을 특징으로 하는 TV, 온스크린 표시장치.
  14. 제7항에 있어서, 폰트레지스터 A와 폰트레지스터 B와 우방향페러럴 시프터2배 스무딩회로(505)를 사용하여 2배폰트의 생성과 시무딩 시능을 가능케한 것을 특징으로 하는 TV, 온스크린 표시장치.
  15. 제7항에 있어서, 화소레지스터군A,B의 페어에 화소메모리팩을 직결하고 화소 메모리에 일괄하여 데이터를 써 넣으며, 혹은 데이터를 읽어 넣는 것으로 고속 화소데이터를 전송하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  16. 제1항에 있어서, OSD 표시회로가 표시를 위하여 화소메모리의 데이타를 시프트레지스터(722)에 들어가면 즉시 소메모리의 데이타를 0데이타 출력회로(723)에서 클리어하는 것으로 화소의 고속연산화를 꾀하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  17. 제1항에 있어서, OSD 표시회로가 주사선주파수를 N배로하여 화질의 개선을 할때 동일한 표시데이타를 N본의 주사선에 표시하는 경우 수평동기 신호에 의한 나눠넣기를 N회로에 1회마다 발생시켜 최후의 OSD표시 기간중에 화소메모리를 클리어 하는 것으로 연산의 고속화를 꾀하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  18. 제2항에 있어서, 폰트어드레스속성데이타 분리회로(300)에 폰트 어드레스만을 생성하고 속성데이타의 갱신을 하지 않는 경우에도 통상이 레지스터 써넣기로 속성레지스터A에 데이타가 속성레지스터B에 복사되는 기능을 갖는 것을 특징으로 하는 TV, 온스크린 표시장치.
  19. 제1항에 있어서, OSD 표시회로에 수평표시 개시위치(804)와 표시개시 비트위치(806)B를 조합시키고 수평방향의 스크스스크롤 표시를 가능케한 것을 특징으로하는 TV, 온스크린 표시장치.
  20. 제7항에 있어서, 2개의 화소메모리에 수평동기 신호에 추수하면서 리얼타임으로 일방의 화소메모리에 화소 데이타를 연산형성하고 또 일방의 화소메모리의 내용을 칼라팔레트(209)애 RGB칼라로 변환하고 OSD표시회로에 표시하여 그 처리를 수직기간분에까지 교호로 되돌리는 것으로 전화면 표시를 실현한 것을 특징으로 하는 TV, 온스크린 표시장치.
  21. 20항에 있어서, 칼라팔렛트를 선택하는 데이타 중이 하나를 투명한 데이타, 즉, 표시를 하지않는 상태로 할당하는 것으로 표시를 생성할 때에 이용하는 스퍼인포스 단자의 제어를 위한 화소메모리를 불필요하게 한 것을 특징으로 하는 TV, 온스크린 표시장치.
  22. 제7항에 있어서, 화소연산코멘드 레지스터(1602)에 발행하는 화소연산 코멘드에 화소연산코멘드(1603), 프린지 생성코멘드(1604), 화소레지스터 설정 코멘드(1605)와 같이 복수의 다른 기능을 갖는 코멘드를 정의하는 것으로 처리기능을 하는 것을 특징으로 하는 TV, 온스크린 표시장치.
  23. 제2항에 있어서, 속성데이타 중에서 1비트를 섭칼러, 4비트를 메인칼러로하고, 전경과 배경을 지정하는 모드를 사용하여 메인 칼라를 전경, 혹은 배경으로 쓰고, 반대로 섭칼러의 1비트로 별개의 정의한 2종류의 4비트칼러중의 하나를 지정하는 것으로 진경배경의 선택을 확장하는 것을 특징으로 하는 TV, 온스크린 표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960052045A 1996-02-01 1996-11-05 수평주사선용 표시 스캔메모리를 사용한 화소연산 생성형 테리비전 온스크린 표시장치 KR100261688B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP037048 1996-02-01
JP3704896A JP3227086B2 (ja) 1996-02-01 1996-02-01 テレビオンスクリーン表示装置
JP1996-037048 1996-02-01

Publications (2)

Publication Number Publication Date
KR970064189A true KR970064189A (ko) 1997-09-12
KR100261688B1 KR100261688B1 (ko) 2000-07-15

Family

ID=12486711

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960052045A KR100261688B1 (ko) 1996-02-01 1996-11-05 수평주사선용 표시 스캔메모리를 사용한 화소연산 생성형 테리비전 온스크린 표시장치

Country Status (3)

Country Link
US (1) US6181353B1 (ko)
JP (1) JP3227086B2 (ko)
KR (1) KR100261688B1 (ko)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6480238B1 (en) * 1996-10-16 2002-11-12 Thomson Licensing S.A. Apparatus and method for generating on-screen-display messages using field doubling
KR100468696B1 (ko) * 1997-11-18 2005-03-16 삼성전자주식회사 2차원프린지검출및라인별색상표시기능을갖는온스크린디스플레이장치및방법
DE19918046B4 (de) * 1998-04-23 2007-02-15 Lg Electronics Inc. Speicherstruktur für Bild-in-Bild-Anzeige bei einer digitalen Videoanzeigeeinheit sowie Verfahren hierfür
EP0954171A1 (en) * 1998-04-29 1999-11-03 CANAL+ Société Anonyme Receiver/decoder and method of processing video data
TW420958B (en) * 1999-04-01 2001-02-01 Weltrend Semiconductor Inc Pixel clock generator for controlling the resolution of horizontal image signal of the display
JP3696014B2 (ja) * 1999-12-02 2005-09-14 三洋電機株式会社 デジタルテレビ放送受信機
JP4526145B2 (ja) * 1999-12-28 2010-08-18 富士通セミコンダクター株式会社 Mpegビデオ復号器およびmpegビデオ復号方法
KR20020008040A (ko) * 2000-07-18 2002-01-29 마츠시타 덴끼 산교 가부시키가이샤 표시 장치, 표시 방법 및 표시 제어 프로그램을 기록한기록 매체
CN1179312C (zh) * 2000-07-19 2004-12-08 松下电器产业株式会社 显示方法
JP2002040985A (ja) * 2000-07-21 2002-02-08 Matsushita Electric Ind Co Ltd 縮小表示方法
JP3476784B2 (ja) 2001-03-26 2003-12-10 松下電器産業株式会社 表示方法
JP3476787B2 (ja) * 2001-04-20 2003-12-10 松下電器産業株式会社 表示装置及び表示方法
US7164431B1 (en) * 2001-05-08 2007-01-16 Pixelworks, Inc. System and method for mixing graphics and text in an on-screen display application
JP3719590B2 (ja) * 2001-05-24 2005-11-24 松下電器産業株式会社 表示方法及び表示装置ならびに画像処理方法
US7158139B1 (en) * 2001-07-17 2007-01-02 National Semiconductor Corporation Simple on screen display system using mapped ROM generated characters
US7176929B1 (en) * 2001-07-17 2007-02-13 National Semiconductor Corporation Low cost animated sequence function for low cost OSD devices
JP5031954B2 (ja) * 2001-07-25 2012-09-26 パナソニック株式会社 表示装置、表示方法及び表示制御プログラムを記録した記録媒体
US7057583B2 (en) * 2002-10-30 2006-06-06 Hewlett-Packard Development Company, L.P. Display system with display element storage
KR100510145B1 (ko) * 2003-08-04 2005-08-25 삼성전자주식회사 비례 폰트를 지원하는 온 스크린 표시 장치 및 그 방법
JP4570025B2 (ja) * 2004-02-06 2010-10-27 ルネサスエレクトロニクス株式会社 コントローラドライバ及び表示パネル駆動方法
JP2005221853A (ja) * 2004-02-06 2005-08-18 Nec Electronics Corp コントローラドライバ,携帯端末,及び表示パネル駆動方法
FR2868865B1 (fr) * 2004-04-08 2007-01-19 Philippe Hauttecoeur Procede et systeme de construction volatile d'une image a afficher sur un systeme d'affichage a partir d'une pluralite d'objets
JP2007133383A (ja) 2005-10-12 2007-05-31 Matsushita Electric Ind Co Ltd オンスクリーン信号処理装置、および放送受信装置
US7782323B2 (en) * 2006-05-05 2010-08-24 Panasonic Automotive Systems Company Of America, Division Of Panasonic Corporation Of North America System and method for adding on-screen display information into a video signal
US8640024B2 (en) * 2007-10-30 2014-01-28 Adobe Systems Incorporated Visually distinct text formatting
TWI404041B (zh) * 2008-12-01 2013-08-01 Mstar Semiconductor Inc 自動調整螢幕上顯示資訊的裝置與方法
US8854383B2 (en) * 2011-04-13 2014-10-07 Qualcomm Incorporated Pixel value compaction for graphics processing
US9323726B1 (en) * 2012-06-27 2016-04-26 Amazon Technologies, Inc. Optimizing a glyph-based file

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4435779A (en) * 1979-01-08 1984-03-06 Atari, Inc. Data processing system with programmable graphics generator
JPS5711390A (en) * 1980-06-24 1982-01-21 Nintendo Co Ltd Scanning display indication controller
US4398189A (en) * 1981-08-20 1983-08-09 Bally Manufacturing Corporation Line buffer system for displaying multiple images in a video game
DE69114825T2 (de) * 1990-12-21 1996-08-08 Sun Microsystems Inc Verfahren und Einrichtung zur Erhöhung der Verarbeitungsgeschwindigkeit eines Anzeigesystems mit Doppel-Pufferspeicher.
US5404437A (en) * 1992-11-10 1995-04-04 Sigma Designs, Inc. Mixing of computer graphics and animation sequences
US5666520A (en) * 1993-03-29 1997-09-09 Hitachi, Ltd. Graphics display system including graphics processor having a register storing a series of vertex data relating to a polygonal line
US5534942A (en) * 1994-06-17 1996-07-09 Thomson Consumer Electronics, Inc. On screen display arrangement for digital video signal processing system
US5640502A (en) * 1994-08-05 1997-06-17 Thomson Consumer Electronics, Inc. Bit-mapped on-screen-display device for a television receiver
US5717904A (en) * 1995-10-02 1998-02-10 Brooktree Corporation Apparatus and methods for automatically controlling block writes

Also Published As

Publication number Publication date
KR100261688B1 (ko) 2000-07-15
JP3227086B2 (ja) 2001-11-12
JPH09214849A (ja) 1997-08-15
US6181353B1 (en) 2001-01-30

Similar Documents

Publication Publication Date Title
KR970064189A (ko) 수평주사선용표시 스캔메모리를 사용한 화소연산 생성형 테리비전온스크린 표시장치
CA1148285A (en) Raster display apparatus
KR100222314B1 (ko) 정지화상표시장치
US4225861A (en) Method and means for texture display in raster scanned color graphic
JPH087567B2 (ja) 画像表示装置
US5023603A (en) Display control device
JPH0120749B2 (ko)
JP3065021B2 (ja) 画像混色処理装置
JPS6191777A (ja) ビデオ画像形成装置
JPH04185081A (ja) モザイク画像表示装置
US5774108A (en) Processing system with display screen scrolling
KR100366832B1 (ko) 2차원 화상을 처리하는 장치 및 그 화상의 처리 방법
JPH0571113B2 (ko)
JP4529633B2 (ja) ビデオ合成装置及び方法
JPH08328519A (ja) マルチディスプレイ用画像出力装置
JPS6292071A (ja) 拡大表示の制御方式
KR100213474B1 (ko) 3차원 그래픽처리를 위한 메모리구조 및 픽셀클럭 선택회로
JP3514763B6 (ja) スクロール画面表示回路
SU1661825A1 (ru) Устройство дл отображени графической информации на экране телевизионного индикатора
JPH04301886A (ja) ディスプレイ制御回路
JPH0419877B2 (ko)
JPH05308569A (ja) 画像合成装置
JPH096319A (ja) 画像表示装置
JPH10214077A (ja) 合成描画データの生成方法および合成描画装置
JPS6224296A (ja) 動画表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee