KR970062911A - 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더 - Google Patents

원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더 Download PDF

Info

Publication number
KR970062911A
KR970062911A KR1019960003641A KR19960003641A KR970062911A KR 970062911 A KR970062911 A KR 970062911A KR 1019960003641 A KR1019960003641 A KR 1019960003641A KR 19960003641 A KR19960003641 A KR 19960003641A KR 970062911 A KR970062911 A KR 970062911A
Authority
KR
South Korea
Prior art keywords
input
output
low
rom
ram
Prior art date
Application number
KR1019960003641A
Other languages
English (en)
Inventor
이정섭
Original Assignee
권문구
Lg 전선주식회사(전선)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 권문구, Lg 전선주식회사(전선) filed Critical 권문구
Priority to KR1019960003641A priority Critical patent/KR970062911A/ko
Publication of KR970062911A publication Critical patent/KR970062911A/ko

Links

Landscapes

  • Microcomputers (AREA)

Abstract

본 발명은 원칩 마이크로프로세서를 사용하여 응용 프로그램을 개발시에 별도로 필요한 롬 에뮬레이터 없이도 프로그램 개발을 편리하게 할 수 있는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더에 관한 것으로서, 프로그램 주소영역과 데이터 주소영역을 분리하여 액세스하는 원칩 마이크로프로세서에 대하여는 원래대로 분리하여 액세스하는 것처럼 보이게 하고, 메모리에 대하여는 프로그램 주소영역과 데이터 주소영역을 겹쳐 주소영역 구분 없이 하나의 주소영역으로 액세스하도록 하기 위해 원칩 마이크프로세서에서 출력되는 어드레스 버스 신호가 롬 주소영역, 램 주소영역 및 입출력장치 주소영역에 입력되어 비교 판단된 후이들의 출력 A, B 및 C와 원칩 마이크로프로세서에서 출력되는 /PSEN, /RD, /WR를 디코더 출력신호부에서 판단하여 그 출력 값인 /ROM은 롬에 입력되고, /RAMEO. /RAM 및 /IO_SEL은 램에 입력되도록 구성되어 매번 굽거나 롬에뮬레이터를 사용하지 않아도 되므로 저렴하고 간단한 방법으로 프로그램을 개발하거나 시험할 수 있는 발명이다.

Description

원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 원칩 마이크로프로세서의 회도로이다.
제3도는 본 발명의 디코더수단을 상세하게 나타낸 회로도이다.

Claims (7)

  1. 프로그램 주소영역과 데이터 주소영역을 분리하여 액세스하는 원칩 마이크로프로세서에 대하여 원래대로 분리하여 액세스하는 것처럼 보이게 하고, 메모리에 대하여는 프로그램 주소영역과 데이터 주소영역을 겹쳐 주소영역 구분 없이 하나의 주소영역으로 액세스하도록 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  2. 원칩 마이크로프로세서에서 출력되는 어드레스 버스 신호가 롬 주소 영역, 램 주소영역 및 입출력장치 주소영역에 입력되어 비교 판단된 후 이들의 출력 A, B 및 C와 원칩 마이크로프로세서에서 출력되는 /PSEN, /RD, /WR를 디코더 출력신호부에서 판단하여 그 출력 값인 /ROM은 롬에 입력되고, /RAMEO, /RAM 및 /IO_SEL은 램에 입력되도록 구성되어 있는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  3. 제2항에 있어서, 상기 롬 주소영역에서는 그 내부로 들어오는 어드레스 버스신호를 비교하여 롬 주소영역일 경우에는 출력A를 하이에서 로우로시키고, 롬 주소영역이 아닐 경우에는 하이로 유지시키는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  4. 제2항에 있어서, 상기 램 주소영역에서는 그 내부로 들어오는 어드레스 버스신호를 비교하여 램 주소영역일 경우에는 출력B를 하이에서 로우로시키고, 그 외의 경우에는 하이로 유지시키는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  5. 제2항에 있어서, 상기 입출력장치 주소영역에서는 그 내부로 들어오는 어드레스 버스신호를 비교하여 입출력장치 주소영역일 경우에는 출력C를 하이에서 로우로시키고, 상기의 출력이 입출력장치 주소영역이 아닐 경우에는 하이로 유지시키는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  6. 제2항에 있어서, 상기 디코더 출력 신호부는 상기 롬, 램 및 입출력장치 주소영역에서 나오는 신호A, B 및 C와 원칩 마이크로프로세서에서 나오는 /PSEN, /RD, /WR를 비교하여 하이이면 출력신호 /ROM, /RAM, /RAMEO,및 /IO_SEL을 모두 하이로 유지시키는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
  7. 제6항에 있어서, 상기 디코더 출력 신호부에는 입력신호 A가 로우이고 /PSEN이 로우이면 출력신호 /ROM을 하이에서 로우로 유지시키고, 입력신호 A가 로우이고 /PSEN이 하이이고 /RD가 로우이면, 출력신호 /ROM은 하이에서 로우로 유지시키고, 입력신호 B가 로우이고 /PSEN이 로우이면 출력신호 /RAM과 RAMOE를 하이에서 로우로 유지시키고, 입력신호 B와 /RD가 로우이고 /PSEN과 /WR이 하이이면 출력신호 /RAM과 /RAMOE를 하이에서 로우로 유지시키고, 입력신호 B와 /WR이 로우이고 /PSEN과 /RD가 하이이면 출력신호 /RAM은 하이에서 로우로 유지하고, /RAMOE는 하이 상태를 유지시키고, 입력신호 C가 로우이고 /PSEN이 하이이면 출력신호 /ROM, /RAM 및 /RAMOE를 하이로 하고, /IO_SEL 만을 하이에서 로우로 유지 시키는 것을 특징으로 하는 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960003641A 1996-02-15 1996-02-15 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더 KR970062911A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960003641A KR970062911A (ko) 1996-02-15 1996-02-15 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960003641A KR970062911A (ko) 1996-02-15 1996-02-15 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더

Publications (1)

Publication Number Publication Date
KR970062911A true KR970062911A (ko) 1997-09-12

Family

ID=66221519

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960003641A KR970062911A (ko) 1996-02-15 1996-02-15 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더

Country Status (1)

Country Link
KR (1) KR970062911A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100884862B1 (ko) * 2000-06-30 2009-02-23 로베르트 보쉬 게엠베하 소프트웨어 개발을 위한 전자 시스템 및 소프트웨어의 내부 데이터에 액세스하기 위한 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100884862B1 (ko) * 2000-06-30 2009-02-23 로베르트 보쉬 게엠베하 소프트웨어 개발을 위한 전자 시스템 및 소프트웨어의 내부 데이터에 액세스하기 위한 방법

Similar Documents

Publication Publication Date Title
KR850002911A (ko) 단일칩 마이크로 컴퓨터
KR940004434A (ko) 스마트 다이나믹 랜덤 억세스 메모리 및 그 처리방법
KR970012152A (ko) 디버그 기능을 수행하기 위한 데이타 처리 시스템 및 이의 방법
KR890005622A (ko) 단일칩 마이크로 컴퓨터
GB1527513A (en) Microprocessor system
WO2004109754A3 (en) Method and apparatus for multi-mode operation in a semiconductor circuit
KR950015367A (ko) 동기랜덤액세스 메모리장치
KR970062911A (ko) 원칩 마이크로프로세서의 입출력 및 메모리의 인터페이스용 디코더
KR840001410A (ko) 프로그램 가능 논리장치
KR920006870A (ko) 데이터 처리장치
KR970076252A (ko) 마이크로컴퓨터
KR0122740Y1 (ko) 메모리 영역 선택회로
KR930023847A (ko) 병렬 프로세서 시스템
KR920001358Y1 (ko) 마이크로 프로세서 시스템의 리세트용 롬 전환 장치
KR940006298Y1 (ko) 공통메모리 인터페이스장치
KR970066856A (ko) 마이크로 제어장치의 유사한 주변 칩 세트의 변화에 따른 공용화 장치 및 방법
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
JPH04278646A (ja) ピギーバック・チップ
KR910013276A (ko) 반도체 집적 회로 장치
KR920007369A (ko) 페이저의 cpu 운용방법
KR900013407A (ko) 마이크로프로세서의 인터럽트 확장회로
KR910003512A (ko) 중앙처리장치와 주변 입출력 장치와의 인터페이스 회로
KR910001562A (ko) 멀티포트 메모리를 이용한 다중화 프로세서간 통신 제어회로
JPH0351009B2 (ko)
KR940002723A (ko) 다중 프로세서의 인터페이스 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application