KR910013276A - 반도체 집적 회로 장치 - Google Patents
반도체 집적 회로 장치 Download PDFInfo
- Publication number
- KR910013276A KR910013276A KR1019900017890A KR900017890A KR910013276A KR 910013276 A KR910013276 A KR 910013276A KR 1019900017890 A KR1019900017890 A KR 1019900017890A KR 900017890 A KR900017890 A KR 900017890A KR 910013276 A KR910013276 A KR 910013276A
- Authority
- KR
- South Korea
- Prior art keywords
- node
- potential
- change
- response
- reset signal
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims 3
- 238000010586 diagram Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Semiconductor Memories (AREA)
- Static Random-Access Memory (AREA)
- Electronic Switches (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 한실시예를 표시하는 듀얼포트 메모리의 개략블록도,
제2도 및 제3도는 제1도의 듀얼포트 메모리에 사용되는 내부 리세트 회로의 한예를 표시하는 회로도.
Claims (1)
- 내부클럭 신호에 따라 동작하는 반도체 집적회로 장치와 있어서, 전원전위에 결합되고, 아울러, 전원투입에 응하여 상기 전원전위의 변화에 추수한 전위변화를 받는 제1의 노드와, 상기 제1의 노드의 전위의 변화에 기여하도록, 상기 제1의 노드에 결합되는 제1의 회로소자 수단과, 전원투입 후의 상기 제1의 노드상의 미리 정하는 전위와, 내부클럭신호와에 응답하여 리세트 신호를 발생하는 리세트 신호발생 수단과, 제2의 노드를 가지고, 상기 제2의 노드의 전위에 응답하여 기능하는 기능소자 수단과, 상기 리세트 신호발생 수단에 의하여 발생된 상기 리세트 신호에 응답하여, 상기 제2의 노드를, 상기 기능소자 수단을 리세트 상태로 하는 것에 필요한 전위에 강제하는 수단과, 상기 제2의 노드의 전위의 변화에 기여하도록, 상기 제2의 노드에 결합되는 제2의 회로소자 수단과를 구비하고, 전원투입 후도 상기 리세트 신호발생 수단에 의하여 리세트 신호가 발생되지 않는때, 상기 제2의 노드의 전위가 상기 기능소자 수단을 리세트하는 것에 필요한 전위에 되도록, 상기 제1의 회로소자 수단의 상기 제1의 노드 전위 변화에 기여하는 정도와, 상기 제2의 회로소자 수단의 상기 제2의 노드의 전위 변화에 기여하는 정도를 달리하도록 하는, 반도체 집적회로 장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1340230A JPH0766662B2 (ja) | 1989-12-28 | 1989-12-28 | 半導体記憶装置 |
JP1-34023 | 1989-12-28 | ||
JP1-340203 | 1989-12-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR910013276A true KR910013276A (ko) | 1991-08-08 |
KR940006363B1 KR940006363B1 (ko) | 1994-07-18 |
Family
ID=18334944
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900017890A KR940006363B1 (ko) | 1989-12-28 | 1990-11-06 | 반도체 집적 회로장치 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPH0766662B2 (ko) |
KR (1) | KR940006363B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100376871B1 (ko) * | 2000-11-28 | 2003-03-19 | 주식회사 하이닉스반도체 | 파워 업 신호 발생기 |
KR100396793B1 (ko) * | 2001-06-30 | 2003-09-02 | 주식회사 하이닉스반도체 | 파워 온 리셋회로 |
-
1989
- 1989-12-28 JP JP1340230A patent/JPH0766662B2/ja not_active Expired - Fee Related
-
1990
- 1990-11-06 KR KR1019900017890A patent/KR940006363B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100376871B1 (ko) * | 2000-11-28 | 2003-03-19 | 주식회사 하이닉스반도체 | 파워 업 신호 발생기 |
KR100396793B1 (ko) * | 2001-06-30 | 2003-09-02 | 주식회사 하이닉스반도체 | 파워 온 리셋회로 |
Also Published As
Publication number | Publication date |
---|---|
JPH03203093A (ja) | 1991-09-04 |
KR940006363B1 (ko) | 1994-07-18 |
JPH0766662B2 (ja) | 1995-07-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
KR850002911A (ko) | 단일칩 마이크로 컴퓨터 | |
KR920008768A (ko) | 반도체기억장치 | |
KR920003654A (ko) | 반도체 집적회로장치 | |
KR900015142A (ko) | 반도체 집적회로장치 | |
KR900013523A (ko) | 반도체 기억장치 | |
KR880000973A (ko) | 오기입 동작방지 기능을 갖는 반도체 메모리장치 | |
KR920002393A (ko) | 자동차용 입력인터페이스 | |
KR920005322A (ko) | 온도 검출 회로를 갖는 반도체 장치 | |
KR910008730A (ko) | 반도체 기억장치 | |
KR880008563A (ko) | 동기회로 | |
KR920005169A (ko) | 테스트 모드를 지시하기 위한 플래그를 가지는 반도체 메모리 | |
KR850008567A (ko) | 반도체 집적회로 | |
KR890004333A (ko) | 반도체 메모리 장치 | |
KR910015057A (ko) | 반도체집적회로 | |
KR910006994A (ko) | 센스 앰프회로 | |
KR970060222A (ko) | 동기형 반도체 메모리 장치 | |
KR890017702A (ko) | 반도체메모리 | |
KR910013276A (ko) | 반도체 집적 회로 장치 | |
KR910010705A (ko) | 반도체집적회로 | |
KR920006970A (ko) | 반도체 메모리를 위한 시리얼 선택회로 | |
KR920008758A (ko) | 파워-온 리세트회로 | |
KR890004495A (ko) | 리셋트신호 발생회로 | |
KR930024018A (ko) | 반도체 장치 | |
KR880000969A (ko) | 스타틱ram |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19980630 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |