KR970062903A - 외부 유니트 탈장시 프로세서 다운 방지장치 - Google Patents

외부 유니트 탈장시 프로세서 다운 방지장치 Download PDF

Info

Publication number
KR970062903A
KR970062903A KR1019960003864A KR19960003864A KR970062903A KR 970062903 A KR970062903 A KR 970062903A KR 1019960003864 A KR1019960003864 A KR 1019960003864A KR 19960003864 A KR19960003864 A KR 19960003864A KR 970062903 A KR970062903 A KR 970062903A
Authority
KR
South Korea
Prior art keywords
interrupt
processing unit
vector value
gate
unit
Prior art date
Application number
KR1019960003864A
Other languages
English (en)
Inventor
조정래
Original Assignee
정장호
Lg 정보통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, Lg 정보통신주식회사 filed Critical 정장호
Priority to KR1019960003864A priority Critical patent/KR970062903A/ko
Publication of KR970062903A publication Critical patent/KR970062903A/ko

Links

Abstract

본 발명은 MC68030 CPU를 사용하는 유니트에 외부 유니트의 탈장시 발생되는 인터럽트 채터링(Chattering)을 오토벡터(Autovector)를 이용하여 처리 함으로써 외부 유니트 탈장시 프로세서가 다운(Down)되는 것을 방지 하도록 한 외부 유니트 탈장시 프로세서 다운 방지장치에 관한 것이다.
종래의 기술은 외부 유니트 탈장시 인터럽트 채터링이 발생하여 프로세서가 다운되는 문제점이 있었다.
이를 해결하기 위해 본 발명은 외부 유니트로부터 발생된 인터럽트를 디코딩하는 디코더와; 인터럽트와 중앙 처리장치에서 발생된 인터럽트 벡터값을 생성하기 위한 데이타에 따라 인터럽트 처리하여 벡터값을 생성하는 인터럽트 처리부와; 디코더의 출력신호에 따라 인터럽트를 인지하고 인터럽트 처리부에서 출력된 벡터값에 따라 외부 유니트를 제어하는 중앙처리장치를 구비한다.

Description

외부 유니트 탈장시 프로세서 다운 방지장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 외부 유니트 탈장시 프로세서 다운 방지장치 구성도.
제2도는 제1도의 인터럽트 처리부 상세 구성도.
제3도는 정상적인 인터럽트 벡터 처리 파형도.
제4도는 인터럽트 채터링이 발생되어 오토벡터 수행이 필요한 인터럽트 파형도.

Claims (2)

  1. 외부 유니트로부터 발생된 인터럽트를 디코딩하는 디코더(10)와; 싱기 인터럽트와 중앙처리장치(20)에서 발생된 인터럽트 벡터값을 생성하기 위한 데이타에 따라 인터럽트를 처리하여 벡터값을 생성하는 인터럽트 처리부(30)와; 상기 디코더(10)의 출력신호에 따라 인터럽트를 인지하고 인터럽트 처리부(30)에서 출력된 벡터값에 따라 외부 유니트에 제어하는 중앙처리장치(30)로 구성된 것을 특징으로 하는 외부 유니트 탈장시 프로세서 다운 방지장치.
  2. 제1항에 있어서, 상기 인터럽트 처리부(30)는 상기 중앙처리장치(20)에서 출력된 벡터값을 생성하기 위한 신호(FC)를 논리곱하여 그 결과신호를 출력하는 앤드게이트(31)와, 상기 앤드게이트(31)의 출력신호와 어드레스 스트로브호신호(AS)를 낸드링하여 그 결과 신호를 출력하는 낸드게이트(32)와 상기 입력되는 인터럽트의 반전 신호와 상기 낸드게이트(32)의 출력신호를 논리합하여 그 결과신호를 출력하는 오아게이트(33)와, 상기 오아게이트(33)의 출력신호를 상기 중앙처리장치(20)에서 출력된 클럭(CPUCLK)에 동기시켜 오토벡터값(AVEC)으로 상기 중앙처리장치(20)에 인가하는 플립플롭(34)과, 상기 낸드게이트(32)의 출력신호에 따라 벡터값을 생성하는 벡터값 생성부(35)로 구성된 것을 특징으로 하는 외부 유니트 탈장시 프로세서 다운 방지장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960003864A 1996-02-16 1996-02-16 외부 유니트 탈장시 프로세서 다운 방지장치 KR970062903A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960003864A KR970062903A (ko) 1996-02-16 1996-02-16 외부 유니트 탈장시 프로세서 다운 방지장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960003864A KR970062903A (ko) 1996-02-16 1996-02-16 외부 유니트 탈장시 프로세서 다운 방지장치

Publications (1)

Publication Number Publication Date
KR970062903A true KR970062903A (ko) 1997-09-12

Family

ID=66248485

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960003864A KR970062903A (ko) 1996-02-16 1996-02-16 외부 유니트 탈장시 프로세서 다운 방지장치

Country Status (1)

Country Link
KR (1) KR970062903A (ko)

Similar Documents

Publication Publication Date Title
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR890017604A (ko) 마이크로 컴퓨터 시스템
KR960008543A (ko) 프로그램 가능한 메모리 억세스 인터페이스형을 갖는 집적 회로 마이크로 프로세서와 이에 관련된 방법
KR850001566A (ko) 마이크로 컴퓨터
KR970062903A (ko) 외부 유니트 탈장시 프로세서 다운 방지장치
KR950015104A (ko) 버스 감시기를 이용한 불가분 싸이클 지원방법
KR940007693A (ko) 인터럽트 방식을 이용한 버스 조절 방법
KR920007369A (ko) 페이저의 cpu 운용방법
JPS58115513A (ja) 周波数可変型マイクロコンピユ−タ
KR940004446A (ko) 버스 인터페이스 장치
KR960025067A (ko) 인터럽트 제어장치
KR890015124A (ko) 정보처리장치
KR970012144A (ko) 컴퓨터 시스템의 인터럽트 발생장치
KR940002723A (ko) 다중 프로세서의 인터페이스 장치
KR970066802A (ko) 퍼스널컴퓨터의 전력제어방법 및 그 장치
JPH01189749A (ja) 割込み制御方法
KR970049679A (ko) 퍼스널 컴퓨터의 데이터 수신장치
KR970066856A (ko) 마이크로 제어장치의 유사한 주변 칩 세트의 변화에 따른 공용화 장치 및 방법
KR950020151A (ko) 개인용 컴퓨터 입/출력 제어신호 정형장치
KR920004987A (ko) 소프트웨어 추적(trace)용 툴(tool)
KR900018806A (ko) 데이타 처리장치의 가상 키 데이타 처리방법
KR960042412A (ko) 멀티프로세서 시스템의 인터페이스 구현 방법
KR930013941A (ko) 비디오 텍스 단말기의 전원 자동 차단회로
KR970076224A (ko) 인터럽트 발생회로와 방법
KR970049318A (ko) 마이크로 컨트롤러 에뮬레이터에서 모니터 모드 진입방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application