KR970052995A - 반도체소자의 트리플웰 형성방법 - Google Patents
반도체소자의 트리플웰 형성방법 Download PDFInfo
- Publication number
- KR970052995A KR970052995A KR1019950068661A KR19950068661A KR970052995A KR 970052995 A KR970052995 A KR 970052995A KR 1019950068661 A KR1019950068661 A KR 1019950068661A KR 19950068661 A KR19950068661 A KR 19950068661A KR 970052995 A KR970052995 A KR 970052995A
- Authority
- KR
- South Korea
- Prior art keywords
- well
- ion implantation
- photoresist
- oxide film
- energy
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract 11
- 239000004065 semiconductor Substances 0.000 title claims abstract 4
- 238000005468 ion implantation Methods 0.000 claims abstract 17
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract 16
- 150000004767 nitrides Chemical class 0.000 claims abstract 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims abstract 4
- 238000000137 annealing Methods 0.000 claims abstract 4
- 229910052710 silicon Inorganic materials 0.000 claims abstract 4
- 239000010703 silicon Substances 0.000 claims abstract 4
- 239000000758 substrate Substances 0.000 claims abstract 4
- 238000000151 deposition Methods 0.000 claims abstract 2
- 238000000206 photolithography Methods 0.000 claims abstract 2
- 239000012535 impurity Substances 0.000 claims 4
- 230000015572 biosynthetic process Effects 0.000 claims 1
- 239000007943 implant Substances 0.000 claims 1
- 238000005530 etching Methods 0.000 abstract 1
- 238000002955 isolation Methods 0.000 abstract 1
- 230000003647 oxidation Effects 0.000 abstract 1
- 238000007254 oxidation reaction Methods 0.000 abstract 1
- 238000004519 manufacturing process Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76202—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
- H01L21/76213—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose
- H01L21/76216—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose introducing electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers
- H01L21/76218—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose introducing electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers introducing both types of electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers, e.g. for isolation of complementary doped regions
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
Abstract
본 발명은 필드산화(field oxidation)후에 질화막을 제거하지 않고 그대로 둔 상태에서 실드(shield) 및 웰 이온주입을 실시함으로써 래치-업(Latch-up) 특성을 개선할 수 있고 고립특성을 개선할 수 있도록 된 반도체소자의 트리플웰 형성방법에 관한 것으로, (a) 실리콘기판(11)상에 패드산화막(12)과, CVD질화막(13)을 증착한 후, 포토리소그래피 공정에 의해 상기 질화막(13)의 일정영역을 에치하고, 필드산화막(14)을 성장시키고, 고에너지 n-실드 이온주입을 수행하는 공정, (b) 포토레지스터(16)를 형성한 후, 일정영역을 구분하고 상기 n-실드 이온주입깊이까지 고에너지 p웰 이온주입을 수행하는 공정, (c) 상기 포토레지스트(16)을 제거한 후, 새로운 포토레지스트(18)을 형성한 후, 공통 p웰 및 실드 p웰을 정의하는 p웰 마스크로 상기 포토레지스트(18)을 사용하여, 중간(medium) 및 저(low) 에너지 p 웰 이온주입을 하는 공정, (d) 상기 포토레지스트(18)를 제거한 후, 새로운 포토 레지스트(21)를 형성한 후, n웰 마스크로 상기 포토레지스트(21)을 사용하여, 중간(medium) 및 저(low) 에너지 n웰 이온주입을 하고, 상기 포토레지스트(21)를 제거하고, 질화막(13)과 패드산화막(12)을 제거한 후, 어닐(anneal)공정을 포함한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도 a 내지 e는 본 발명에 따른 트리플 웰 제조방법을 나타낸 종단면도.
Claims (7)
- (가) 실리콘기판(11)상에 패드산화막(12)과, CVD질화막(13)을 증착한 후, 포토리소그래피공정에 의해 상기 질화막(13)의 일정영역을 에치하고, 필드산화막(14)을 성장시키고, 고에너지 n-실드 이온주입을 수행하는 공정, (나) 포토레지스트(16)를 형성한 후, 일정영역을 구분하고 상기 n-실드 이온주입깊이까지 고에너지 p웰 이온주입을 수행하는 공정, (다) 상기 포토레지스트(16)를 제거한 후, 새로운 포토레지스트(18)를 형성한 후, 공통 p웰 및 실드 p웰을 정의하는 p웰 마스크로 상기 포토레지스트(18)을 사용하여, 중간(medium) 및 저(low) 에너지 p웰이온주입을 하는 공정, (라) 상기 포토레지스트(18)를 제거한 후, 새로운 포토레지스트(21)를 형성한 후, n웰 마스크로 상기 포토레지스트(21)을 사용하여, 중간(medium) 및 저(low) 에너지 n웰 이온주입을 하고, 상기 포토레지스트(21)을 제거하고, 질화막(13)과 패드산화막(12)을 제거하고, 어닐링(annealing)시키는 공정을 포함하는 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, 고에너지 이온 주입은 0.5∼4.0 MeV 에너지범위이고, 불순물(Dose)은 1012∼1014의 범위이고, 또한 중간 에너지 이온주입은 0.1∼4.0MeV의 에너지 범위이며, 불순물은 1012∼1014의 범위인 것을 특징으로하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, 저에너지 이온주입은 불순물이 필드산화막 하면에 위치할 수 있도록 필드산화막 두께에 따라 에너지를 조절하며, 불순물은 1011-1014의 범위인 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, 중간 및 저에너지 이온주입은 한 번만 이온주입을하여 웰을 형성하는 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, 질화막의 두께는 저에너지 이온주입으로 불순물들을 필드 산화막 하면에 위치시킬 때 채널영역의 원하는 위치에 불순물들을 위치시킬 수 있도록 조절가능한 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, 상기 실리콘기판(11)은 p형실리콘기판인 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.
- 제1항에 있어서, p웰 및 n웰 마스크를 사용하여 중간 및 저에너지로 각각 p웰 및 n웰 이온주입을 한 후 문턱전압(Vt) 조절 이온주입을 하는 것을 특징으로 하는 반도체소자의 트리플웰 형성방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950068661A KR0167303B1 (ko) | 1995-12-30 | 1995-12-30 | 반도체소자의 트리플웰 형성방법 |
US08/772,289 US5927991A (en) | 1995-12-30 | 1996-12-23 | Method for forming triple well in semiconductor device |
JP8348086A JP2990498B2 (ja) | 1995-12-30 | 1996-12-26 | 半導体素子の三重ウェル形成方法 |
DE19654686A DE19654686C2 (de) | 1995-12-30 | 1996-12-30 | Verfahren zum Herstellen einer Dreiwannen-Anordnung in einer Halbleitervorrichtung |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950068661A KR0167303B1 (ko) | 1995-12-30 | 1995-12-30 | 반도체소자의 트리플웰 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970052995A true KR970052995A (ko) | 1997-07-29 |
KR0167303B1 KR0167303B1 (ko) | 1999-02-01 |
Family
ID=19448173
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950068661A KR0167303B1 (ko) | 1995-12-30 | 1995-12-30 | 반도체소자의 트리플웰 형성방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5927991A (ko) |
JP (1) | JP2990498B2 (ko) |
KR (1) | KR0167303B1 (ko) |
DE (1) | DE19654686C2 (ko) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100228331B1 (ko) * | 1996-12-30 | 1999-11-01 | 김영환 | 반도체 소자의 삼중웰 제조 방법 |
US6107672A (en) * | 1997-09-04 | 2000-08-22 | Matsushita Electronics Corporation | Semiconductor device having a plurality of buried wells |
DE19752848C2 (de) * | 1997-11-28 | 2003-12-24 | Infineon Technologies Ag | Elektrisch entkoppelter Feldeffekt-Transistor in Dreifach-Wanne und Verwendung desselben |
KR100260559B1 (ko) * | 1997-12-29 | 2000-07-01 | 윤종용 | 비휘발성 메모리 장치의 웰 구조 및 그 제조 방법 |
JP3733252B2 (ja) | 1998-11-02 | 2006-01-11 | セイコーエプソン株式会社 | 半導体記憶装置及びその製造方法 |
JP3536693B2 (ja) | 1998-11-24 | 2004-06-14 | セイコーエプソン株式会社 | 半導体記憶装置及びその製造方法 |
JP3506025B2 (ja) | 1998-11-30 | 2004-03-15 | セイコーエプソン株式会社 | 半導体記憶装置及びその製造方法 |
JP4501183B2 (ja) * | 1999-09-14 | 2010-07-14 | 株式会社デンソー | 半導体装置の製造方法 |
US6440805B1 (en) | 2000-02-29 | 2002-08-27 | Mototrola, Inc. | Method of forming a semiconductor device with isolation and well regions |
US7145191B1 (en) * | 2000-03-31 | 2006-12-05 | National Semiconductor Corporation | P-channel field-effect transistor with reduced junction capacitance |
US7196392B2 (en) * | 2004-11-29 | 2007-03-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure for isolating integrated circuits of various operation voltages |
JP2008153621A (ja) * | 2006-11-22 | 2008-07-03 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
JP5530086B2 (ja) * | 2008-09-26 | 2014-06-25 | ラピスセミコンダクタ株式会社 | 半導体装置の製造方法 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0304541A1 (de) * | 1987-08-18 | 1989-03-01 | Deutsche ITT Industries GmbH | Verfahren zum Herstellen implantierter Wannen und Inseln von integrierten CMOS-Schaltungen |
JP2947816B2 (ja) * | 1989-05-19 | 1999-09-13 | 三菱電機株式会社 | 半導体装置の製造方法 |
JP2730650B2 (ja) * | 1990-06-11 | 1998-03-25 | 松下電子工業株式会社 | 半導体装置の製造方法 |
JPH0423147U (ko) * | 1990-06-20 | 1992-02-26 | ||
US5091332A (en) * | 1990-11-19 | 1992-02-25 | Intel Corporation | Semiconductor field oxidation process |
JP2682425B2 (ja) * | 1993-12-24 | 1997-11-26 | 日本電気株式会社 | 半導体装置の製造方法 |
JPH07201974A (ja) * | 1993-12-28 | 1995-08-04 | Fujitsu Ltd | 半導体装置の製造方法 |
US5501993A (en) * | 1994-11-22 | 1996-03-26 | Genus, Inc. | Method of constructing CMOS vertically modulated wells (VMW) by clustered MeV BILLI (buried implanted layer for lateral isolation) implantation |
US5608253A (en) * | 1995-03-22 | 1997-03-04 | Advanced Micro Devices Inc. | Advanced transistor structures with optimum short channel controls for high density/high performance integrated circuits |
US5753956A (en) * | 1996-01-11 | 1998-05-19 | Micron Technology, Inc. | Semiconductor processing methods of forming complementary metal oxide semiconductor memory and other circuitry, and memory and other circuitry |
US5821589A (en) * | 1997-03-19 | 1998-10-13 | Genus, Inc. | Method for cmos latch-up improvement by mev billi (buried implanted layer for laternal isolation) plus buried layer implantation |
-
1995
- 1995-12-30 KR KR1019950068661A patent/KR0167303B1/ko not_active IP Right Cessation
-
1996
- 1996-12-23 US US08/772,289 patent/US5927991A/en not_active Expired - Lifetime
- 1996-12-26 JP JP8348086A patent/JP2990498B2/ja not_active Expired - Fee Related
- 1996-12-30 DE DE19654686A patent/DE19654686C2/de not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2990498B2 (ja) | 1999-12-13 |
KR0167303B1 (ko) | 1999-02-01 |
US5927991A (en) | 1999-07-27 |
JPH09199612A (ja) | 1997-07-31 |
DE19654686A1 (de) | 1997-07-03 |
DE19654686C2 (de) | 2000-04-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4554726A (en) | CMOS Integrated circuit technology utilizing dual implantation of slow and fast diffusing donor ions to form the n-well | |
CA1194612A (en) | Process for forming complementary integrated circuit devices | |
US4717683A (en) | CMOS process | |
US5468666A (en) | Using a change in doping of poly gate to permit placing both high voltage and low voltage transistors on the same chip | |
US6514810B1 (en) | Buried channel PMOS transistor in dual gate CMOS with reduced masking steps | |
US4199773A (en) | Insulated gate field effect silicon-on-sapphire transistor and method of making same | |
EP0308295B1 (en) | Process for manufacturing cmos devices | |
US4385947A (en) | Method for fabricating CMOS in P substrate with single guard ring using local oxidation | |
US6069054A (en) | Method for forming isolation regions subsequent to gate formation and structure thereof | |
JPH02284462A (ja) | 単一集積回路チップ上に高電圧及び低電圧cmosトランジスタを形成するためのプロセス | |
KR100227621B1 (ko) | 반도체 소자의 트랜지스터 제조방법 | |
KR970052995A (ko) | 반도체소자의 트리플웰 형성방법 | |
US9136157B1 (en) | Deep N wells in triple well structures | |
EP1026738A2 (en) | Novel mixed voltage CMOS process for high reliability and high performance core and I/O transistors with reduced mask steps | |
JPH07201974A (ja) | 半導体装置の製造方法 | |
US5416038A (en) | Method for producing semiconductor device with two different threshold voltages | |
JPS6225452A (ja) | Cmosトランジスタの製造法 | |
EP0600596B1 (en) | Improved bipolar transistor | |
US5525823A (en) | Manufacture of CMOS devices | |
US6383855B1 (en) | High speed, low cost BICMOS process using profile engineering | |
US4814290A (en) | Method for providing increased dopant concentration in selected regions of semiconductor devices | |
JPH08227936A (ja) | 半導体装置及びその製造方法 | |
JPH023270A (ja) | Hct半導体装置の製造方法 | |
KR100262401B1 (ko) | 반도체 소자의 웰 및 그 형성방법 | |
KR100192166B1 (ko) | 반도체 소자의 트윈웰 형성 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120824 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20130822 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20140822 Year of fee payment: 17 |
|
FPAY | Annual fee payment |
Payment date: 20150824 Year of fee payment: 18 |
|
EXPY | Expiration of term |