KR970049776A - 메모리 관리 제어 회로 - Google Patents

메모리 관리 제어 회로 Download PDF

Info

Publication number
KR970049776A
KR970049776A KR1019950048178A KR19950048178A KR970049776A KR 970049776 A KR970049776 A KR 970049776A KR 1019950048178 A KR1019950048178 A KR 1019950048178A KR 19950048178 A KR19950048178 A KR 19950048178A KR 970049776 A KR970049776 A KR 970049776A
Authority
KR
South Korea
Prior art keywords
memory
output
data
storing
control circuit
Prior art date
Application number
KR1019950048178A
Other languages
English (en)
Inventor
이상인
Original Assignee
정장호
Lg 정보통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정장호, Lg 정보통신 주식회사 filed Critical 정장호
Priority to KR1019950048178A priority Critical patent/KR970049776A/ko
Publication of KR970049776A publication Critical patent/KR970049776A/ko

Links

Landscapes

  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 음성 서비스 시스템에서 음성 메시지를 저장해 두는 메모리를 관리하는 제어 회로로, 시스템의 동작에 필요한 클럭을 발생시키는 클럭 발생부(21)와, 외부로부터 음성 메시지 데이터를 버퍼(30)를 통하여 입력받아 저장하는 메모리(29)와, 상기 메모리(29)에 저장되어 있는 음성 데이터를 읽기 위하여 필요한 어드레스 및 데이터 버스와 메모리 칩 선택을 위한 제어를 해 주는 다수의 FPGA(24)와, 상기 메모리(29)로부터 읽어온 음성 데이터를 상기 FRGA(24)를 거쳐 임시적으로 보관하는 제1메모리(23)와, 음성 데이터를 출력하기 위해 연결되는 인터페이스에 데이터를 출력하기 위해 음성 데이터를 버퍼(26)를 통해 입력받아서 임시적으로 보관했다가 출력하는 제2메모리(28)와, 상기 FPGA(24)와 제1메모리(23)사이에 연결되어 상기 메모리(29)의 메모리 매핑을 관리하는 메모리 제어 회로(29)와, 메모리(29)를 데이터 베이스로 만들기 위한 셀 블록 구조로 된 블록 메모리(32)와, 상기 블록 메모리(32)에 의해 작은 블록으로 나누어진 메모리(29)를 데이터 베이스로 만들어 관리할 수 있게 해 주는 데이터 베이스 메모리(33)와, 상기 클럭 발생부(21)의 클럭을 공급해 주고 각 메모리(23,28,29)의 동작을 제어하여 데이터의 입출력을 제어해 주는 제어부(22)와, 상기 제어부(22)의 동작에 필요한 프로그램을 저장하는 EPROM(25)로 구성된다.

Description

메모리 관리 제어 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 메모리 관리 제어 회로에 대한 블록도
제2도는 본 발명에 따른 메모리 관리 제어 회로에 대한 블록도

Claims (1)

  1. 음성 서비스 시스템에서 음성 메시지를 저장해 두는 메모리를 관리하는 제어 회로에 있어서, 시스템의 동작에 필요한 클럭을 발생시키는 클럭 발생부(21)와, 외부로부터 음성 메시지 데이터를 버퍼(30)를 통하여 입력받아 저장하는 메모리(29)와, 상기 메모리(29)에 저장되어 있는 음성 데이터를 읽기 위하여 필요한 어드레스 및 데이터 버스와 메모리 칩 선택을 위한 제어를 해 주는 다수의 FPGA(24)와, 상기 메모리(29)로부터 읽어온 음성 데이터를 상기 FPGA(24)를 거쳐 임시적으로 보관하는 제1메모리(23)와, 음성 데이터를 출력하기 위해 연결되는 인터페이스에 데이터를 출력하기 위해 음성 데이터를 버퍼(26)를 통해 입력받아서 임시적으로 보관했다가 출력하는 제2메모리(28)와, 상기 FPGA(24)와 제1메모리(23)사이에 연결되어 상기 메모리(29)의 메모리 매핑을 관리하는 메모리 제어 회로(29)와, 메모리(29)를 데이터 베이스로 만들기 위해 셀 블록 구조로 된 블록 메모리(32)와, 상기 블록 메모리(32)에 의해 작은 블록으로 나누어진 메모리(29)를 데이터 베이스로 만들어 관리할 수 있게 해 주는 데이터 베이스 메모리(33)와, 상기 클럭 발생부(21)의 클럭을 공급해 주고 각 메모리(23,28,29)의 동작을 제어하여 데이터의 입출력을 제어해 주는 제어부(22)와, 상기 제어부(22)의 동작에 필요한 프로그램을 저장하는 EPROM(25)으로 구성되는 것을 특징으로 하는 메모리 관리 제어 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950048178A 1995-12-09 1995-12-09 메모리 관리 제어 회로 KR970049776A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950048178A KR970049776A (ko) 1995-12-09 1995-12-09 메모리 관리 제어 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950048178A KR970049776A (ko) 1995-12-09 1995-12-09 메모리 관리 제어 회로

Publications (1)

Publication Number Publication Date
KR970049776A true KR970049776A (ko) 1997-07-29

Family

ID=66594491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950048178A KR970049776A (ko) 1995-12-09 1995-12-09 메모리 관리 제어 회로

Country Status (1)

Country Link
KR (1) KR970049776A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100777271B1 (ko) * 2001-02-28 2007-11-20 엘지전자 주식회사 디지털 시스템의 메모리 관리 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100777271B1 (ko) * 2001-02-28 2007-11-20 엘지전자 주식회사 디지털 시스템의 메모리 관리 방법

Similar Documents

Publication Publication Date Title
KR960704274A (ko) 데이터 스트림 모드를 스위칭할 수 있는 메모리 장치(memory device with switching of date stream modes)
TW344133B (en) Semiconductor memory
KR910010506A (ko) 반도체 장치
KR910001771A (ko) 반도체 메모리 장치
KR970049776A (ko) 메모리 관리 제어 회로
KR920009123A (ko) 셀 스위치
KR850006805A (ko) 통신스위칭 시스템
KR960012497A (ko) 반도체 집적회로
KR970017609A (ko) 반도체기억장치
KR970008879A (ko) Atm 스위치의 어드레스 생성 회로
NZ333320A (en) Messaging between Report Program Generator applications and Transaction Management Systems on open computer systems
KR100678153B1 (ko) 교환시스템의 톤 발생회로
KR980004958A (ko) 반도체 메모리 장치
KR960020296A (ko) 전전자 교환기의 녹음 안내장치
KR100261557B1 (ko) 로칼시스템
JPH0785545B2 (ja) 通話路盤制御回路
KR920014301A (ko) 마이크로 콘트롤러를 이용한 톤 발생장치
KR0133002B1 (ko) 플래그에 의한 공유메모리 관리/주소 발생 장치
KR960018895A (ko) 캐시 메모리의 기능을 갖는 메모리 장치
KR960009922B1 (ko) 음성정보 서비스 시스템에서의 디지탈 음성 저장장치
JPS5853360B2 (ja) 音声応答装置
KR930004865A (ko) 메모리 라이트 보호회로
KR960015233A (ko) 캐시 메모리의 기능을 갖는 메모리 장치
KR960016274A (ko) Aal계층의 송신 인터페이스장치
KR940013061A (ko) 타임스위치의 메모리 억세스회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination