KR970023911A - 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지 - Google Patents

회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지 Download PDF

Info

Publication number
KR970023911A
KR970023911A KR1019950036396A KR19950036396A KR970023911A KR 970023911 A KR970023911 A KR 970023911A KR 1019950036396 A KR1019950036396 A KR 1019950036396A KR 19950036396 A KR19950036396 A KR 19950036396A KR 970023911 A KR970023911 A KR 970023911A
Authority
KR
South Korea
Prior art keywords
tape
grid array
ball grid
array package
substrate
Prior art date
Application number
KR1019950036396A
Other languages
English (en)
Other versions
KR0163527B1 (en
Inventor
노희선
최희국
조인식
김태형
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR19950036396A priority Critical patent/KR0163527B1/ko
Publication of KR970023911A publication Critical patent/KR970023911A/ko
Application granted granted Critical
Publication of KR0163527B1 publication Critical patent/KR0163527B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/60Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02WCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO WASTEWATER TREATMENT OR WASTE MANAGEMENT
    • Y02W30/00Technologies for solid waste management
    • Y02W30/50Reuse, recycling or recovery technologies
    • Y02W30/62Plastics recycling; Rubber recycling

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

본 발명은 볼 그리드 어레이 패키지에 관한 것으로, 볼 그리드 어레이 기판의 일 측면과 성형 금형의 게이트가 접하는 부분에 테이프를 접착하여 디게이트 시에 상기 기판의 일측면 상에 형성된 회로 패턴의 손상을 방지하는 동시에 제조 공정이 간단하며 저 단가의 신뢰성이 개선된 것을 특징으로 한다.

Description

회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 디게이트 공정 전 단계의 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지를 나타내는 단면도,
제3도는 제2도에서 게이트가 제거된 상태의 볼 그리드 어레이 패키지를 나타내는 단면도.

Claims (5)

  1. 복수개의 본딩 패드를 갖는 칩과; 그 본딩패드들에 각기 대응하여 전기적 연결된 기판 본딩패드들과, 그 기판본딩패드들에 대응하여 전기적 연결된 회로 패턴들과, 그 회로 패턴들에 대응되어 각기 관통구멍들에 의해 전기적 연결된 솔더 패드들을 포함하는 기판과; 상기 칩과 상기 기판 본딩 패드들과 회로 패턴들이 형성된 기판의 일측면이 내재·봉지된 패키지 몸체를 포함하고, 상기 패키지 몸체와 상기 기판의 회로 패턴이 접하는 부분에 디게이트 시에 회로 패턴들의 손상을 방지하기 위해 기판이 일측면 상에 금박막이 형성된 볼 그리드 어레이 패키지에 있어서, 상기 금 박막이 테이프로 대체되어 부착된 것을 특징으로 하는 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지.
  2. 제1항에 있어서, 상기 테이프가 성형 금형의 게이트와 접하는 부분에 부착된 것을 특징으로 하는 회로 패턴을 보호용 테이프가 부착된 볼 그리드 어레이 패키지.
  3. 제2항에 있어서, 상기 테이프의 크기가 적어도 게이트의 크기보다 같거나 큰 것을 특징으로 하는 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지.
  4. 제1항에 있어서, 상기 테이프가 일면 접착제인 것을 특징으로 하는 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지.
  5. 제1항 내지 제4항에 있어서, 상기 테이프의 재질이 폴리이미드 테이프인 것을 특징으로 하는 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR19950036396A 1995-10-20 1995-10-20 Tape for protection of circuit pattern attached ball grid array package KR0163527B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR19950036396A KR0163527B1 (en) 1995-10-20 1995-10-20 Tape for protection of circuit pattern attached ball grid array package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR19950036396A KR0163527B1 (en) 1995-10-20 1995-10-20 Tape for protection of circuit pattern attached ball grid array package

Publications (2)

Publication Number Publication Date
KR970023911A true KR970023911A (ko) 1997-05-30
KR0163527B1 KR0163527B1 (en) 1999-02-01

Family

ID=19430831

Family Applications (1)

Application Number Title Priority Date Filing Date
KR19950036396A KR0163527B1 (en) 1995-10-20 1995-10-20 Tape for protection of circuit pattern attached ball grid array package

Country Status (1)

Country Link
KR (1) KR0163527B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990062959A (ko) * 1997-12-10 1999-07-26 오히라 아끼라 반도체 플라스틱 패키지 및 그 제조방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990062959A (ko) * 1997-12-10 1999-07-26 오히라 아끼라 반도체 플라스틱 패키지 및 그 제조방법

Also Published As

Publication number Publication date
KR0163527B1 (en) 1999-02-01

Similar Documents

Publication Publication Date Title
KR960026505A (ko) 반도체 장치 및 그 제조방법
KR970013236A (ko) 금속 회로 기판을 갖는 칩 스케일 패키지
KR910013444A (ko) 전자장치 및 그 제조방법
US6420790B1 (en) Semiconductor device
KR890005830A (ko) 반도체 장치 및 그 제조방법
KR970067799A (ko) 반도체장치
KR940008061A (ko) 기판상의 칩 어셈블리 및 이의 제조 방법
KR970023911A (ko) 회로 패턴 보호용 테이프가 부착된 볼 그리드 어레이 패키지
KR950021455A (ko) 수지 봉지형 반도체 장치
KR960019683A (ko) 반도체 장치
KR920017219A (ko) 반도체장치와 반도체장치의 제조방법 및 테이프 캐리어
KR970053660A (ko) 솔더 레지스트에 개방부가 형성되어 있는 반도체 칩 패키지
KR970030695A (ko) 리드에 솔더 볼이 부착된 리드 프레임 및 그를 이용한 볼 그리드 어레이 패키지
KR940010298A (ko) 반도체 패키지 및 그의 제조방법
KR950002001A (ko) 반도체 패키지
KR970024123A (ko) 기판 구멍에 소형 핀이 삽입된 핀 삽입형 그리드 어레이 패키지
KR100381844B1 (ko) 반도체패키지용써킷테이프
KR970053641A (ko) 반도체 패키지
KR950001999A (ko) 칩-온-보드형 반도체 패키지 및 그 제조방법
KR970030726A (ko) 리드 프레임을 이용한 볼 그리드 어레이 패키지
KR19980019660A (ko) 접착력을 향상시키기 위한 인쇄회로기판을 이용한 cob 패키지
KR970053672A (ko) 파워 디바이스 패케지
KR970003906A (ko) 테이프 패드가 형성되어 있는 박막 테이프 및 이를 이용한 반도체 장치
KR960039228A (ko) 필름 온 칩 패키지와 그 제조 방법
KR910005438A (ko) 수지밀봉형 반도체장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050802

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee