KR970007649A - 메모리의 자동초기화 방법 및 회로 - Google Patents

메모리의 자동초기화 방법 및 회로 Download PDF

Info

Publication number
KR970007649A
KR970007649A KR1019950023092A KR19950023092A KR970007649A KR 970007649 A KR970007649 A KR 970007649A KR 1019950023092 A KR1019950023092 A KR 1019950023092A KR 19950023092 A KR19950023092 A KR 19950023092A KR 970007649 A KR970007649 A KR 970007649A
Authority
KR
South Korea
Prior art keywords
memory
address
signal
automatically
data
Prior art date
Application number
KR1019950023092A
Other languages
English (en)
Other versions
KR0164792B1 (ko
Inventor
송우석
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950023092A priority Critical patent/KR0164792B1/ko
Publication of KR970007649A publication Critical patent/KR970007649A/ko
Application granted granted Critical
Publication of KR0164792B1 publication Critical patent/KR0164792B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/20Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/10Decoders
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
메모리의 초가화방법에 관한 것으로, 특히 램의 리세트신호 인가후 자동으로 발생되는 어드레스 신호에 의한 자동으로 램에 라이트와 초기화를 동시에 실행하는 메모리의 자동초기화 방법 및 회로에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제
종래 문제점을 해결할 수 있는 RMA자동초기화 하되, 테스트시에 모든램 셀을 라이트 할 필요없이 단지 리세트인가후 일정시간 후에 램을 리드하여 IC설계의도에 따라 라이트데이타와 비교함으로 테스트를 원활히 할 수 있는 회로 및 방법을 제공함.
3. 발명의 해결방법의 요지
상기 집적회로 동작시 리세트신호 인가 후 자동적으로 각 메모리 셀을 어떤 임의의 값으로 라이트 하여 이 값으로 초기화 시키도록 구성됨을 특징으로 하는 메모리의 자동초기화 방법.
4. 발명의 중요한 용도
메모리를 포함하는 집적회로에서 메모리 자동 초기화 방법 및 회로.

Description

메모리의 자동초기화 방법 및 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 회로도.

Claims (2)

  1. 메모리를 포함하는 집적회로의 상기 메모리 자동 초기화 방법에 있어서, 상기 집적회로 동작시 리세트신호 인가 후 자동적으로 각 메모리 셀을 어떤 임의의 값으로 라이트 하여 이 값으로 초기화 시키도록 구성됨을 특징으로 하는 메모리의 자동초기화 방법.
  2. 메모리를 포함하는 집적회로의 상기 메모리 자동초기화 회로에 있어서, 리세트단(RST)의 리세트 신호인가에 따라 자동으로 소정 어드레스신호가 발생되고 제2제어단(C2) 제2제어신호로 외부 어드레스 및 데이타 선택을 위한 제1제어신호(C1)를 발생하며, 상기 제2제어단(C2)의 제2제어신호가 인가될 때 어드레스 발생을 정지하는 어드레스 자동발생기(10)와, 상기 어드레스 신호 자동발생기(10)에서 발생되는 자동어드레스 신호를 디코딩하여 상기 어드레스신호 자동발생기(10)의 발생을 정지하기위한 상기 제2제어단(C2)의 제2제어신호를 발생하는 디코더(20)와, 상기 어드레스신호 자동발생기(10)에서 발생되고 제1제어단(C1)의 제1제어신호에 의해 상기 자동어드레스 또는 외부어드레스(100)를 선택하는 멀티플렉서(30)와 상기 제1제어단(C1)의 제1신호(C1)에 의해 데이타를 발생하여 이와 외부데이타(102)의 입력데이타를 선택하는 데이타 발생 및 선택부(40)와, 상기 멀티플렉서(30)에서 지정되는 어드레스에 의해 상기 데이타 발생 및 선택부(40)에서 출력되는 데이타를 저장하는 RAM(50)으로 구성됨을 특징으로 하는 메모리의 자동초기화 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950023092A 1995-07-29 1995-07-29 메모리의 자동초기화 회로 KR0164792B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950023092A KR0164792B1 (ko) 1995-07-29 1995-07-29 메모리의 자동초기화 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950023092A KR0164792B1 (ko) 1995-07-29 1995-07-29 메모리의 자동초기화 회로

Publications (2)

Publication Number Publication Date
KR970007649A true KR970007649A (ko) 1997-02-21
KR0164792B1 KR0164792B1 (ko) 1999-01-15

Family

ID=19422194

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950023092A KR0164792B1 (ko) 1995-07-29 1995-07-29 메모리의 자동초기화 회로

Country Status (1)

Country Link
KR (1) KR0164792B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100441447B1 (ko) * 2001-09-28 2004-07-27 주식회사 에어피아 공기정화기
KR102503093B1 (ko) * 2021-11-02 2023-02-24 주식회사 센추리 공기정화장치의 필터 모듈
KR102507063B1 (ko) * 2021-11-02 2023-03-08 주식회사 센추리 방사성 물질을 저감 시키는 공기정화장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100441447B1 (ko) * 2001-09-28 2004-07-27 주식회사 에어피아 공기정화기
KR102503093B1 (ko) * 2021-11-02 2023-02-24 주식회사 센추리 공기정화장치의 필터 모듈
KR102507063B1 (ko) * 2021-11-02 2023-03-08 주식회사 센추리 방사성 물질을 저감 시키는 공기정화장치

Also Published As

Publication number Publication date
KR0164792B1 (ko) 1999-01-15

Similar Documents

Publication Publication Date Title
KR970006221B1 (ko) 반도체 기억장치
KR960008544A (ko) 다중 메모리 뱅크 선택을 위한 방법 및 장치
KR870010551A (ko) 다이나믹 ram
KR970051455A (ko) 리던던트셀 테스트 제어회로를 구비하는 반도체 메모리장치
KR950030166A (ko) 반도체 메모리 장치 및 그 구동방법
KR850000125A (ko) Mos 기억장치
US5440511A (en) Semiconductor memory device
KR940002865A (ko) 반도체 메모리 장치의 번-인 인에이블 회로 및 번-인 테스트 방법
KR950009279A (ko) 메모리 시험을 실시하는 반도체 메모리 장치
KR0180265B1 (ko) 반도체 장치
KR910020733A (ko) 스태틱형 메모리
KR880009373A (ko) 반도체 기억장치
JP2689768B2 (ja) 半導体集積回路装置
KR970007649A (ko) 메모리의 자동초기화 방법 및 회로
JPS6353785A (ja) Cmos半導体メモリのワ−ドまたはビツト線の復号方法
US7688657B2 (en) Apparatus and method for generating test signals after a test mode is completed
KR19990006508A (ko) 전원인가시 집적 회로 응답을 제어하기 위한 장치
KR970707555A (ko) 메모리 소자내의 결함 셀을 대체하기 위한 회로, 시스템 및 그 방법(circuits, systems, and methods for accounting for defective cells in a memory device)
US7042797B2 (en) X-address extractor and method for extracting X-address in memory device
KR970007525B1 (ko) 어드레스 프로세싱 회로와 이를 이용한 반도체 기억장치
US20030075716A1 (en) Semiconductor device with high speed switching of test modes
JP2006073111A (ja) 冗長メモリセルがテスト可能な半導体メモリ
KR960035641A (ko) 라이트 리커버리 제어회로 및 그 제어방법
JPH11185480A (ja) 入力バッファ回路
KR100265604B1 (ko) 반도체 메모리 소자의 워드라인 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee