KR970004867Y1 - 5슬롯 sbb장치 - Google Patents

5슬롯 sbb장치 Download PDF

Info

Publication number
KR970004867Y1
KR970004867Y1 KR2019910024598U KR910024598U KR970004867Y1 KR 970004867 Y1 KR970004867 Y1 KR 970004867Y1 KR 2019910024598 U KR2019910024598 U KR 2019910024598U KR 910024598 U KR910024598 U KR 910024598U KR 970004867 Y1 KR970004867 Y1 KR 970004867Y1
Authority
KR
South Korea
Prior art keywords
slot
sbb
mfb
bus
board
Prior art date
Application number
KR2019910024598U
Other languages
English (en)
Other versions
KR930015575U (ko
Inventor
송재수
Original Assignee
엘지전자 주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 이헌조 filed Critical 엘지전자 주식회사
Priority to KR2019910024598U priority Critical patent/KR970004867Y1/ko
Publication of KR930015575U publication Critical patent/KR930015575U/ko
Application granted granted Critical
Publication of KR970004867Y1 publication Critical patent/KR970004867Y1/ko

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1438Back panels or connecting means therefor; Terminals; Coding means to avoid wrong insertion
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/409Mechanical coupling

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

내용없음.

Description

5슬롯 SBB장치
제 1 도는 종래의 SBB구조도.
제 2 도는 본 고안의 SBB구조도.
제 3 도는 제 1 도에 따른 4슬롯 SBB백플랜 보드 윤곽도.
제 4 도는 제 2 도에 따른 5슬롯 SBB백블랜 보드 윤곽도.
제 5 도는 4슬롯용 SBB샷시 구조도.
제 6 도는 5슬롯용 SBB샷시 구조도.
제 7 도는 제 3 도에 따른 4슬롯 SBB백플랜 회로도.
제 8 도는 본 고안의 5슬롯 SBB백플랜 회로도.
제 9 도는 본 고안의 터미널 저항 회로도.
* 도면의 주요부분에 대한 설명
MFB : 메인프레임버스 UPU : 유저프로세서유니트
RPU : 리얼타임프로세서유니트 MEM : 메모리
SIBI : 시스템인터커넥트버스인터페이스 CSI : 소형컴퓨터시스템인터페이스
본 고안은 컴퓨터에 사용하는 SBB(System Building Block)에 관한 것으로, 특히 4슬롯 SBB 백플랜 보드(Back Plane Board)에 소형 컴퓨터 시스템 인터페이스(SCSI) 버스지원용 보드를 연결하여 사용할 수 있도록 하는 5슬롯 SBB장치에 관한 것이다.
종래의 SBB(System Building Board)구조는, 제 1 도에 도시된 바와같이, 유저프로세서유니트(UPU), 리얼타임프로세서유니트(RPU), 메모리(MEM) 및 시스템인터커넥터버스인터페이스(SIBI)보드가 메인프레임버스(MFB)에 연결되어 구성된다.
이와같이 구성된 SBB는 SBB샷시에 모두 위치하는데, 그 SBB샷시는 4개의 보드만 삽입할 수 있도록 되어 있다.
상기 SBB샷에서 4개 보드의 전기적 연결은 제 3 도에 도시한 바와같이, 유저프로세서유니트(UPU:User Processor Unit), 리얼타임프로세서유니트(RPU:Realtime Processor Unit), 메모리(MEM:Memory) 및 시스템인터커넥터버스인터페이스(SIBI:System Interconnector Bus Interface)보드들이 연결되도록 한 4개의 MFB(Main Frame Bus) 슬롯(#1-#4)과, 상기 MFB슬롯 하단부에 위치하여 MFB버스의 터미네이션을 하는 터미네이터 저항과, 상기 MFB슬롯 상단부에 위치하여 각 구성부가 정상 동작하는가를 표시하기 위한 커넥터로 구성된다.
여기서 미설명 부호 GND, +5V는 SBB 백플랜 보드에 전원을 공급하기 위한 커넥터이다.
이와같이 구성된 종래기술에 대하여 상세히 설명하면 다음과 같다.
MFB슬롯(#1-#4)의 순서에 관계없이 유저프로세서유니트(UPU), 리얼타임프로세서유니트(RPU), 메모리(MEM), 시스템인터커넥터버스인터페이스(SIBI)보드들을 연결해주고 서로 데이타 교환할 수 있도록 되어 있다.
그리고, 상기 MFB슬롯은 제 7 도에 도시된 바와같이 200핀 커넥터로서 SBB의 MFB버스를 지원해준다.
그러나 4슬롯 SBB 백플랜 보드에는 MFB슬롯이 네개밖에 없어서 네개의 슬롯에 UPU, RPU, MEM, SIBI의 보드들이 연결되면 SBB의 MFB버스에 새로 개발된 보드들을 연결할 수 없는 문제점이 있었다.
상기와 같은 종래의 결함을 감안하여 본 고안은 기존의 MFB슬롯(#1-#4)의 위치를 약간 위로 올리고, 터미널 저항 자리에 SCSI(Small Computer System Interface)지원용 MFB슬롯을 위치하도록 하며, 터미널 저항은 SCSI지원용 MFB슬롯의 뒷면에 위치하도록 한 다음 상기 SCSI지원용 MFB슬롯의 핀을 롱(Long)핀을 사용하여 터미널 저항 보드를 연결할 수 있도록 구성하여 새로운 보드 개발시 연결하여 사용할 수 있도록 함으로써 컴퓨터의 성능을 향상시킨 5슬롯 SBB장치를 안출한 것으로, 이하 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제 4 도는 본 고안의 백플랜 보드에 위치한 5슬롯 SBB장치의 구조도로서, 이에 도시한 바와같이, 메인프레임버스(MFB) 슬롯(#1-#4)를 약간 위로 올려 위치토록 하고, 터미네이터 저항이 있던 자리에 SCSI지원용 메인프레임버스 슬롯(#5)을 위치하도록 하며, 상기 터미네이터 저항은 상기 SCSI지원용 메인프레임버스 슬롯(#5) 뒷면에 위치하도록 구성한다.
이와같이 구성된 본 고안의 작용, 효과를 상세히 설명하면 다음과 같다.
제 4 도에서와 같이 메인프레임버스(MFB) 슬롯(#1-#4)을 종래에 위치한 자리에서 약간 위로 올리고, 상기 메인프레임버스(MFB) 슬롯(#1-#4) 아래에 위치했던 터미네이터 저항이 있는 자리에 SCSI지원용 메인프레임버스 슬롯(#5)을 위치시키고 터미테이터 저항을 갖는 터미네이터 보오드는 상기 SCSI지원용 메인프레임버스 슬롯(#5)의 뒷면에 위치시킨다.
이때 SCSI지원용 메인프레임버스 슬롯(#5)의 커넥터의 핀 길이를 롱(Long)핀을 사용하여 터미네이터 저항과 연결할 수 있도록 하여 5슬롯 SBB장치를 구현한다.
상기에서와 같이 구현된 5슬롯 SBB장치를 구현한다.
즉, 도 6에서와 같이 유저프로세서유니트(UPU), 리얼타임프로세서유니트(RPU), 메모리(MEM) 및 시스템인터커넥터버스인터페이스(SIBI)보드들을 연결하는 메인프레임버스 슬롯(#1-#4)와 SCSI지원용 보오드를 연결하는 슬롯(#5)가 장착되는 앞면의 한쪽옆에 커넥터를 위치시키고, 뒷면에는 터미네이터 저항을 갖는 터미네이터 보오드를 위치시킨다.
상기에서와 같이 구현된 5슬롯 SBB백플랜 보드의 제 4 도에서와 같은 외각크기 변화는 SCSI지원용 MFB슬롯을 편리하게 장착하고, 터미네이터 저항전용의 보드를 연결할 수 있게 하기 위해서이다.
제 6 도는 본 고안의 5슬롯 SBB샷시를 나타낸 것으로 각 보드들이 장착된 모습을 보여주고 있으며, 유저프로세서유니트(UPU), 리얼타임프로세서유니트(RPU), 메모리(MEM) 및 시스템인터커넥터버스인터페이스(SIBI)보드들은 순서에 상관없이 장착해도 되나, SCSI지원용 보드는 맨 래부분에 장착해야 한다.
그리고 제 8 도는 본 고안의 5슬롯 SBB백플랜 회로도로써 각 메인프레임버스(MFB) 스롯(#1-#5)은 200핀으로 구성된 커넥터이고, 각 핀의 연결은 일대일로 연결시키며, 제 9 도는 본 고안의 저항 회로도로써 4슬롯 SBB 백플랜 보드에 있는 터미네이터 저항을 따로 분리시켜 놓은 것이다.
이상에서 상세히 설명한 바와같이 본 고안은 5슬롯 SBB 백플랜 보드가 장착된 5슬롯 SBB샷시를 사용하여 새로 개발된 보드를 장착하여 사용할 수 있도록 함으로써 컴퓨터의 성능을 향상시킬 수 있도록 한 효과가 있다.

Claims (2)

  1. (정정) SCSI(Small Computer System Interface)지원용 메인프레임버스(MFB) 슬롯(#5)과; 상기 메인프레임버스 슬롯(#5)의 일측에 있는 커넥터와; 상기 메인프레임버스 슬롯(#5)과 SBB백플랜 보드상의 반대측에 연결된 터미네이터 저항을 포함하여 구성되는 것을 특징으로 하는 5슬롯 SBB장치.
  2. 제 1 항에 있어서, 상기 SCSI지원용 메인프레임버스 슬롯의 커넥터의 핀 길이는 롱 핀을 사용하여 상기 터미네이터 저항과 연결할 수 있도록 함을 특징으로 하는 5슬롯 SBB장치.
KR2019910024598U 1991-12-28 1991-12-28 5슬롯 sbb장치 KR970004867Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910024598U KR970004867Y1 (ko) 1991-12-28 1991-12-28 5슬롯 sbb장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910024598U KR970004867Y1 (ko) 1991-12-28 1991-12-28 5슬롯 sbb장치

Publications (2)

Publication Number Publication Date
KR930015575U KR930015575U (ko) 1993-07-28
KR970004867Y1 true KR970004867Y1 (ko) 1997-05-21

Family

ID=19326211

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910024598U KR970004867Y1 (ko) 1991-12-28 1991-12-28 5슬롯 sbb장치

Country Status (1)

Country Link
KR (1) KR970004867Y1 (ko)

Also Published As

Publication number Publication date
KR930015575U (ko) 1993-07-28

Similar Documents

Publication Publication Date Title
DK59490A (da) Adaptorkort og kredsloeb til to-bruger personlig computer arkitektur
CN201107817Y (zh) 扩充卡插接装置组合
KR970004867Y1 (ko) 5슬롯 sbb장치
US4862327A (en) Adapter card mounting in a low profile microcomputer
FR2440138A1 (fr) Systeme d'interconnexion de cartes et de panneaux a circuits imprimes
CN213276461U (zh) 一种双路服务器主板及服务器
JPS62130368A (ja) バツフア・プロ−ブ
JP3378671B2 (ja) 半導体試験装置用テストヘッド
JPH02170495A (ja) 折り曲げ可能なプリント板の固定方法
JPH0817277B2 (ja) プリント基板ユニット
JPH07336075A (ja) 中継基板構造
JPH066553Y2 (ja) 部品実装正面板付プリント板ユニット
JPH0244546Y2 (ko)
KR0128431Y1 (ko) 컴퓨터 메인 보드의 도킹장치
JPH0685143B2 (ja) バス構成方式
JPS6243088A (ja) コネクタ変換装置
JPS5823187Y2 (ja) 電気回路装置
JPS608463Y2 (ja) プリント配線基板に実装される電気装置
JPH0521135Y2 (ko)
JP2833009B2 (ja) 共通バスの終端抵抗の実装方式およびバス拡張方式
KR0147151B1 (ko) 전전자 교환기(tdx-10) 내 입/출력 정합 블럭(mmph) 집적화 방법
KR100265790B1 (ko) 카드에지에뮬레이션마이크로프로세서기판
JP2000236175A (ja) インタフェースコネクタ実装装置
JPH0132295Y2 (ko)
JPH056710Y2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010314

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee