KR960027818A - 고정길이 패킷통신을 위한 휴지패킷 제거장치 - Google Patents
고정길이 패킷통신을 위한 휴지패킷 제거장치 Download PDFInfo
- Publication number
- KR960027818A KR960027818A KR1019940034519A KR19940034519A KR960027818A KR 960027818 A KR960027818 A KR 960027818A KR 1019940034519 A KR1019940034519 A KR 1019940034519A KR 19940034519 A KR19940034519 A KR 19940034519A KR 960027818 A KR960027818 A KR 960027818A
- Authority
- KR
- South Korea
- Prior art keywords
- packet
- output
- fifo memory
- indicating
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/32—Flow control; Congestion control by discarding or delaying data units, e.g. packets or frames
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/06—Management of faults, events, alarms or notifications
- H04L41/0654—Management of faults, events, alarms or notifications using network fault recovery
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Communication Control (AREA)
Abstract
본 발명은 고정길이 패킷통신을 위한 휴지패킷 제거장치에 관한 것으로, 특히 외부로부터 입력클럭신호(ICLK)와 이에 동기되며 패킷의 시작 바이트를 표시하는 한 비트(ID8)를 포함한 8비트 폭의 패킷 데이타[ID(8:0)]를 입력받아 정렬시키는입력레지스터(10); 상기 입력레지스터(10)로부터 출력되는 패킷을 FIFO 메모리(30)에 저장할 것인지 판단하고 그에 따른제어신호를 출력하는 패킷입력 제어부(20); 상기 패킷입력 제어부(20)의 제어에 따라 FIFO 메모리(30)에 저장된 패킷을출력하기 위한 제어신호를 출력하는 패킷출력 제어부(40); 및 상기 패킷출력 제어부(40)의 제어에 따라 FIFO 메모리(30)에서 출력되는 데이타를 정렬하는 출력 레지스터(50)를 구비하므로써, 예기치 않게 입력되는 미완성된 패킷으로 인한 시스템의 장애를 방지할 수 있으며, 수신입력 클럭의 글리치(glitch)와 같은 원인으로 인해 고정길이 보다 긴 패킷이 수신되거나 짧은 패킷이 수신되더라도 이와같은 휴지패킷을 제거하므로써 셀동기의 유실을 방지할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
Claims (1)
- 외부로부터 입력클럭신호(ICLK)와 이에 동기되며 패킷의 시작 바이트를 표시하는 한 비트(ID8)를 포함한 8비트 폭의 패킷 데이타[ID(8:0)]를 입력받아 정렬시키는 입력레지스터(10): FIFO 메모리(30)의 풀상태를 표시하는 FF 플래그와 외부로부터 패킷의 시작 바이트를 표시하는 비트(ID8) 및 현재 패킷의 유효함을 나타내는 유효신호(ICEN)를 입력받아 상기 입력레지스터(10)로부터 출력되는 패킷을 FIFO 메모리(30)에 저장할 것인지 판단하고, 쓰기 인에이블 신호(WEN)와 패킷의 시작을 표시하는 신호(WD8)를 FIFO 메모리(30)로 제공하며, FIFO 메모리(30)가 풀상태일 때 입력을 멈추기 위한 정지신호(ISTOP)를 외부로 출력하는 패킷입력 제어부(20): FIFO 메모리(30)내에 저장되어 있는 패킷이 있음을 나타내는 EF 플래그 및 읽은 바이트의 최상위 비트가 패킷의 시작 바이트를 나타내는 비트(RD8) 및 외부로부터 출력이 가능한 상태임을 나타내는 신호(REN), 읽기클럭(RCLK), 출력 인에이블 신호(OE)를 상기 FIFO 메모리(30)로 제공하며, 출력되는 패킷의 유효함을 나타내는 유효신호(OCEN)를 외부로 출력하는 패킷출력 제어부(40); 및 상기 패킷출력 제어부(40)의 제어에 따라 FIFO 메모리(30)에서 출력되는 데이타를 정렬하는 출력 레지스터(50)를 구비하는 것을 특징으로 하는 고정길이 패킷통신을 위한 휴지패킷 제거장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940034519A KR0126850B1 (ko) | 1994-12-15 | 1994-12-15 | 고정길이 패킷통신을 위한 휴지패킷 제거장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940034519A KR0126850B1 (ko) | 1994-12-15 | 1994-12-15 | 고정길이 패킷통신을 위한 휴지패킷 제거장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960027818A true KR960027818A (ko) | 1996-07-22 |
KR0126850B1 KR0126850B1 (ko) | 1998-04-01 |
Family
ID=19401754
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940034519A KR0126850B1 (ko) | 1994-12-15 | 1994-12-15 | 고정길이 패킷통신을 위한 휴지패킷 제거장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0126850B1 (ko) |
-
1994
- 1994-12-15 KR KR1019940034519A patent/KR0126850B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR0126850B1 (ko) | 1998-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870003430A (ko) | 반도체 집적 회로장치 | |
KR910003666A (ko) | 반도체기억장치의 데이터출력제어회로 | |
KR960006399A (ko) | 비동기 전송 모드 셀 속도 측정 방법 및 장치 | |
KR960027818A (ko) | 고정길이 패킷통신을 위한 휴지패킷 제거장치 | |
KR940027383A (ko) | 버스 다중화 회로 | |
KR19990055985A (ko) | 동기식 전송장치에 있어서 탄성 버퍼회로 | |
KR950025534A (ko) | 인터럽트신호의 멀티플렉싱회로 | |
KR970012680A (ko) | 메모리 관리 장치의 재동기화를 위한 방법 및 회로 장치 | |
KR890017658A (ko) | 전자악기의 adsr 데이터 출력 제어시스템 | |
KR970068325A (ko) | Atm 어답터의 유토피아(utopia) 송신접속장치 | |
KR0179245B1 (ko) | 레지스터 라이팅장치 | |
KR960018909A (ko) | 캐시 메모리의 기능을 갖는 메모리 장치 | |
KR100205305B1 (ko) | 페이지 모드회로 | |
KR100186337B1 (ko) | 카운터 리드 장치 | |
KR930020843A (ko) | 클럭신호 선택회로 | |
KR920013078A (ko) | 보드 삽입상태 판별회로 | |
KR920014310A (ko) | 디지틀 신호처리기를 이용한 다중채널 r2mfc/dtmf 겸용 수신방법 | |
KR920022107A (ko) | 이동체 단말기의 전원 온/오프에 의한 nvm 오동작 보호회로 | |
KR950009403A (ko) | 피포메모리를 이용한 디지탈 시그날 프로세서 인터페이스 장치 | |
KR950020122A (ko) | 비트로 정의된 데이타를 바이트 단위로 시간축 변경하는 방법 | |
KR970062916A (ko) | 바이트/비트 어드레싱이 가능한 메모리 구조 | |
KR980007342A (ko) | 전전자 교환기의 프로세서와 타임 슬롯 스위치간 이중화 알람 통신 장치 | |
KR970049590A (ko) | 메모리의 읽기 및 쓰기제어장치 | |
KR910015938A (ko) | 리프레임시 버퍼의 딜레이를 제거한 독립 동기 구성회로 | |
KR900006978A (ko) | 다이내믹형 메모리 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20041001 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |