KR960025145A - 효율적인 퍼지로직 연산을 수행하기 위한 데이타처리시스템 및 그 방법 - Google Patents

효율적인 퍼지로직 연산을 수행하기 위한 데이타처리시스템 및 그 방법 Download PDF

Info

Publication number
KR960025145A
KR960025145A KR1019950054210A KR19950054210A KR960025145A KR 960025145 A KR960025145 A KR 960025145A KR 1019950054210 A KR1019950054210 A KR 1019950054210A KR 19950054210 A KR19950054210 A KR 19950054210A KR 960025145 A KR960025145 A KR 960025145A
Authority
KR
South Korea
Prior art keywords
membership
functions
membership function
command
processing system
Prior art date
Application number
KR1019950054210A
Other languages
English (en)
Other versions
KR100372968B1 (ko
Inventor
그레그 바이웃 제임스
Original Assignee
빈센트 비. 인그라시아
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 비. 인그라시아, 모토로라 인코포레이티드 filed Critical 빈센트 비. 인그라시아
Publication of KR960025145A publication Critical patent/KR960025145A/ko
Application granted granted Critical
Publication of KR100372968B1 publication Critical patent/KR100372968B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N7/00Computing arrangements based on specific mathematical models
    • G06N7/02Computing arrangements based on specific mathematical models using fuzzy logic
    • G06N7/04Physical realisation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S706/00Data processing: artificial intelligence
    • Y10S706/90Fuzzy logic

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Molecular Biology (AREA)
  • Fuzzy Systems (AREA)
  • Biomedical Technology (AREA)
  • Algebra (AREA)
  • Artificial Intelligence (AREA)
  • Health & Medical Sciences (AREA)
  • Data Mining & Analysis (AREA)
  • Evolutionary Computation (AREA)
  • Automation & Control Theory (AREA)
  • General Health & Medical Sciences (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Complex Calculations (AREA)
  • Logic Circuits (AREA)
  • Feedback Control In General (AREA)

Abstract

데이타처리시스템(10)은 퍼지로직 멤버쉽함수에서 입력값의 멤버쉽정도를 결정하는 명령어 "MEM"으로 알려진 명령어를 포함한다. 또한 MEM 명령어에 응답하여, 데이타처리시스템(10)은 멤버쉽함수의 경계를 한정하는 경계치가 어떤 선정된 값을 가지는지를 체크한다. 만약 가진다면, 이 멤버쉽함수는 멤버쉽함수들 집합의 마지막 멤버쉽함수이며 데이타처리시스템(10)은 종료신호(151)를 발생시킨다. 한가지 구현된 예에서, 종료신호(151)는 컨디션코드레지스터(69)에 비트를 설정하여 멤버쉽함수들 집합의 연속적인 멤버쉽함수들에서 입력값의 멤버쉽정도를 결정해주는 소프트웨어프로그램루프(loop)가 있을 수 있게 한다.

Description

효율적인 퍼지로직 연산을 수행하기 위한 데이타처리시스템 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음

Claims (3)

  1. 효율적인 퍼지로직연산을 수행하기 위한 데이타처리시스템(10)에 있어서, 멤버쉽함수에서 멤버쉽의 정도를 결정하기 위해 다수의 명령어들로 이루어지는 명령어집합으로부터 처리되어지는 명령어(instruction)를 수신하기 위한 입력과, 또한 출력을 가지는 명령어복호기(18)와, 명령어복호기(18) 출력으로부터의 다수의 입력신호에 응답하여 다수의 수학적논리함수를 실행하며, 멤버쉽함수에서 멤버쉽의 정도를 결정하기 위한 명령어에 응답하여 최소한 하나의 입력신호를 포함하며, 멤버쉽함수의 선정된 특성을 검토함에 의해 다수의 멤버쉽함수 중에서 멤버쉽함수가 마지막 멤버쉽함수인지를 결정하는 실행유닛(14)을 구비하는 것을 특징으로 하는 데이타처리시스템.
  2. 효율적인 퍼지로직연산을 수행하기 위한 데이타처리시스템(10)에 있어서, 명령어를 수신하기 위한 입력과, 다수의 제어신호를 제공하기 위한 출력을 가지는 명령어복호기(18)와, 명령어복호기(18)의 출력에 연결된 제어입력과, 정보버스(40)에 연결된 데이타단자를 가지는 실행유닛(14)을 구비하며, 상기 명령어복호기(18)는 퍼지멤버쉽 명령어에 응답하여 멤버쉽함수에서 입력값의 멤버쉽정도를 결정하며 데이타단자를 경유해 입력값을 수신하도록 실행유닛(14)을 제어하며, 또한 멤버쉽함수가 다수의 멤버쉽함수들중에 마지막 멤버쉽함수인지를 결정하도록 실행유닛(14)을 제어하는 것을 특징으로 하는 데이타처리시스템.
  3. 관찰되는 가변 입력점의 다수의 멤버쉽함수들 중의 최소한 하나에서 멤버쉽의 정도를 결정하는 동안 멤버쉽함수가 다수의 멤버쉽함수들 중의 마지막 멤버쉽함수인지를 결정하기 위한 데이타처리시스템방법에 있어서, 관찰되는 가변 입력점의 멤버쉽 정도를 결정하기 위해 다수의 명령어들을 가지는 명령어집합으로부터 명령어를 수신하는 단계와, 다수의 멤버쉽함수들 각각의 바운더리를 한정하는 제1과 제2의 바운더리값을 검파하는 단계와, 바운더리(boundary)가 다수의 멤버쉽함수들 중의 끝점을 포함하는지를 결정하기 위해 다수의 멤버쉽 함수들 각각의 제1과 제2의 바운더리값 각각을 계속해서 테스트하는 단계와, 관찰되는 가변 입력점에 대해 연속적으로 테스트하는 단계의 종료를 나타내는 표시를 제공함에 의해, 테스트되어지는 멤버쉽함수가 다수의 멤버쉽함수들 중의 마지막 멤버쉽함수인지를 표시하는 단계를 포함하는 것을 특징으로 하는 데이타처리시스템 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950054210A 1994-12-22 1995-12-22 효율적인퍼지논리연산을수행하기위한데이터처리시스템및그방법 KR100372968B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/363,196 US5671332A (en) 1994-12-22 1994-12-22 Data processing system for performing efficient fuzzy logic operations and method therefor
US363,196 1994-12-22
US363196 1994-12-22

Publications (2)

Publication Number Publication Date
KR960025145A true KR960025145A (ko) 1996-07-20
KR100372968B1 KR100372968B1 (ko) 2003-05-17

Family

ID=23429231

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950054210A KR100372968B1 (ko) 1994-12-22 1995-12-22 효율적인퍼지논리연산을수행하기위한데이터처리시스템및그방법

Country Status (5)

Country Link
US (1) US5671332A (ko)
EP (1) EP0718752A1 (ko)
JP (1) JP3958381B2 (ko)
KR (1) KR100372968B1 (ko)
CN (1) CN1133994A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6804595B1 (en) 1999-09-03 2004-10-12 Siemens Vdo Automotive Corporation Controller for occupant restraint system
US6578094B1 (en) * 2000-03-02 2003-06-10 International Business Machines Corporation Method for preventing buffer overflow attacks
JP5815390B2 (ja) * 2011-12-08 2015-11-17 ルネサスエレクトロニクス株式会社 半導体装置及び画像処理方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5363472A (en) * 1988-09-30 1994-11-08 Omron Tateisi Electronics Co. Reasoning computer system
US5185849A (en) * 1989-06-27 1993-02-09 Olympus Optical Co., Ltd. Digital fuzzy inference apparatus having time divisional control function
JP2561162B2 (ja) * 1990-01-29 1996-12-04 三菱電機株式会社 演算処理用半導体装置
CA2068751C (en) * 1991-05-24 1998-05-19 Tokumichi Murakami Image coding system
JPH0535308A (ja) * 1991-07-25 1993-02-12 Mitsubishi Electric Corp フアジイメンバシツプ関数の同定装置及び同定方法
US5295229A (en) * 1992-06-17 1994-03-15 Motorola, Inc. Circuit and method for determining membership in a set during a fuzzy logic operation
US5263125A (en) * 1992-06-17 1993-11-16 Motorola, Inc. Circuit and method for evaluating fuzzy logic rules
JP2850082B2 (ja) * 1993-03-31 1999-01-27 モトローラ株式会社 ファジイ推論のmin−max 演算回路
US5475822A (en) * 1993-11-15 1995-12-12 Motorola, Inc. Data processing system for resuming instruction execution after an interrupt and method therefor

Also Published As

Publication number Publication date
EP0718752A1 (en) 1996-06-26
CN1133994A (zh) 1996-10-23
US5671332A (en) 1997-09-23
KR100372968B1 (ko) 2003-05-17
JPH08234986A (ja) 1996-09-13
JP3958381B2 (ja) 2007-08-15

Similar Documents

Publication Publication Date Title
US5644519A (en) Method and apparatus for a multiply and accumulate circuit having a dynamic saturation range
KR930018378A (ko) 캐쉬 메모리 시스템의 성능최적화 방법 및 장치
US4517643A (en) Interrupt control apparatus for a data processing system
KR960038583A (ko) 출력제어장치
KR900006853A (ko) 마이크로 프로세서
US5070476A (en) Sequence controller
KR960025145A (ko) 효율적인 퍼지로직 연산을 수행하기 위한 데이타처리시스템 및 그 방법
JP2557629B2 (ja) 割込方式
JP2525492B2 (ja) プログラマブルコントロ―ラ
KR100457040B1 (ko) 곱셈 누산 명령을 이용한 데이터 처리 장치 및 방법
US5732252A (en) Program counter system capable of incrementing or decrementing after a conditional jump instruction
KR100381876B1 (ko) 프로그램카운팅시스템및카운터의동작방법
EP0806722A1 (en) Method and apparatus for a multiply and accumulate circuit having a dynamic saturation range
JPH04145544A (ja) デバッグ装置
KR100222304B1 (ko) 프로그래머블 로직 콘트롤러 로더의 디바이스 판별방법
KR100240963B1 (ko) 피엘씨 장치 및 제어방법
SU1405061A2 (ru) Устройство дл формировани сигналов прерывани при отладке программ
JP2985201B2 (ja) マイクロコンピュータ
KR100200735B1 (ko) 고속 동작 마이크로 콘트롤러
SU1185343A1 (ru) Устройство дл формировани сигналов прерывани при отладке программ
KR200233853Y1 (ko) 다킹시스템의식별자검출장치
JPS62256138A (ja) デ−タ処理装置
JPH05100891A (ja) プログラムデバツグ装置
JPS57178518A (en) Interruption control circuit
KR970049109A (ko) 메모리를 이용한 소터의 인터페이스 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130409

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140107

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 13

EXPY Expiration of term