KR960012386A - 박막트랜지스터 제조방법 - Google Patents

박막트랜지스터 제조방법 Download PDF

Info

Publication number
KR960012386A
KR960012386A KR1019940024033A KR19940024033A KR960012386A KR 960012386 A KR960012386 A KR 960012386A KR 1019940024033 A KR1019940024033 A KR 1019940024033A KR 19940024033 A KR19940024033 A KR 19940024033A KR 960012386 A KR960012386 A KR 960012386A
Authority
KR
South Korea
Prior art keywords
forming
active layer
source
depositing
insulating film
Prior art date
Application number
KR1019940024033A
Other languages
English (en)
Other versions
KR100304551B1 (ko
Inventor
박병우
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940024033A priority Critical patent/KR100304551B1/ko
Publication of KR960012386A publication Critical patent/KR960012386A/ko
Application granted granted Critical
Publication of KR100304551B1 publication Critical patent/KR100304551B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thin Film Transistor (AREA)

Abstract

본 발명은 박막트랜지스터 제조방법에 관한 것으로, 기판위에 버퍼 산화막을 형성하는 공정과, 상기 버퍼 산화막위에 다결정실리콘을 증착시킨 후 패터닝하여 활성층을 형성하는 공정과, 상기 활성층이 형성된 결과물 전면에 절연물질을 증착시켜 게이트 절연막을 형성하는 공정과, 상기 활성층 위의 게이트 절연막 상에 실리사이드로 게이트 전극을 형성하는 공정과, 상기 게이트 전극을 마스크로 상기 활성층상에 불순물을 주입하여 소스/드레인 영역을 형성하는 공정과, 상기 소스/드레인 영역 형성 후 절연물질을 증착시켜 층간절연막을 형성하는 공정과, 상기 층간절연막을 선택적으로 식각하여 콘택홀을 형성하는 공정과, 상기 콘택홀 형성 후 결과물 전면에 투명도전물질을 증착시킨 후 패터닝하여 화소전극을 형성하는 공정과, 금속물질로 상기 콘택홀을 통해 소스/드레인 영역과 접촉하도록 소스/드레인 전극을 형성하는 공정을 포함하여 구성되며, 상기와 같이 크롬실리사이드로 게이트 전극을 형성함으로써 이를 제조공정을 단순화할 수 있으며, 이에 따라 제조가를 감소시킬 수 있을 뿐만 아니라 상기 게이트 전극으로 그 하부를 보호함으로써 채널영역의 열화를 방지할 수 있는 효과가 있다.

Description

박막트랜지스터 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 박막트랜지스터의 제조방법을 도시한 단면도.

Claims (3)

  1. 기판위에 버퍼 산화막을 형성하는 공정과, 상기 버퍼 산화막위에 다결정실리콘을 증착시킨 후 패터닝하여 활성층을 형성하는 공정과, 상기 활성층이 형성된 결과물 전면에 절연물질을 증착시켜 게이트 절연막을 형성하는 공정과, 상기 활성층 위의 게이트 절연막 상에 실리사이드로 게이트 전극을 형성하는 공정과, 상기 게이트 전극을 마스크로 상기 활성층상에 불순물을 주입하여 소스/드레인 영역을 형성하는 공정과, 상기 소스/드레인 영역 형성 후 절연물질을 증착시켜 층간절연막을 형성하는 공정과, 상기 층간절연막을 선택적으로 식각하여 콘택홀을 형성하는 공정과, 상기 콘택홀 형성 후 결과물 전면에 투명도전물질을 증착시킨 후 패터닝하여 화소전극을 형성하는 공정과, 금속물질로 상기 콘택홀을 통해 소스/드레인 영역과 접촉하도록 소스/드레인 전극을 형성하는 공정을 포함하여 구성된 것을 특징으로 하는 박막트랜지스터 제조방법.
  2. 제1항에 있어서, 상기 실리사이드는 비정질실리콘과 크롬을 순차적으로 증착시킨 후 250℃ 이하로 열처리한 것임 특징으로 하는 박막트랜지스터 제조방법.
  3. 제2항에 있어서, 상기 비정질실리콘은 두께가 500Å 이하임을 특징으로 하는 박막트랜지스터 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940024033A 1994-09-23 1994-09-23 박막트랜지스터제조방법 KR100304551B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940024033A KR100304551B1 (ko) 1994-09-23 1994-09-23 박막트랜지스터제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940024033A KR100304551B1 (ko) 1994-09-23 1994-09-23 박막트랜지스터제조방법

Publications (2)

Publication Number Publication Date
KR960012386A true KR960012386A (ko) 1996-04-20
KR100304551B1 KR100304551B1 (ko) 2001-12-01

Family

ID=37529915

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940024033A KR100304551B1 (ko) 1994-09-23 1994-09-23 박막트랜지스터제조방법

Country Status (1)

Country Link
KR (1) KR100304551B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030033804A (ko) * 2001-10-25 2003-05-01 여훈 차량 엔진용 스파크 플러그

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0197531B1 (en) * 1985-04-08 1993-07-28 Hitachi, Ltd. Thin film transistor formed on insulating substrate
JPS62229873A (ja) * 1986-03-29 1987-10-08 Hitachi Ltd 薄膜半導体装置の製造方法
JP3214024B2 (ja) * 1992-02-04 2001-10-02 セイコーエプソン株式会社 薄膜トランジスタとその製造方法
JPH05235353A (ja) * 1992-02-21 1993-09-10 Seiko Epson Corp アクティブマトリックス基板とその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030033804A (ko) * 2001-10-25 2003-05-01 여훈 차량 엔진용 스파크 플러그

Also Published As

Publication number Publication date
KR100304551B1 (ko) 2001-12-01

Similar Documents

Publication Publication Date Title
US6166400A (en) Thin film transistor of liquid crystal display with amorphous silicon active layer and amorphous diamond ohmic contact layers
JPS6132471A (ja) 薄膜トランジスタ
KR960012386A (ko) 박막트랜지스터 제조방법
US20070007630A1 (en) Switching element for a pixel electrode and methods for fabricating the same
KR970011502B1 (ko) 다결정실리콘 박막트랜지스터의 제조방법
KR100270363B1 (ko) 박막트랜지스터 제조방법
KR960039215A (ko) 박막트랜지스터 오믹콘택형성방법
KR950021249A (ko) 박막 트랜지스터 제조방법
KR940012653A (ko) 박막트랜지스터 제조방법
KR920003534A (ko) 박막트랜지스터의 제조방법
KR950007147A (ko) 박막 트랜지스터의 제조방법
KR920013768A (ko) 박막형 이중 게이트 구조의 트랜지스터 제조방법
KR950028014A (ko) 액정표시소자용 박막트랜지스터 제조방법
KR950021751A (ko) 박막트랜지스터의 제조방법
JPH04321275A (ja) 薄膜トランジスタ
KR970018633A (ko) 박막트랜지스터 제조방법
KR950030276A (ko) 박막트랜지스터 제조방법
KR950021799A (ko) 모스 트랜지스터 제조방법
KR930015095A (ko) 박막트랜지스터
KR970018718A (ko) 오프셋 길이를 증가시킨 박막 트랜지스터의 제조방법
KR920005373A (ko) 수직모스 트랜지스터 제조방법
JPH07115204A (ja) 多結晶シリコン薄膜トランジスタの製造方法
KR950028011A (ko) 액정표시소자용 박막트랜지스터 제조방법
KR930020686A (ko) 프리채널 mosfet 및 그 제조방법
KR980006514A (ko) 박막 트랜지스터 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070629

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee