KR960009900B1 - 오비육비 블록코드를 이용한 코딩/디코딩 장치 - Google Patents

오비육비 블록코드를 이용한 코딩/디코딩 장치 Download PDF

Info

Publication number
KR960009900B1
KR960009900B1 KR1019930010621A KR930010621A KR960009900B1 KR 960009900 B1 KR960009900 B1 KR 960009900B1 KR 1019930010621 A KR1019930010621 A KR 1019930010621A KR 930010621 A KR930010621 A KR 930010621A KR 960009900 B1 KR960009900 B1 KR 960009900B1
Authority
KR
South Korea
Prior art keywords
data
parallel
serial
output
shift register
Prior art date
Application number
KR1019930010621A
Other languages
English (en)
Other versions
KR950002277A (ko
Inventor
강병식
Original Assignee
박성규
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신주식회사 filed Critical 박성규
Priority to KR1019930010621A priority Critical patent/KR960009900B1/ko
Publication of KR950002277A publication Critical patent/KR950002277A/ko
Application granted granted Critical
Publication of KR960009900B1 publication Critical patent/KR960009900B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

요약없슴

Description

오비육비 블록코드를 이용한 코딩/디코딩 장치
제1도는 본 발명에 따른 코딩부의 구성도.
제2도는 본 발명에 따른 디코딩부의 구성도.
제3도는 본 발명의 동작에 따른 상태 천이도.
* 도면의 주요부분에 대한 부호의 설명
1, 8 : 직렬/병렬 시프트 레지스터2, 9 : 버퍼
3, 10 : 롬(PROM)4, 11 : 병렬/직렬 시프트 레지스터
5, 12 : JK 플립플롭6 : 5분주기
14 : 6분 주기7, 15 : 위상 록 루프 회로(PLL)
13 : 동기 상태 판단 회로
본 발명은 광통신 시스템에 적용되는 라인 코딩/디코딩 장치에 관한 것으로, 특히 유럽 전송방식의 광통신 시스템에 적용되는 5B/6B 블록코드를 이용한 라인 코딩/디코딩 장치에 관한 것이다.
종래의 통신 시스템에서는, 광케이블로 신호를 전송하기위해 다중화된 신호를 스크램블링 후 전기/광변환하여 전송함으로써 전송선로를 감시할 수 없었고, 동일 데이타가 연속적으로 나타남으로써 지터 문제가 발생하는데 이를 개선할 수 없는 문제점이 있었다.
따라서, 상기 종래기술의 문제점을 해결하기 위하여 안출된 본 발명은 플립플롭을 이용한 모드변화를 통하여 같은 데이타가 연속적으로 나타나는 것을 제거해 주고, 오류검출을 통하여 전송선로에 대한 감시기능을 수행할 수 있으며 PROM을 사용한 간단한 방법으로 5B/6B 블록코딩장치를 구현하는데 그 목적이 있다.
이하 본 발명을 첨부된 도면을 참도하여 상세히 설명하면 다음과 같다.
제1도는 본 발명에 따른 코딩부의 전체구성도로서, 상기 코딩부는 직렬/병렬 시프트 레지스터(1), 버퍼(2), 프로그래머블 롬(PROM), 병렬/직렬 시프트 레지스터(4), J-K 플립플롭(5), 5분 주기(6), 위상 록루프회로(PLL)(7)를 포함한다.
전송되어온 5비트의 직렬 데이타는 직렬/병렬 시프트 레지스터(1)에 입력되는데, 이때 직렬 데이타는 외부에서 제공되는 클럭(CLK)에 동기되어 병렬 데이타 상태로 입력된다. 직렬/병렬 시프트 레지스터(1)의 출력은 상기 클럭을 5분주하여 출력하는 5분 주기(6)의 출력에 동기되어 버퍼(2)에 일시저장된다. 버퍼(2)를 통한 병렬 데이타는 후단에 연결된 PROM(3)으로 입력되는데, 이전의 코드워드에 의해 정해진 모드에 따라 제4A도에 보인 코딩 테이블에서 6비트의 해당코드가 선택되어 그에 따른 디스패리티 비트와 함께 출력된다. 상기 디스패리티 값은 코드워드의 0과 1의 차이수를 나타내는 값이며, PROM(3)의 출력일단에 J-K 단자가 공통으로 연결된 J-K 플립플롭(5)은 상기 디스패리티 값을 입력받아 5분주기(6)의 출력에 트리거된 모드 반전신호를 상기 PROM(3)의 입력 일단에 제공한다. PROM(3)에서 코딩된 6비트 해당 코드의 출력은 병렬/직렬 시프트 레지스터(4)에 입력되어 입력 데이타 속도의 1.2배인 직렬 변환 데이타로서 출력되며, 이때 PLL(7)은 상기 5분주기 (6)의 출력을 입력받아 동기클럭을 상기 병렬/직렬 시프트 레지스터(4)에 제공한다.
제2도는 본 발명에 따른 디코딩부의 전체 구성도로서, 상기 디코딩부는 직렬/병렬 시프트 레지스터(8), 버퍼(9), PROM(10), 병렬/직렬 시프트 레지스터(11), J-K 플립플롭(12), 동기상태 판단 회로(13), 6분주기(14) PLL(15)을 포함한다.
전송되어온 6비트의 직렬 데이타는 직렬/병열 시프트 레지스터(8)에서 외부에서 제공되는 클럭에 동기되어 병렬 데이타로 변환된다. 후단에 연결된 버퍼(9)는 상기 직렬/병열 시프트 레지스터(8)의 출력을 디코딩하기 위하여 PROM(10)으로 전달하며, PROM(10)은 제4B도에 보인 디코딩 테이블에 따라 5비트의 원래 데이타로 재생한다. 상기 PROM(10)의 출력 일단에 연결된 J-K 플립플롭(12)은 제1도의 코딩부 J-K 플립플롭(5)과 마찬가지로 모드변환 신호를 PROM(10)으로 제공하며, 외부에서 제공되는 클럭을 6분주 하는 6분주기(14)의 출력에 트리거된다. 상기 PRPM(10)은 이전 데이타의 재생에 의해서 결정된 모드와 입력된 코드워드의 모드가 다르거나 코드워드가 아닌 데이타가 입력되면 에러를 외부로 출력하도록 프로그램화되어 있다. 또한, 에러신호는 동기상태 판단회로(13)에 입력되며, 동기상태 판단회로(13)는 외부로 동기 상태를 알리는 동기상태 신호(sync)를 출력하고, 일정시간 동안 정상의 코드워드가 수신되지 않으면 비동기상태 신호를 출력한다.
이와 동시에 동기상태 판단회로(13)는 슬립신호를 상기 6분주기(14)에 제공하여 비동기시 다음 비트에서부터 6비트의 데이타가 PROM(10)에 제공되도록 상기 버퍼(9)에 제공하는 분주클럭은 슬립(Slip)시킨다. 정상의 코드워드가 검출되면 일정시간 동안 에러가 발생하지 않을 경우 동기상태로 넘어간다.
병렬/직렬 시프트 레지스터(11)는 PROM(10)에서 재생된 5비트의 데이타를 직렬로 변환하여 출력하며, PLL(15)는 상기 6분 주기(14)의 출력을 입력받아 상기 병렬/직렬 시프트 레지스터(11)의 동기 클럭을 제공한다.
제3도는 본 발명의 동작에 따른 상태천이도로서, 도면에서 W는 수신된 코드워드, C는 코드워드세트, d는 디스패리티를 각각 나타낸다. 본 발명의 동작 알고리즘에서는 디스패리티의 값에 따라 두개의 상태를 설정하였으며, 도면에 도시한 바와 같이 디스패이티 값이 0일 때는 현재의 상태가 유지되고, +2 혹은 -2일때는 현재의 상태에서 다른 상태로의 천이가 일어난다.
제4A도와 제4B도는 코딩 및 디코딩부의 PROM 테이블을 각각 나타내며, 따라서 도면에서 Mn-1은 이전 코드워드에서 정해진 이전모드, Mn+1은 다음 모드, E는 에러를 각각 나타낸다.
따라서, 상기와 같이 구성되어 동작하는 본 발명은, 모드 변화를 통하여 같은 데이타가 연속적으로 나타나는 것을 제거해주고 오류검출을 통하여 전송선로의 감시기능을 수행할 수 있는 효과가 있다.

Claims (3)

  1. 유럽 방식의 광통신 장치에 이용되는 라인 코딩/디코딩 장치에 있어서, 전송되어온 5비트의 직렬 데이타를 외부에서 제공되는 클럭에 동기시켜 병렬 데이타로 변환하는 제1직렬/병렬 시프트 레지스터(1)와, 상기 외부에서 제공되는 클럭을 5분주하는 5분주 수단(6)과, 상기 제1직렬/병렬 시프트 레지스터(1)의 출력인 병렬 데이타를 상기 5분주 수단(6)의 출력인 5분주된 클럭에 동기시켜 일시 저장하는 제1버퍼(2)와, 상기 제1버퍼(2)를 통한 병렬 데이타를 입력 받아 이전의 코드워드에 의해 정해진 모드에 따라 코딩 테이블에서 6비트의 해당코드가 선택되게 하여 그에 따른 디스패리티와 함께 출력시키는 제1롬(PROM ; 3)과, 상기 제1롬(3)의 출력으로부터 디스패리티 값을 입력받아 상기 5분주 수단(6)의 출력에 트리거된 모드 반전 신호를 상기 제1롬(3)에 제공하는 제1플립플롭수단(5)과, 상기 제1롬(3)으로부터 6비트의 해당코드 출력을 직렬 데이타로 변환하여 출력시키는 제1병렬/직렬 시프트 레지스터(4)와, 상기 5분주수단(6)의 출력을 입력받아 상기 제1병렬/직렬 시프트 레지스터(14)에 동기신호를 제공하는 제1위상 록루프수단(7)을 구비하는 코딩 수단과 전송되어온 6비트의 직렬 데이타를 외부에서 제공되는 클럭에 동기시켜 병렬 데이타로 변환하는 제2직렬/병렬 시프트 레지스터(8)와, 상기 외부에서 제공되는 클럭을 6분주 하는 6분주수단(14)과, 상기 제2직렬/병렬 시프트 레지스터(8)의 출력인 병렬 데이타를 상기 6분주 수단(14)의 출력인 클럭에 동기시켜 일시 저장하는 제2버퍼(9)와, 상기 제2버퍼(9)를 통한 병렬 데이타를 입력받아 디코딩 테이블에 따라 5비트의 원래 데이타로 재생하여 디스패리티비트와 함께 출력하며, 이전 데이타의 재생에 의해서 결정된 모드와 입력된 코드워드의 모드가 다르거나 코드워드가 아닌 데이타가 입력될 경우 에러신호를 출력하는 제2롬(10)과, 상기 제2롬(10)으로 부터 디스패리티를 입력받아 상기 6분주 수단(14)의 출력에 트리거된 모드 반전신호를 상기 제2롬(10)에 입력시키는 제2플립플롭 수단(12)과, 상기 제2롬(10)의 에러신호 출력을 입력받아 동기상태 신호를 출력하고 일정시간 동안 정상의 코드워드가 수신되지 않으면 슬립(Slip)신호를 상기 6분주 수단(14)에 제공하여 다음 비트에서 부터 상기 제2롬(10)으로 데이타가 입력되도록 하는 동기상태 판단 수단(13)과, 상기 제2롬(10)의 5비트 데이타 출력을 입력받아 직렬 데이타로 변환시켜 출력하는 제2병렬/직결 시프트 레지스터(11)에 동기신호를 제공하는 제2 위상 록루프 수단(15)를 구비하는 디코딩 수단 ; 을 포함하는 것을 특징으로 하는 5B/6B 블록코드를 이용한 라인 코딩/디코딩 장치.
  2. 제1항에 있어서, 상기 제1 및 제2롬(3, 10)은 프로그래머블 롬(PROM)인 것을 특징으로 하는 5B/6B 블록코드를 이용한 라인 코딩/디코딩 장치.
  3. 제1항에 있어서, 상기 제1 및 제2 플립플롭 수단(5, 12)는 J-K 플립플롭인 것을 특징으로 하는 5B-6B 블록코드를 이용한 라인 코딩/디코딩 장치.
KR1019930010621A 1993-06-11 1993-06-11 오비육비 블록코드를 이용한 코딩/디코딩 장치 KR960009900B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930010621A KR960009900B1 (ko) 1993-06-11 1993-06-11 오비육비 블록코드를 이용한 코딩/디코딩 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930010621A KR960009900B1 (ko) 1993-06-11 1993-06-11 오비육비 블록코드를 이용한 코딩/디코딩 장치

Publications (2)

Publication Number Publication Date
KR950002277A KR950002277A (ko) 1995-01-04
KR960009900B1 true KR960009900B1 (ko) 1996-07-24

Family

ID=19357230

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930010621A KR960009900B1 (ko) 1993-06-11 1993-06-11 오비육비 블록코드를 이용한 코딩/디코딩 장치

Country Status (1)

Country Link
KR (1) KR960009900B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101423328B1 (ko) * 2006-01-20 2014-07-24 실리콘 이미지, 인크. 내장된 자가-테스트 및 디버그 특징을 갖는 동시 코드검사기 및 하드웨어 효율적인 고속 i/o

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100997780B1 (ko) * 2003-09-05 2010-12-02 매그나칩 반도체 유한회사 엠아이엠 캐패시터 형성방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101423328B1 (ko) * 2006-01-20 2014-07-24 실리콘 이미지, 인크. 내장된 자가-테스트 및 디버그 특징을 갖는 동시 코드검사기 및 하드웨어 효율적인 고속 i/o

Also Published As

Publication number Publication date
KR950002277A (ko) 1995-01-04

Similar Documents

Publication Publication Date Title
US4337457A (en) Method for the serial transmission of binary data and devices for its implementation
US7787499B2 (en) Maintaining synchronization of multiple data channels with a common clock signal
JPH0744570B2 (ja) ディジタルデータの伝送方法およびそのための装置
JP2534788B2 (ja) 同期式多重化装置のリフレ―ム回路
US6985546B2 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
KR960009900B1 (ko) 오비육비 블록코드를 이용한 코딩/디코딩 장치
US4489421A (en) Digital message transmission system employing pulse stuffing and having two plesiochronic sampling clocks
US6970527B2 (en) Transmitting circuit and method thereof, receiving circuit and method thereof, and data communication apparatus
US4928289A (en) Apparatus and method for binary data transmission
JP2958976B2 (ja) データの誤り訂正方式
KR950020649A (ko) 디지탈오디오신호의 복조장치
US4498167A (en) TDM Communication system
JP3157029B2 (ja) データ受信装置
JPH0210619B2 (ko)
JP3171983B2 (ja) 光受信装置
JP2715886B2 (ja) 通信装置
KR100285538B1 (ko) 주파수 가변 맨체스터 코딩 시스템
JP2594765B2 (ja) 時分割多重回路
KR100211333B1 (ko) 디지탈 음성신호의 동기 조절장치
JPS6333814B2 (ko)
KR19980047907A (ko) 개선된 동기 클럭 발생장치
JPH03149931A (ja) 並列信号間位相同期回路
KR100333717B1 (ko) 입력신호의에지검출을이용한클럭발생장치
KR920005365B1 (ko) Nrz/cmi(ii) 부호 변환 장치
JPH08237754A (ja) 遠隔監視装置における受信及び送信方法並びにその回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee