KR960006278A - 파워 아웃 리세트 시스템 - Google Patents

파워 아웃 리세트 시스템 Download PDF

Info

Publication number
KR960006278A
KR960006278A KR1019950020461A KR19950020461A KR960006278A KR 960006278 A KR960006278 A KR 960006278A KR 1019950020461 A KR1019950020461 A KR 1019950020461A KR 19950020461 A KR19950020461 A KR 19950020461A KR 960006278 A KR960006278 A KR 960006278A
Authority
KR
South Korea
Prior art keywords
output
voltage
voltage level
input
circuit
Prior art date
Application number
KR1019950020461A
Other languages
English (en)
Inventor
엘. 호 앙 췬
Original Assignee
로버트. 에이 스코트
제너럴 인스트루먼트 코오포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 로버트. 에이 스코트, 제너럴 인스트루먼트 코오포레이숀 filed Critical 로버트. 에이 스코트
Publication of KR960006278A publication Critical patent/KR960006278A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • H03K17/223Modifications for ensuring a predetermined initial state when the supply voltage has been applied in field-effect transistor switches
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/30Marginal testing, e.g. by varying supply voltage
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/40Testing power supplies

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Electronic Switches (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Control Of Voltage And Current In General (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

파워 아웃 리세트 회로는 유효온도범위의 온도변화와는 무관한 기준전압과 기준전류를 발생시키는 기준전압 및 전류발생기와, 딜레이/디스에이블 회로와, 과전압 및 부족전압 검출기 및 출력논리회로를 포함하고 있다.
이 회로는 공급전원(+VDD)의 상기 전압레벨이 소정의 한계를 초과할 때를 검출한다. 상기 실리콘 밴드갭(bannd gap)전압과 관련되는 상기 기준전압은 상기 각각의 전압검출기의 비교의 제1입력에 접속된다. 상기 실리콘 밴드갭(bannd gap)전압으로부터 유도되는 기준전류는 상기 각각의 검출기의 전류원에 접속된다. 각각의 검출기는 +VDD가 소정의 동작범위의 안 또는 밖으로 인가되는 경우에 비교기가 전환되는 포인트를 변환시키는 히스테리시스 회로를 가지고 있다. 상기 기준전압은 상기 전압검출기가 활성화되기 전에는 안정적이고, 상기 기준전압이 쓸모없게 되는 (즉, 소정의 동작범위밖에 있는) 최소값 이하로 상기 공급전원이 떨어질 때 상기 전압 검출기가 디스에이블되도록 상기 딜레이/디스에이블 회로가 보장한다. 상기 비교기의 출력은 상기 출력 논리회로에 연결된다. 상기 출력 논리회로는 2입력 배타적 OR 논리회로와, 딜레이회로와, 2입력 OR 논리게이트와, 트랜지스터와, 2입력 NOR 논리게이트 및 인버터를 포함한다.

Description

파워 아웃 리세트 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 파워 아웃 리셋트 시스템을 블록도 형태로 나타낸 도면.
제2도는 제1도의 VbgBIAS발생기와 VbeBIAS발생기의 바람직한 실시예에 따른 도면.

Claims (40)

  1. 전압원의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1및 제2출력에서 각각 제1및 제2기준 전압을 발생시키는 기준전압 발생수단과, 상기 기준전압 발생수단의 제2출력에 연결되는 입력을 갖고, 소정의 딜레이 이후에 제3기준전압을 발생시키고, 전압원의 전압레벨이 최소 레벨 이하일 때 디스에이블 출력신호를 발생시키는 출력을 갖는 딜레이/디스에이블 수단과; 상가 기준전압 발생수단의 상기 제1출력에 연결되는 제1입력과, 상기 딜레이/디스에이블 수단의 상기 출력에 연결되는 제2입력과, 전압중계망을 통해 상기 전압원에 연결할 수 있는 제3입력을 갖고, 상기 전압원의 상기 전압레벨이 소정의 전압레벨내에 있는지를 검출하여 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨내 또는 밖에 있는지의 여부를 나타내는 신호를 그 출력에서 발생시키고, 상기 전압원의 상기 전압레벨이 상기 최소 레벨 이하라면 디스에이블되는 전압검출수단을 포함하는 것을 특징으로 하는 회로.
  2. 공급전원의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1 및 제2출력에서 각각 유효 온도 범위내에서의 온도 변화와는 무관한 제1기준전압과, 제1전류발생기에 의해 발생되는 유효 온도 범위내에서의 온도 변화와는 본질적으로 무관한 레벨을 갖는 전류를 발생시키기 위하여 제1전류발생기에 연결될 때에 유용한 제2기준전압을 발생시키는 기준 전압 발생수단과; 출력과 상기 기준전압 발생수단의 상기 제2 출력에 연결되는 입력을 갖고, 유효 온도 범위 내에서의 온도변화와는 본질적으로 무관한 제2전류발생기에서 전류레벨을 발생시키는 제2전류발생기에 연결될 때 유용한 제3기준전압을 그 출력에서 발생시키고, 상기 공급 전원의 상기 전압레벨이 최소레벨 이하라면 그 출력에서 디스에이블 출력신호를 발생시키는 딜레이/디스에이블 수단과; 상기 딜레이/디스에이블 수단의 출력에 연결되는 입력에 연결된 제2전류발생기와, 상기 기준전압 발생수단의 상기 제2출력에 연결된 제2입력과, 전압중계망을 통해 공급전원에 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내에 있는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 레벨내 또는 밖에 있는지의 여부를 나타내는 신호를 그 출력에서 발생시키며, 상기 공급전원의 상기 전압레벨이 상기 최소레벨 이하라면 디스에이블되는 전압검출수단을 포함한 것을 특징으로 하는 회로.
  3. 제2항에 있어서, 상기 딜레이/디스에이블 수단은 상기 발생수단의 상기 제2출력에 연결되는 입력을 갖는 제1회로 레그(leg)와; 상기 제1회로레그에 대해 전류미러구성으로 연결되고 상기 전압검출수단의 상기 입력에 연결되는 출력을 갖는 제2회로레그와; 전류의 흐름을 선택적으로 용이하게 하도록 상기 제1 및 제2회로레그에 연결된 제1회로수단과; 상기 딜레이/디스에이블수단의 상기 출력에서 디스에이블 신호를 선택적으로 발생시키기 위해 상기 제2회로레그의 출력에 연결되는 제2회로수단을 포함한 것을 특징으로 하는 회로.
  4. 제3항에 있어서, 제1회로레그는 제1도전형의 제1전계효과 트랜지스터와, 상기 도전형과는 상반되는 도전형의 제2전계효과 트랜지스터를; 상기 제2회로레그는 제1도전형의 제3 및 제4전계효과 트랜지스터와, 상기 도전형과는 상반되는 도전형의 제5전계효과 트랜지스터를; 상기 제1회로수단은 상반되는 도전형의 제6전계효과 트랜지스터를, 상기 제6회로수단은 상기 제1도전형의 제7전계효과 트랜지스터를 포함하는데, 상기 각각의 제1, 제2, 제3, 제4, 제45, 제6, 제7트랜지스터는 게이트와 제1 및 제2출력을 갖고; 상기 제1, 제2, 제6트랜지스터의 상기 제1출력을 함께 연결되고, 상기 제2 및 제5트랜지스터의 게이트에 연결되고, 상기 제3, 제4, 제7트랜지스터의 상기 제1출력은 상기 제3트랜지스터의 게이트와 상기 딜레이/디스에이블수단의 출력에 함께 연결되며; 상기 제4트랜지스터의 상기 제2출력과 상기 게이트는 상기 제5트랜지스터의 상기 제1출력에 연결되는 것을 특징으로 하는 회로.
  5. 제4항에 있어서, 상기 제7트랜지스터의 상기 게이트는 디스에이블/이네이블단자에 연결되고 상기 제6트랜지스터의 상기 게이트는 이네이블/디스에이블 단자에 연결되는 것을 특징으로 하는 회로.
  6. 제5항에 있어서, 상기 모든 트랜지스터는 절연 게이트 전계효과 트랜지스터인 것을 특징으로 하는 회로.
  7. 제6항에 있어서, 상기 제1, 제3, 제7트랜지스터의 상기 제2출력은 제1전원공급단자에 함께 연결되고, 상기 제2, 제5,제6트랜지스터의 상기 제2출력은 제2전원공급단자에 함께 연결되는 것을 특징으로 하는 회로.
  8. 제2항에 있어서, 상기 전압검출기는 상기 딜레이수단, 전류발생수단 및 디스에이블 수단의 출력에 연결되는 제1입력과, 상기 기준전압 발생수단의 상기 제1출력에 연결되는 제2입력과, 상기 공급전원에 전압중계망을 통해 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 상한을 초과하는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 상한 이하인지 또는 그 이상인지를 나타내는 신호를 그 출력에서 발생시키는 과전압 검출수단과; 상기 딜레이수단, 전류발생수단 및 디스에이블수단의 출력에 연결되는 제1입력과 상기 기준전압 발생수단의 상기 제1출력에 연결되는 제2입력과, 상기 공급전원에 사어기 전압중계망을 통해 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 하한을 초과하는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 하한 이상인지 또는 그 이하인지늘 나타내는 신호를 그 출력에서 발생시키는 부족전압 검출수단을 포함한 것을 특징으로 하는 회로.
  9. 전압의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1및 제2출력에서 각각 제1및 제2기준 전압을 발생시키는 기준전압 발생수단과, 상기 기준전압 발생수단의 제1및 제2출력에 각각 연결되는 제1 및 제2입력과, 전압중계망을 통해 상기 전압원에 연결할 수 있는 제3입력을 갖고, 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨내에 잇는지를 검출하여 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨 내 또는 밖에 있는지의 여부를 나타내는 신호를 그 출력에서 발생시키는 전압검출수단을 포함하고, 상기 전압검출수단은 상기 전압중계망에 연결되는 출력과,상기 전압검출기의 상기 출력에 연결되는 입력을 갖고, 잡음마진을 개선하기 위해 상기 전압검출수단의 상기 제3입력에서 발생되는 전압을 선택적으로 조절하는 히스테리시스 수단을 포함한 것을 특징으로 하는 회로.
  10. 공급전원의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1 및 제2출력에서 각각 유효 온도 범위에서의 온도 변화와는 무관한 제1기준전압과, 제1전류발생기에 의해 발생되는 유효 온도범위내에서의 온도 변화와는 본질적으로 무관한 레벨을 갖는 전류를 발생시키기 위하여 상기 제1전류발생기에 연결될 때에 유용한 제2기준전압을 발생시키는 기준 전압 발생수단과; 상기 기준전압 발생수단의 상기 제2출력에도 결합된 제1입력에 결합되는 제1전류발생기와, 상기 기준전압 발생수단의 상기 제1출력에 결합되는 제2입력과, 상기 공급전원에 연결할 수 있는 제3입력에 결합되는 전압 중계망을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내에 있는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 레벨내 혹은 밖에 있는지의 여부를 나타내는 신호를 출력에서 발생시키는 전압검출수단을 포함하고, 상기 전압검출수단은 상기 전압중계망에 결합된 출력과 상기 전압검출기의 출력에 결합되는 입력을 갖고, 잡음여유를 개선하기 위해 상기 전압검출수단의 상기 제3입력에서 발생되는 전압을 선택적으로 조절하는 히스테리시스 수단을 포함하는 것을 특징으로 하는 회로.
  11. 제10항에 있어서, 상기 전압중계망은 각각 제1 및 제2단자를 갖는 직렬로 접속된 복수의 저항소자를 포함하는 분배망이고; 상기 히스테리시스수단은 제1 및 제2출력과 제어단자를 갖춘 제1스위칭수단을 포함하는데, 상기 히스테리시스 수단의 상기 제1출력은 상기 저항소자중 하나의 상기 제1단자에 연결되고, 상기 제1스위칭수단의 상기 제어단자는 상기 전압검출기의 상기 출력에 결합되는 것을 특징으로 하는 회로.
  12. 제11항에 있어서, 상기 제1스위칭수단은 상기 전압검출기의 출력에 결합된 게이트와 제1 및 제2출력을 구비하는데 상기 제1출력이 상기 저항 소자중 하나의 상기 제1단자에 결합되는 제1도전형의 제1전계효과 트랜지스터를 포함한 것을 특징으로 하는 회로.
  13. 제12항에 있어서, 상기 제1전류발생기는 상기 기준전압 발생수단의 상기 제2출력에 연결되는 게이트와 제1및 제2출력을 갖는 상반되는 도전형의 제2전계효과 트랜지스터를 포함하고, 상기 전압검출수단은 제1도전형의 제3,제4, 제5전계효과 트랜지스터와, 상반되는 도전형의 제6,제7,제8전계효과 트랜지스터와 2입력 NOR 게이트를 포함하며, 상기 각각의 트랜지스터는 게이트와 제1 및 제2출력을 갖고, 상기 제1 및 제8트랜지스터의 상기 게이트는 상기 전압검출수단의 상기 제1입력에 함께 연결되고, 상기 제6트랜지스터의 상기 게이트는 상기 전압검출수단의 상기 제2입력에 연결되고, 상기 제7트랜지스터의 상기 게이트는 상기 분배망의 출력에 연결되며; 상기 제2, 제6, 제7트랜지스터의 제1출력은 함께 연결되며, 상기 제6트랜지스터의 상기 제2출력은 상기 제3트랜지스터의 상기 제1출력 및 게이트와 상기 제4트랜지스터의 상기 게이트에 연결되며; 상기 제7트랜지스터의 상기 제2출력은 상기 제4트랜지스터의 상기 제1출력과 상기 제5트랜지스터의 상기 게이트에 연결되고; 상기 제5 및 제8트랜지스터의 상기 제1출력은 상기 NOR게이트의 상기 제1입력에 연결되며;상기 NOR게이트의 상기 출력은 상기 제1트랜지스터의 상기 게이트에 연결되는 것을 특징으로 하는 회로.
  14. 제13항에 있어서, 상기 제5트랜지스터와 제8트랜지스터의 상기 제1출력에 연결되는 제1단자를 갖춘 제1저항을 추가로 포함하는 것을 특징으로 하는 회로.
  15. 제14항에 있어서, 제1 및 제2인버터는 각각 입력과 출력을 갖추고 있고, 상기 제1인버터의 상기 입력은 상기 제1저항의 상기 제1단자에 연결되고, 상기 제1 인버터의 상기 출력은 상기 제인버터의 상기 입력에 연결되고; 상기 제2인버터의 상기 출력은 상기 NOR게이트의 상기 제1입력에 연결되고 이에 따라 상기 제5 및 제8트랜지스터의 상기 제1출력은 상기 제 1및 제2인버터를 통해 상기 NOR게이트의 상기 제1입력에 연결되는 것을 특징으로 하는 회로.
  16. 제15항에 있어서, 상기 분배망은 각각 제1 및 제2단자를 갖는 제2, 제3, 제4저항과, 제1 및 제2출력과게이트를 갖는 제1도전형의 제9전계효과 트렌지스터를 포함하는데, 상기 제2 및 제3저항의 상기 제1단자는 상기 제7트랜지스터의 상기 게이트에 연결되고; 상기 제3저항의 제2단자는 상기 제4저항의 제1단자와 상기 제1트트랜지스터의 상기 제1출력에 연결되며; 상기 제4저항의 제2단자는 상기 제9트랜지스터의 상기 제1단자에 연결되고; 상기 제1및 제9트랜지스터의 상기 제2단자는 함께 연결되는것을 특징으로 하는 회로.
  17. 제16항에 있어서, 상기 제1, 제3, 제4,제5, 제9트렌지스터의 상기 제2출력이 함께 연결되고; 상기 제2 및제8트랜지스터의 상기 제2출력이 함께 연결되는것을 특징으로 하는 회로.
  18. 제17항에 있어서, 전압검출기의 제4입력에 연결되는 입력과 상기 상기 NOR게이트의 상기 제2입력에 연결되는 출력을 갖는 제3인버터를 추가로 포함한 것을 특징으로 하는 회로.
  19. 전압원의 상기 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1 및 제2출력에서 제1 및 제2기준전압을 발생시키는 기준전압 발생수단과; 상기 기준전압 발생수단의 상기 제1 및 제2출력에 연결되는 제1 및 제2입력과, 전압중계망을 통해 상기 전압원의 소스에 연결할 수 있는 제3입력을 갖고, 상기 전압원의 상기 전압레벨이 소정의 전압레벨내에 있는지를 검출해서 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨의 내 혹은 밖에 있는지를 나타내는 신호를 출력에서 발생시키는 전압검출수단과; 상기 전압검출수단의 출력에 연결되는 입력과, 상기 회로의 출력으로서 제공되는 출력을 갖고, 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨내에 혹은 그 전압레벨 밖에 있는지를 검출하고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨을 초과했다면 상기 소정의 전압레벨내의 레벨로 변화되어, 상기 출력회로 단자에서 발생되는 출력신호의 변화를 딜레이시키는 출력논리 회로수단을 포함한 것을 특징으로 하는 회로.
  20. 제18항에 있어서, 상기 제1도전형은 n형이고 상기 상반되는 도전형은 p형인 것을 특징으로 하는 회로.
  21. 전압원의 상기 전압레벨의 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1 및 제2출력에서 제1 및 제2기준전압을 발생시키는 기준전압 발생수단과; 상기 기준전압 발생수단의 상기 제1 및 제2출력에연결되는 제12 및 제2입력과, 전압중계망을 통해 상기 전압원의 소스에 연결할수 있는 제3입력을 갖고, 상기전압원의 상기 전압레벨이 소정의 전압레벨내에 있는지를 검출하는 상기 전압원의 사기 전압레벨이 상기 소정의 전압레벨의 내 혹은 밖에 있는지를 나타내는 신호를 출력에서 발생시키는 전압검출수단과; 상기 전압검출수단의 출력에 연결되는 입력과, 상기 회로의 출력으로서 제공되는 출력을 갖고, 상기 전압원의 상기 전압레벨이상기 소정의 전압레벨내에 혹은 그 전압레벨 밖에 있는지를 검출하고, 상기 공급전원의 상기 전압레벨이 상기소정의 전압레벨을 초과했다면 상기 소정의 전압레베내의 레벨로 변화되어, 상기 출력 회로단자에서 발생되는출력신호의 변화를 딜레이시키는 출력논리 회로수단을 포함한 것을 특징으로 하는 회로.
  22. 공급전원의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1기준전압은 제1전류발생기에 연결된 때 유효한 제2기준전압과 유효온도범위의 온도변화와는 무관하고, 유효온도범위의 온도변화와는 무관한 상기 제1전류발생기에 의해 전류가 발생되도록 하기 위해 제1 및 제2출력에서 제1 및 제2기준전압을 발생시키는 기준전압 발생수단과; 상기 기준전압 발생수단의 상기 제2출력에도 연결되는 제1입력에 연결된 제1전류발생기와, 상기 기준전압 발생수단의 상기 제1출력에 연결된 제2입력과, 전압중계망을 통해 상기 공급전원에 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내에 있는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내에 있는지 혹은 상기 소정의 전압레벨밖에 있는지를 나타내는 신호를 그 출력에서 발생시키는 전압검출수단과; 상기 전압검출수단의 출력에 연결된 입력과 회로 출력으로서의 역할을 하는 출력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압범위의 내에 있는지 혹은 밖에 있는지를 검출하고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨을 초과했다면 상기 소정의 전압범위내의 레벨로 변화되어 상기 출력회로단자에서 발생되는 출력신호의 변화를 딜레이시키는 출력논리 회로수단을 포함한 것을 특징으로 하는 회로.
  23. 제21항에 있어서, 상기 출력 논리회로는 상기 회로의 출력에 연결되는 제1단(end)을 갖는 딜레이회로와; 상기 전압검출수단의 상기 출력에 연결되는 입력과 상기 딜레이회로의 제2단에 연결되는 출력을 갖고, 상기 공급전원의 전압레벨이 상기 소정의 정납범위내에 있는지를 검출하는 제1논리회로와; 제어단자 및 상기회로출력에 연결되는 제1출력단자와, 기준전압단자에 연결되는 제2출력단자를 갖고, 상기 기준전압단자에 상기 회로출력이 연결되도록 선택적으로 할 수 있는 스위칭수단과; 상기 전압검출수단의 상기 출력에 연결되는 입력과 상기 스위칭수단의 상기 제어단자에 연결되는 출력을 갖는 제2논리회로를 포함한 것을 특징으로 하는 회로.
  24. 제22항에 있어서, 상기 제1논리회로는 2입력 배타적 OR 논리게이트를 포함하고; 상기 제2논리회로는 OR게이트 기능을 수행하도록 채택되고; 상기 스위칭수단은 상기 제2논리회로의 출력에 연결되는 게이트와; 상기 회로의 출력에 연결된 제1출력과, 상기 기준전압단자에 연결된 제2출력을 포함한것을 특징으로 하는 회로.
  25. 제23항에 있어서, 출력을 갖는 2입력 NOR게이트와; 입력과 출력을 갖는 인버터를 추가로 포함하고; 상기 제2논리회로는 OR논리 게이트이며; 상기 NOR게이트 의 제1입력은 상기 딜레이회로의 상기 제1단과 상기 제1트랜지스터의 상기 제1출력에 연결되고; 상기NOR게이트의 출력은 상기 제1인버터의 입력에 연결되고 상기 인버터의 출력은 상기 회로출력에 연결되는 것을 특징으로 하는 회로.
  26. 제24항에 있어서, 상기 딜레이회로는 저항-캐패시터망과 등가인 것을 특징으로 하는 회로.
  27. 제25항에 있어서, 상기 등가 저항-캐패시터망은 각각 게이트와 제1 및 제2출력을 갖는 제2, 제3 및 제4 전계효과 트랜지스터를 포함하과; 상기 제2트랜지스터의 상기 제1출력은 상기 배타적 OR게이트의 상기 출력에 연결되고; 상기 제2트랜지스터의 상기 제2출력은 상기 제4트랜지스터의 상기 제1출력과 상기 제3트랜지스터의 상기 게이트에 연결되고; 상기 제4트랜지스터의 상기 제2출력은 상기 제1트랜지스터의 상기 제1출력에 연결되고; 상기 제2 및 제4트랜지스터의 상기 게이트는 상기 제3트랜지스터의 상기 제1 및 제2출력과 상기 기준전압단자에 연결되는 것을 특징으로 하는 회로.
  28. 제26항에 있어서, 상기 제1 및 제3트랜지스터는 n채널 전계 효과 트랜지스터이고, 상기 제2 및 제4트랜지스터는 p채널 전계 효과 트랜지스터인 것을 특징으로 하는 회로.
  29. 제27항에 있어서, 상기 제1, 제2, 제3, 제4트랜지스터는 모두 절연 게이트 전계효과 트랜지스터인 것을 특징으로 하는 회로.
  30. 전원의 전압레벨이 소정의 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제 1및 제2출력에서 제1 및 제2기준전압을 발생시키는 기준전압 발생수단과; 기준전압 발생수단의 제2출력에 연결되는 입력과 출력을 갖고, 소정의 딜레이 이후에 상기 딜레이/디스에이블 수단과 상기 출력에서 제3기준전압을 발생시키고 상기 전압원의 상기 전압레벨이 최소 레벨 이하라면 상기 딜레이/디스에이블 수단과 상기 출력에서디스에이블 출력 신호를 발생시키는 딜레이/디스에이블 수단과; 상기 기준전압 발생수단의 상기 제1출력에 연결되는 제1입력과, 상기 딜레이/디스에이블 수단의 상기 출력에 연결되는 제2입력과, 전압중계망을 통해 상기 전압원에 연결할 수 있는 제3입력을 갖고, 상기 전원의 상기 전압레벨이 소정의 전압레벨내에 있는지를 검출하여 상기 전원의 전압레벨이 소정의 레벨내에 있는지 혹은 밖에 있는지의 여부를 나타내는 신호를 그 출력에서 발생시켜 상기 전원의 전압레벨이 최소레벨이하라면 디스에이블되는 전압검출수단을 포함하는데, 상기 전압검출수단은 상기전압중계망에 연결되고, 상기 전압검출수단의 출력에 연결되는 입력을 갖고, 상기 전압검출수단의 출력신호가 잡음에 기인하여 상기 전압원의 상기 전압레벨의 비교적 짧은 지속기간 변화에 기인하여 상태를 전환하지 않도록 증가된 특성을 갖을 만큼 상기 전압검출수단의 상기 제3입력에서 발생되는 전압을 선택적으로 변경시키는 히스테리시스수단을 구비하고; 상기 전압검출수단의 출력에 연결되는 입력과, 회로 출력으로서 동작하는 출력을 갖고, 상기 전압원의 상기 전압레벨이 상기 소정의 전압범위내에 있는지 밖에 있는지를 검출하여 상기 전압원의 상기 전압레벨이 소정의 전압레벨을 초과했다면 상기 소정의 전압레벨내의 전압레벨로 리턴되며, 상기 출력회로단자에서 발생디는 신호의 어떠한 변화라도 딜레이시키고 이에 따라 상기 회로의 출력단자의 결과적인 출력신호는 잡음에 기인하여 상기 전압원의 상기 전압레벨이 비교적 짧은 지속기간 변화에 기인하여 상태를 전환하지 않도록 증가된 특성을 가지며, 상기 출력논리 회로수단이 상기 출력의 출력신호를 제공한 후에 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨 밖에 있음을 나타내는 출력논리 회로수단을 포함한 것을 특징으로 하는 회로.
  31. 공급전원의 전압레벨이 소정이 전압레벨을 초과하는지를 검출하는 회로에 있어서, 제1기준전압은 유효온도범위의 온도변화와는 무관하고, 제2기준전압은 제1전류발생기에 의해 발생되는 유효온도의 온도변화와는무관한 레벨을 갖는 전류를 발생시키는 제1전류발생기에 연결될 때 유효하며, 각각 제1 및 제2출력에서 제;및 제2기준전압을 발생시키는 기준전압 발생수단과; 출력 및 상기 기준전압 발생수단의 상기 제2출력에 연결되는 제2입력을 갖고, 유효온도의 온도와는 무관한 상기 제2전류발생기의 전류레벨의 발생을 초래하는 제2전류발생기에 연결될때 유효한 제3기준전압을 그 출력에서 발생시키고, 상기 공급원의 상기 전압레벨이 최소 레벨이하이면 그 출력에서 디스에이블 출력을 발생시키는 딜레이/디스에이블 수단과; 상기 딜레이 디스에이블 수단의 상기 출력에 연결되는 그 입력에 연결된 제2전류발생기와, 상기 기준전압 발생수단의 상기 제1출력에연결되는 제2입력과, 전압중계망을 통해 상기 공급전원에 연결할수 있는 제3입력을 갖고; 상기 공급 전원과상기 전압레벨이 상기 소정의 전압레벨내에 있는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내인지 또는 밖인지를 나타내는 신호를 출력에서 발생시키고, 상기 공급전원의 상기 전압레벨이 상기최소레벨 이하라면 디스에이블되는 전압검출수단을 포함하는데, 상기 전압겁출수단은 상기 전압중계망에 연결되고, 상기 전압검출수단의 출력에 연결되는 입력을 갖고, 상기 전압검출수단의 출력신호가 잡음에 기인하여상기 공급전원의 상기 전압레벨의 비교적 짧은 지속기간 변화에 기인하여 상태를 전환하지 않도록 증가된 특성을 갖는 만큼 상기 전압검출수단의 상기 제3입력에서 발생되는 전압을 선택적으로 변경시키는 히스테리시스수단을 추가로 포함하며; 상기 전압검출수단의 출력에 연결되는 입력과, 회로출력의 역할을 하는 출력을 갖고상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨내에 있는지 혹은 밖에 있는지를 검출하여 상기 공급전원의 상기 전압레벨이 그 이전에 상기 소정의 전압레벨을 초과했다면, 상기 출력회로 단자에서 발생된 신호의어떠한 변화라도 딜레이시키고 이에 따라 상기 회로 출력다자의 결과적인 출력신호는 잡음에 기인하여 상기전압원의 상기 전압레벨의 비교적 짧은 지속기간 변화에 기인하여 상태를 전환하지 않도록 증가된 특성을 가지며. 상기 출력논리 회로수단이 신호를 제공한후에 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨밖에 있음을 나타내는 출력논리 회로수단을 포함하는 것을 특징으로 하는 회로.
  32. 제30항에 있어서, 딜레이/디스에이블 수단의 출력에 연결되는 제1입력과, 상기 기준전압 발생수단의 상기 제1출력에 연결되는 제2입력과, 전압중계망을 통해 상기 공급전원에 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정 전압레벨의 상한을 초과하는지를 검출하여 상기 공급 전원의 상기 전압레벨이 상기 소정의 전압레벨의 상한 아래에 있는지 혹은 소정의 전압레벨 이상인지의 여부를 나타내는 신호를 그 출력에서 발생시키는 과전압 검출수단과, 상기 딜레이/디스에이블 수단의 출력에 연결되는 제1입력과, 상기 기준전압 발생수단의 제1출력에 연결되는 제2입력과, 전압중계망을 통해 상기 공급전원에 연결할 수 있는 제3입력을 갖고, 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 하한을 초화하는지를 검출하여 상기 공급전원의 상기 전압레벨이 상기 소정의 전압레벨의 하한 이상인지 또는 그 이하인지를 나타내는 신호를 그 출력에서 발생시키는 부족전압 검출수단을 포함하는데, 상기 출력 논리회로 수단은 상기 부족전압과 과전압 검출수단의 출력에 연결되는 입력을 갖는 것을 특징으로 하는 회로.
  33. 전류발생기와; 제1 및 제2전압감도 입력과 출력을 갖으면서 상기 전류발생기에 연결되는 비교기를 포함하는데, 상기 제1전압감도 입력은 제1기준전압에 연결할 수 있고; 제1, 제2, 제3입력과 출력을 갖는 전압중계망과; 상기 전압중계망의 상기 제1출력은 그 전압레벨이 변할 수 있는 전압원에 연결할 수 있고, 상기 망의 상기제2입력은 제2기준전압에 연결할 수 있으며; 상기 비교기의 상기 출력에 연결되는 입력과, 상기 전압중계망의 상기 제3입력에 연결되는 출력을 갖고, 잡음여유를 개선하기 위해 상기 비교기의 상기 제2전압 감도 입력에서 상기 전압중계망에 의해 발생되는 전압을 선택적으로 변경시키는 히스테리시스수단을 포함한 것을 특징으로 하는 회로.
  34. 제32항에 있어서, 상기 전압중계망은 각각 제1 및 제2단자를 갖는 복수의 직력로 연결된 저항 소자를 포함한 분배망이고; 상기 히스테리시스 수단은 상기 제1 및 제2출력과 제어단자를 갖춘 제1스위치수단을 포함하는데, 상기 제1스위칭수단의 상기 제1출력은 상기 전압중계망의 저항 소자 중 하나의 상기 제1단자에 연결되고, 상기 제1스위칭수단의 상기 제어단자는 상기 전압검출기의 출력에 연결되는 것을 특징으로 하는 회로.
  35. 제33항에 있어서, 상기 제1스위칭수단은 상기 전압검출기 출력에 연결되는 게이트와 상기 분배망의 상기 저항 소자중의 하나의 상기 제1단자에 연결되는 상기 제1출력과 함께 제1 및 제2출력을 갖는 제도전율 형태의 제1전계효과 트랜지스터를 포함한 것을 특징으로 하는 회로.
  36. 논리회로 출력에 연결된 출력을 갖고 전압원의 정압레벨이 거의 공칭 전압레벨의 소정의 전압범위밖에 있는지를 검출하여 상기 전압원의 상기 전압레벨이 상기 소정의 전압범위 밖에 있음을 나타내는 제1논리상태는 갖는 신호를 출력에서 급속히 발생시키는 제1수단과; 상기 논리회로 출력에 연결되는 출력과 입력을 갖고, 소정의 딜레이에 의해 상기 논리회로출력으로 신호를 전송하는 딜레이수단과, 상기 딜레이수단의 상기 입력에 연결된 출력을 갖고, 상기 전압원의 상기 전압레벨이 소정의 전압레벨내 또는 밖에 있는지를 검출하여 상기 전압원의 상기 전압레벨이 상기 소정의 전압범위밖에 있다면 제1논리상태를 상기 전압원의 상기 전압레벨이 상기 소정의 전압레벨내에 있다면 제2논리상태를 갖는 신호를 그 출력에서 발생시키는 제2수단을 포함한 것을 특징으로 하는 논리회로.
  37. 제35항에 있어서, 상기 전압원의 상기 전압레벨이 소정의 전압범위 밖에 있다면 상기 논리회로의 상기 출력은 제1논리상태로 급속히 전환되고 상기 전압원레벨이 소정의 전압범위내에 있다면 상기 논리회로의 출력은 상기 딜레이가 상기 딜레이수단과 연결된 후에만 상기 제2논리상태로 전환되는 것을 특징으로 하는 회로.
  38. 제35항에 있어서, 상기 제1수단으로 2입력 OR논리게이트와 트랜지스터이고; 상기 제2수단은 2입력 배타적 OR 논리게이트이며; 상기 딜레이수단은 딜레이회로인 것을 특징으로 하는 회로.
  39. 제37항에 있어서, 상기 트랜지스터는 상기 OR논리게이트의 상기 출력에 연결되는 게이트와, 상기 논리 회로 출력에 연결되는 제1출력과, 상기 제1논리레벨과 동일한 레벨을 갖는 기준전압원에 연결할 수 있는 기준단자에 연결된 제2출력을 갖는 전계효과 트랜지스터인 것을 특징으로 하는 회로.
  40. 제36항에 있어서, 제1 및 제2입력과 출력을 갖는 NOR논리게이트와; 상기 NOR논리게이트의 상기 출력에 연결되는 입력과 상기 논리 회로출력에 연결되는 출력을 갖는 인버터를 추가로 포함하고; 상기 전계효과 트랜지스터의 상기 제1출력과 상기 딜레이회로의 출력은 상기 NOR 논리게이트의 상기 제1입력에 연결되는 것을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950020461A 1994-07-12 1995-07-12 파워 아웃 리세트 시스템 KR960006278A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/274,046 1994-07-12
US08/274,046 US5497112A (en) 1994-07-12 1994-07-12 Power-out reset system

Publications (1)

Publication Number Publication Date
KR960006278A true KR960006278A (ko) 1996-02-23

Family

ID=23046544

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950020461A KR960006278A (ko) 1994-07-12 1995-07-12 파워 아웃 리세트 시스템

Country Status (8)

Country Link
US (1) US5497112A (ko)
EP (1) EP0692876B1 (ko)
JP (1) JP2908728B2 (ko)
KR (1) KR960006278A (ko)
CN (1) CN1095246C (ko)
CA (1) CA2153274C (ko)
DE (1) DE69528555T2 (ko)
HK (1) HK1014088A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200098102A (ko) 2019-02-11 2020-08-20 오지수 이면지 활용 장치
US11233281B2 (en) 2017-11-28 2022-01-25 Lg Energy Solution, Ltd. Battery pack

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07129538A (ja) * 1993-10-29 1995-05-19 Mitsubishi Denki Semiconductor Software Kk 半導体集積回路
JP3179330B2 (ja) * 1996-02-28 2001-06-25 日本電気株式会社 インタフェース回路
US5686847A (en) * 1996-03-15 1997-11-11 Rockwell International Corporation Reduced sensitivity power-on reset circuitry
US5894423A (en) * 1996-12-26 1999-04-13 Motorola Inc. Data processing system having an auto-ranging low voltage detection circuit
JP2002501654A (ja) 1997-05-30 2002-01-15 ミクロン テクノロジー,インコーポレイテッド 256Megダイナミックランダムアクセスメモリ
US6201977B1 (en) * 1998-04-24 2001-03-13 Micron Technology, Inc. Power-saving mode for portable communication devices
US5959477A (en) * 1998-06-02 1999-09-28 Advanced Micro Devices, Inc. Precision power-on reset circuit
US6097225A (en) * 1998-07-14 2000-08-01 National Semiconductor Corporation Mixed signal circuit with analog circuits producing valid reference signals
CN1639578A (zh) * 2002-07-01 2005-07-13 因芬奈昂技术股份有限公司 欠电压检测电路
US6847240B1 (en) 2003-04-08 2005-01-25 Xilinx, Inc. Power-on-reset circuit with temperature compensation
JP4504108B2 (ja) * 2004-06-15 2010-07-14 富士通セミコンダクター株式会社 リセット回路
US7271624B2 (en) * 2005-06-29 2007-09-18 Broadcom Corporation Low-power supply voltage level detection circuit and method
KR100788378B1 (ko) * 2006-09-13 2008-01-02 동부일렉트로닉스 주식회사 파워 온 회로
KR100866967B1 (ko) * 2007-05-10 2008-11-05 삼성전자주식회사 밴드갭 기준 전압 발생 회로를 이용한 이상 전압 검출 및차단 회로
KR100950579B1 (ko) * 2007-12-20 2010-04-01 주식회사 하이닉스반도체 반도체 집적회로의 파워-업 회로
CN101753119B (zh) * 2008-12-17 2011-12-14 上海华虹Nec电子有限公司 上电复位电路
JP6118599B2 (ja) * 2013-03-19 2017-04-19 富士通株式会社 パワーオンリセット回路、電源回路および電源システム
CN104199752B (zh) * 2014-08-29 2017-04-26 迈普通信技术股份有限公司 一种故障恢复电路及装置
US10056897B1 (en) * 2017-10-23 2018-08-21 Vanguard International Semiconductor Corporation Power-on control circuit with state-recovery mechanism and operating circuit utilizing the same
US10651840B2 (en) * 2018-04-16 2020-05-12 Analog Devices Global Unlimited Company Low quiescent current power on reset circuit
CN109061362B (zh) * 2018-07-24 2020-09-25 许继电源有限公司 一种电网掉电检测电路
CN111665897B (zh) * 2020-06-19 2022-03-25 浙江驰拓科技有限公司 负温度系数的稳压源电路
CN112269332B (zh) * 2020-09-29 2021-10-22 宇龙计算机通信科技(深圳)有限公司 微控制器系统电路和电子设备
CN113608008B (zh) * 2021-08-30 2024-04-26 深圳赫飞物联科技有限公司 一种电源电压检测电路及其应用
US11892862B2 (en) * 2021-08-30 2024-02-06 Micron Technology, Inc. Power supply circuit having voltage switching function

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3989958A (en) * 1975-08-28 1976-11-02 Vitatron Medical B.V. Low current drain amplifier with sensitivity adjustment means
US4613770A (en) * 1980-09-29 1986-09-23 Consolidated Investments And Development Corp. Voltage monitoring circuit
JPS58206230A (ja) * 1982-05-27 1983-12-01 Mitsubishi Electric Corp 電源投入時リセツトパルス発生回路
JPS59154821A (ja) * 1983-02-23 1984-09-03 Fujitsu Ltd 初期化信号送出回路
US4611126A (en) * 1984-10-04 1986-09-09 Werkzeugmaschinenfabrik Oerlikon-Buehrle Ag Power on/off reset generator
SU1338047A1 (ru) * 1986-02-12 1987-09-15 Предприятие П/Я Р-6143 Устройство дл установки логических элементов в исходное состо ние
US4797608A (en) * 1987-08-13 1989-01-10 Digital Equipment Corporation D.C. power monitor
DE69022829T2 (de) * 1989-12-20 1996-03-14 Texas Instruments Inc Schaltung mit Hysterese für Spannungsquelle.
US5232067A (en) * 1990-12-13 1993-08-03 Griffith Leon E Stile extending attachment for ladder
US5196833A (en) * 1991-08-13 1993-03-23 Ford Motor Company Low voltage detector circuit
JP2697412B2 (ja) * 1991-10-25 1998-01-14 日本電気株式会社 ダイナミックram
JPH05218834A (ja) * 1992-02-06 1993-08-27 Nec Ic Microcomput Syst Ltd リセット回路
GB9203587D0 (en) * 1992-02-20 1992-04-08 Motorola Inc Bus format detector
US5402083A (en) * 1993-06-07 1995-03-28 Alliedsignal Inc. Shoot-through protection circuit for improved stability in a neutral-point clamped synthesizer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11233281B2 (en) 2017-11-28 2022-01-25 Lg Energy Solution, Ltd. Battery pack
KR20200098102A (ko) 2019-02-11 2020-08-20 오지수 이면지 활용 장치

Also Published As

Publication number Publication date
CA2153274C (en) 2000-01-04
DE69528555D1 (de) 2002-11-21
EP0692876A2 (en) 1996-01-17
CA2153274A1 (en) 1996-01-13
US5497112A (en) 1996-03-05
CN1095246C (zh) 2002-11-27
CN1127444A (zh) 1996-07-24
JP2908728B2 (ja) 1999-06-21
HK1014088A1 (en) 1999-09-17
JPH0862259A (ja) 1996-03-08
DE69528555T2 (de) 2003-06-26
EP0692876B1 (en) 2002-10-16
EP0692876A3 (en) 1997-04-02

Similar Documents

Publication Publication Date Title
KR960006278A (ko) 파워 아웃 리세트 시스템
KR100817957B1 (ko) 과전류 검출장치
US7564274B2 (en) Detecting excess current leakage of a CMOS device
US4110641A (en) CMOS voltage comparator with internal hysteresis
US6351360B1 (en) Apparatus for selective shutdown of devices of an integrated circuit in response to thermal fault detection
KR950702760A (ko) 자체 디세이블용 파워-업 검출 회로(selt-disabling power-up detection circutt)
JP3121821B2 (ja) 負荷の短絡検出回路装置
KR920020521A (ko) 반도체집적회로
US5030844A (en) DC power switch with inrush prevention
KR910003389A (ko) 모노리딕(monolithic) 저항체 비교기 회로
KR970701452A (ko) 전력 반도체 스위치(A power semiconductor switch)
KR950013044A (ko) 양방향 핀을 구비한 집적회로
CN108267648B (zh) 具有静电防护功能的检测设备
JP2012235398A (ja) 過電流保護電源装置
US4731691A (en) Safety circuit for detecting asymmetry in thyristor load currents
KR960027317A (ko) 반도체 메모리장치의 데이타 출력 버퍼회로
KR910017750A (ko) 사전경보부가 회로차단기
JP3650214B2 (ja) 電圧検出回路
WO1995005032A1 (en) Current driver with shutdown circuit
KR960026730A (ko) 집적회로의 전원전압감지회로
JPH03211472A (ja) 電源電圧検出回路
KR930008658B1 (ko) 전압레벨 검출회로
JP2927847B2 (ja) 半導体装置
JPH0375572A (ja) 出力電流検出回路装置
JPH027615A (ja) 電源電圧検出回路

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid