KR960004571B1 - 스캔데이터 변환회로 - Google Patents

스캔데이터 변환회로 Download PDF

Info

Publication number
KR960004571B1
KR960004571B1 KR1019890006587A KR890006587A KR960004571B1 KR 960004571 B1 KR960004571 B1 KR 960004571B1 KR 1019890006587 A KR1019890006587 A KR 1019890006587A KR 890006587 A KR890006587 A KR 890006587A KR 960004571 B1 KR960004571 B1 KR 960004571B1
Authority
KR
South Korea
Prior art keywords
data
scan
switch
output
option
Prior art date
Application number
KR1019890006587A
Other languages
English (en)
Other versions
KR900019388A (ko
Inventor
최우성
Original Assignee
삼성전자주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 강진구 filed Critical 삼성전자주식회사
Priority to KR1019890006587A priority Critical patent/KR960004571B1/ko
Priority to US07/524,287 priority patent/US5101201A/en
Priority to JP2126517A priority patent/JPH02309413A/ja
Publication of KR900019388A publication Critical patent/KR900019388A/ko
Application granted granted Critical
Publication of KR960004571B1 publication Critical patent/KR960004571B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M11/00Coding in connection with keyboards or like devices, i.e. coding of the position of operated keys
    • H03M11/02Details
    • H03M11/04Coding of multifunction keys
    • H03M11/14Coding of multifunction keys by using additional keys, e.g. shift keys, which determine the function performed by the multifunction key

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Input From Keyboards Or The Like (AREA)
  • Television Systems (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

스캔데이터 변환회로
제1도는 종래의 스캔데이터 출력 회로도.
제2도는 본 발명에 따른 스캔데이터 변환 회로도.
제3도는 제2도의 선택 가산기의 상세도.
제4도 내지 제9도는 본 발명을 설명하기 위한 데이터 포맷의 도표.
제5도는 본 발명에 따른 업/다운 스위치의 사용설명을 위한 스위치 배열상태도.
* 도면의 주요부분에 대한 부호의 설명
22 : 매트릭스 스위치 24 : 스캔디코더
26, 28 : 제1, 제2래치 30 : 선택가산기
본 발명은 스캔 매트릭스 스위치를 사용하여 스캔 데이터를 발생하는 회로에 관한 것으로, 특히 옵션(option) 스위치를 부가하여 사용모드를 변환도록 하는 스캔데이터 변환 회로에 관한 것이다.
통상적으로 많은 기능을 가지는 전자기기 제품에는 최소의 면적에 여러개의 키들을 가지는 스캔 매트릭스(Scan Matrix) 키를 가지고 있다.
상기와 같은 스캔 매트릭스키의 회로는 스위치 블럭에 있어서 마지막으로 눌려진 스위치에 대한 선택데이터를 소정비트의 2진 데이터(Binary Data)로 출력되는 것이 통상적이다.
상기와 같은 통상의 매트릭스키 회로는 행과 열의 접점수에 따른 모드의 스캔데이터 밖에 출력할 수 없어 매트릭스내의 키숫자(키갯수)에 따라 출력데이터의 수가 한정된다.
제1도는 종래의 회로도로서, 소정 갯수의 행과 열라인의 접점 포인트마다 스위치를 가지고 상기 스위치가 눌렀을때 그에 해당하는 스캔데이터 SD를 출력하는 매트릭스 스위치(12)와, 상기 매트릭스 스위치(12)의 스캔데이터 SD를 디코더하여 제1 2진데이터(Ma)와 제2 2진데이터(Mb)를 출력하고 상기 데이터들의 출력에 동기되는 제1클럭 LCKa와 제2클럭 LCKb를 출력하는 스캔디코더(14)와, 상기 제1 2진데이터(Ma)와 제2 2진데이터(Mb)를 각각 입력하고 상기 제1, 제2클럭 LCKa, LCKb에 의해 입력데이터를 래치하여 출력하는 제1, 제2래치(16)(18)로 구성된다.
상기와 같이 구성된 종래의 회로는 매트릭스 스위치(12)의 다수개중 하나의 키가 눌려지면, 그에 해당하는 스캔데이터(SD)를 출력된다. 이때 스캔디코더(14)는 상기 스캔데이터(SD)를 디콩하여 소정 비트의 제1 2진데이터(Ma)와 제2 2진데이터(Mb) 및 제1, 제2클럭(LCKa)(LCKb)를 출력한다.
따라서 상기 출력데이터는 제1, 제2래치(16)(18)에 의해 래치되어 상기 키데이터를 필요로 하는 키데이터 처리부로 입력되게 되어 있다.
따라서 상기 제1도와 같이 구성된 회로로써 키의 기능데이터를 확장하려면 별도의 또다른 매트릭스 회로를 가져야 하는 불편함이 있어왔다.
따라서, 본 발명의 목적은 매트릭스 내에 소정 갯수의 옵션(option) 스위치를 부가하여 상기 선택 스위치의 스위칭에 출력되는 스캔데이터의 포맷을 변환 출력하는 스캔데이터 변환회를 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제2도는 본 발명에 따른 회로도로서, 소정갯수의 행과 열라인을 가지고 있으며 각각의 행과열의 크로스포인트(cross point)마다 소정의 미를 가지는 다수의 스위치와 소정 갯수의 옵션 스위치를 가지고 상기 스위치가 눌려졌을때 그에 해당하는 스캔데이터를 출력하는 매트릭스 스위치(22)와, 상기 스캔데이터(SD)를 입력 디코딩하여 제1데이터(Ma), 제2데이터(Mb)와 옵션데이터(DD)를 출력하고, 상기 제1데이터(Ma)와, 제2데이터(Mb)의 출력에 동기되는 제1, 제2클럭(LCKa)(LCKb)을 출력하는 스캔디코더(24)와, 상기 스캔디코더(24)의 제1데이터(Ma)와 제2데이터(Mb)를 각각 입력하며 상기 제1, 제2클럭(LCKa)(LCKb)에 의해 래치 출력하는 제1, 제2래치회로(26)(28)와, 상기 제1, 제2래치회로(26)(28)의 제1, 제2래치 출력데이터(Ma)(Mb)를 입력하며, 상기 입력데이터를 상기 스캔 변경된 포맷의 데이터인 데이터(DD)의 입력상태에 따라 제1, 제2데이터(Ma')(Mb')를 출력하는 선택가산키(option adder)(30)로 구성된다.
상기한 구성중 제1, 제2데이터(Ma)(Mb)는 n비트의 2진 데이터이고, 옵션데이터(DD)는 옵션상태 구분데이터(이하 옵션데이터라함)(OP+1)(OP+2)(OP+3)과 업/다운(UP/Down)(U/D-A)(U/D-B) 상태를 지정하는 데이터들이다.
제3도는 제2도의 선택가산기(30)의 상세도로서, 인버터(G1,G9,G10)과 앤드게이트(G2,G3,G13)과 오아게이트(G11)로 된 옵션상태 판별수단과, 앤드게이트(G4,G6,G7,G8)와 오아게이트(G5)로 구성되어 제1데이터(Ma) 변환 게이팅수단과, 앤드게이트(G12,G14,G15)와 오아게이트(G16)로 구성되어 제2데이터(Mb) 변환수단으로 구성된다.
제4도 내지 제8도는 본 발명을 설명하기 위한 표로서, 제4도는 각 옵션스위치의 상태에 따른 스위치의 사용상태표, 제5도는 스위치 매트릭스의 스위칭상태, 제6도는 각 스위치들에 의한 데이터 포맷상태(16개의 스위치시)표, 제7도는 스위치의 16개 업/다운(U/D) 사용시의 데이터 포맷 상태표시, 제8도는 스위치의 8개 업/다운(U/D) 사용시의 데이터포맷 상태표이다. 제9도는 업/다운 스위치의 사용예를 설명하기 위한 스위치 배열상태이다.
이하 본 발명의 동작예를 상세히 설명한다.
우선 본 발명을 설명함에 앞서 매트릭스 스위치(22)의 구성이 7×6 매트릭스 구조를 가지는 상태로 가정하고, 그 배열은 제5도와 같은 키 배열을 갖는다고 가정한다. 즉, 상기 매트릭스 스위치(22)는 제5도와 같이 A그룹스위치(A0-A15)와 B그룹스위치(B0-B15)와 A그룹, B그룹 업/다운 스위치(U/D-A)(U/D-B)와, 옵션 선택용인 OP+1, OP+2, OP+3의 스위치가 있다고 가정하에 설명한다.
키매트릭스 스위치(22)가 상기와 같은 경우 스캔디코더(24)에서 출력되는 스캔데이터(DD)는 U/D-A, U/D-B, OP+1, OP+2, OP+3의 5비트 데이터이며, 이 데이터들은 모두 "1" 또는 "0"의 일정 레벨을 가지게 된다. 또한 각 스위칭그룹의 스위칭 상태는 4비트의 데이터인 제1, 제2데이터 Ma, Mb으로 나타내어지는데, 제1데이터 Ma은 DA3, DA2, DA1, DA0의 데이터로, 제2데이터 Mb는 MB3, MB2, MB1, MB0의 데이터로 표현된다.
이 데이터들의 포맷(Format)은 제6도와 같다. 따라서 이 A그룹과 B그룹 스위치들을 업/다운 없이 그냥 16개의 스위치로 쓰게 되면 데이터의 포맷이 제6도와 동일하게 되고, 16개 업/다운로드로 쓰게 되면 제7도와 같이ㅏㅏㅏㅏㅏ 8개 업/다운으로 쓰게되면 제8도와 같이 된다. 상기 제6도 및 제8도에서 입력은 Ma, Mb 즉 선택가산기(30)의 입력이고 출력은 Na', Nb'은 선택가산기(30)의 출력이다.
제4도는 옵션스위치(OP+1,OP+2,OP+3)의 상태에 따른 스위치의 사용상태 즉, 테이퍼 포맷의 상태를 나타내는 표이다. 또한 업/다운에 대한 이해를 돕기 위해 그 사용예를 제9도에 도시해 놓았다.
즉, Up/Down 스위치를 온시켜 놓고 좌측에서 두번째 스위치를 누르면 CH1이 선택되고, 업/다운 스위치를 오프시켜 놓고 마지막 스위치를 누르면 CH32가 선택되게 금 하는 구성이다.
상기 제4도의 표에 의해 보면, 제1데이터(Ma)과 16U/D, 16, 18U/D이 되기 위해 필요한 옵션데이터(OP+1,OP+2,OP+3)의 상태는 하기와 같이 되어야 한다. 16U/D때는 "
Figure kpo00001
", 16때는 "OP+1","
Figure kpo00002
" 8U/D때는 "OP+1·OP+2"가 각각 "1"이 되면 되고, 제2데이터(Nb)가 16U/D, 16, 8U/D이 되기 위해 필요한 OP+1, OP+2, OP+3의 상태는 하기와 같이 되어야 한다. 16U/D때는 "
Figure kpo00003
", 16때는 "OP+1,
Figure kpo00004
, OP+3", 8U/D때는 "OP+1,OP+2, OP+3"가 각각 "1"이 되면 되는 것을 알 수 있다.
Figure kpo00005
"는 인버터(G9)로, "OP+1·
Figure kpo00006
"는 인버터(G1)와 앤드게이트(G2)의 조합으로 "OP+1·OP+2"는 앤드게이트(G3)로 "
Figure kpo00007
"는 인버터(G9,G40), 오아게이트(G11)의 조합으로 "OP+1,
Figure kpo00008
,OP+3"는 인버터(G1), 앤드게이트(G2,G15)의 조합으로, OP+1, OP+2, OP+3는 앤드게이트(G3), 앤드게이트(G13)의 조합으로 하게 되어 있다.
지금 매트릭스 스위치(22)상의 A그룹 스위치(0~A15)와 B그룹 스위치(B0~B15)중 소망기능의 스위치를 누른 후 옵션스위치(OP+1,OP+2,OP+3)와 특정 그룹의 업/다운 스위치를 누르면, 상기 매트릭스 스위치(22)로부터는 그에 해당하는 스캔데이터(SD)가 출력된다.
이는 통상의 매트릭스 스위치와 같다.
상기 스캔데이터(SD)는 스캔디코더(24)에 의해 디코딩되어 소정비트의 제1데이터(Ma)와 제2데이터(Mb)로 출력되며, 이때 제1클럭 LCKa, LCKb를 출력하며, 옵션데이터(DD)를 출력한다.
상기 스캔디코더(24)의 제1, 제2데이터(Ma)(Mb)로, 제1, 제2래치회로(26)(28)에 의해 래치되어 선택산기(30)에 입력된다. 이때 상기 선택가산기(30)에는 상기 스캔디코더(24)에서 출력되는 5비트의 옵션데이터인 업/다운(U/D-A)(U/D-B)와 제4도의 표와 같은 OP+1, OP+2, OP+3가 출력된다.
먼저 제1데이터(Na)의 16U/D때를 보면 제4도의 표에 도시된 바와 같이 스캔디코더(24)의 출력인 옵션 데이터(DD) OP+1이 "0"이 되고, OP+2, OP+3가 돈케어(Don't care)가 된다. 따라서 인버터(G9)의 출력은 1이 되고, 앤드게이트(G6)의 출력인 "OP+1·U/D-A" 조합데이터가 "DA4" 데이터가 된다. 또 오아게이트(G5)의 출력데이터는 "OP+1·OP+2·U/D-A+OP+1·DA3+OP+1·OP2·OP3"이므로 "0+DA3+0"이 되어 DA가 되고 DA2'은 DA2, DA1'은 DA1, DA0'은 DA0가 되어 제7도의 데이터 데이터포맷으로 가지게 된다.
다음 제1데이터(Ma)가 16때를 보면 OP+1이 "1", OP+2가 "0", OP+3는 돈케어가 된다. 따라서 DA4'은 U/D-A·
Figure kpo00009
"이므로 "0"이 되고, DA3'은 "OP+1·OP+2·U/D-A+
Figure kpo00010
·DA3+OP+1·
Figure kpo00011
·DA3"이므로 DA3가 되며 "DA2"은 DA2, DA1'은 DA1, DA0'은 DA0가 되어 제6도의 데이터포맷을 가지게 된다.
다음 제1데이터(Ma)가 8U/D때를 보면 OP+1이 "1". OP+3가 돈케어가 된다. 따라서 DA'4은 "U/D-A·
Figure kpo00012
"이므로 "0"이 되고, DA'3은 "OP+1·OP+2·U/D-A+
Figure kpo00013
·DA3+OP+1·
Figure kpo00014
·DA3"이므로 U/D-A가 되며, DA2'은 DA2, DA1은 DAI, DA0'은 DA가 되어 제6도의 데이터 포맷을 가지게 된다.
다음 제2데이터(Mb)는 16U/D때를 보면 OP+1이 "0"이 되거나 OP+3가 "0"이 되고 OP+2는 돈케어가 된다.
따라서 앤드게이트(G12)의 출력은 DB4'이 되는데 이때 DB4'="U/D-B·(
Figure kpo00015
)"이므로 DB4'="U/D-B"가 된다. DB3'은 오아게이트(G16)의 출력이 되며 이때 DB3'=OP+1·OP+2·U/D-B·OP+3+DB3·(
Figure kpo00016
)+OP+1·
Figure kpo00017
·DB3·OP+3"="0+BD3+0"=DB3가 되고 DB2'은 DB2, DB1'은 DB1, DB0'은 DB0가 되어 제7도의 데이터 포맷을 가지게 된다.
다음 제2데이터(Mb)가 16때를 보면 OP+1이 "1", OP+2가 "0", OP+3가 "1"이 된다. 따라서 DB4'은 "U/D-B(OP+1+OP+3)"이므로 0이 되고, DB3'은 "OP+1·OP+2·U/D-B·OP+3+DB3(
Figure kpo00018
)+OP+1·
Figure kpo00019
·DB3·OP+3"이므로 DB3가 되고 DB2'은 DB2, DB1'은 DB1', DB0'은 DB0가 되어 제6도의 데이터 포맷을 가지게 된다.
다음 제2데이터(Mb)가 8U/D때를 보면 OP+1-3이 모두 "1"이 된다. 따라서 DB4'은 "U/D-B·
Figure kpo00020
)"이므로 0이 되고, DB3'은 "OP+1·OP+2·U/D-B·OP+3+DB3(
Figure kpo00021
)+OP+1·
Figure kpo00022
·DB3·OP+3"이므로 U/D-B가 되고, DB2'은 DB2, DB1'은 DB1, DB0'은 DB0가 되고 제8도의 데이터 포맷을 가지게 된다.
따라서 스캔디코더(24)로부터 출력되는 소정비트의 제1, 제2데이터(Ma)(Mb)의 상태가 옵션데이터(U/D-A)(U/D-B)(OP+1)(OP+2)(OP+3)에 의해 변환 출력됨을 알 수 있다.
본 발명에서는 4비트의 두가지 데이터 입력에 대해 옵션을 가지고 선택 하였지만, 이 분야의 통상의 지식을 가진자라면 데이터 비트수 및 입력이 증가되더라도 옵션을 더 부가하여 다양성을 기할 수 있다.
상술한 바와 같이 본 발명의 소정비트의 데이터 입력을 소정의 다른 포맷으로 변환함으로 키데이터의 다양화를 꾀할 수 있어 키매트릭스 스위치를 확장치 않고로서 다수의 의미를 가지는 키데이터를 발생시킬 수 있는 이점이 있다.

Claims (1)

  1. 소정갯수의 행과 열라인을 가지고 있으며 각각의 행과 열의 크로스 포인트(cross point)마다 소정의 미를 가지는 다수의 스위치와 소정 갯수의 옵션스위치를 가지고 상기 스위치가 눌려졌을때 그에 해당하는 스캔데이터를 출력하는 매트릭스 스위치(22)를 구비한 스캔데이터 변환회로에 있어서, 상기 스캔데이터(SD)를 입력 디코딩하여 제1데이터(Ma), 제2데이터(Mb)의 옵션데이터(DD)를 출력하고, 상기 제1데이터(Ma)와, 제2데이터(Mb)의 출력에 동기되는 제1, 제2클럭(LCKa)(LCKb)을 출력하는 스캔디코더(24)와, 상기 스캔디코더(24)의 제1데이터(Ma)와 제2데이터(Mb)를 각각 입력하면 상기 제1, 제2클럭(LCKa)(LCKb)에 의해 래치 출력하는 제1, 제2래치회로(26)(28)와, 상기 제1, 제2래치회로(26)(28)의 제1, 제2래치 출력데이터(Ma)(Mb)를 입력하며, 상기 입력데이터를 상기 스캔 변경된 포맷의 데이터인 데이터(DD)의 입력상태에 따라 제1, 제2데이터(Ma')(Mb')를 출력하는 선택가산기(30)로 구성됨을 특징으로 하는 스캔데이터 변환회로.
KR1019890006587A 1989-05-17 1989-05-17 스캔데이터 변환회로 KR960004571B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019890006587A KR960004571B1 (ko) 1989-05-17 1989-05-17 스캔데이터 변환회로
US07/524,287 US5101201A (en) 1989-05-17 1990-05-16 Apparatus for converting scan data of a keyboard
JP2126517A JPH02309413A (ja) 1989-05-17 1990-05-16 スキャンデータ変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890006587A KR960004571B1 (ko) 1989-05-17 1989-05-17 스캔데이터 변환회로

Publications (2)

Publication Number Publication Date
KR900019388A KR900019388A (ko) 1990-12-24
KR960004571B1 true KR960004571B1 (ko) 1996-04-09

Family

ID=19286247

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890006587A KR960004571B1 (ko) 1989-05-17 1989-05-17 스캔데이터 변환회로

Country Status (3)

Country Link
US (1) US5101201A (ko)
JP (1) JPH02309413A (ko)
KR (1) KR960004571B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5486824A (en) * 1994-10-05 1996-01-23 Motorola, Inc. Data processor with a hardware keyscan circuit, hardware keyscan circuit, and method therefor
US5623261A (en) * 1995-04-17 1997-04-22 International Business Machines Corporation Method and system for translating keyed input within a data processing system
US6429793B1 (en) * 1998-12-03 2002-08-06 International Business Machines Corporation Abstraction of input mapping for keyboards

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3228004A (en) * 1960-03-07 1966-01-04 Control Data Corp Logical translator
US3518657A (en) * 1966-11-01 1970-06-30 Singer General Precision Pulse code to alpha/numeric translator
US3631455A (en) * 1969-02-13 1971-12-28 Bunker Ramo Method and apparatus for code conversion
US4006463A (en) * 1974-04-29 1977-02-01 Mobil Oil Corporation Computer-print device code converter
JPS5450231A (en) * 1977-09-29 1979-04-20 Fujitsu Ltd Encode circuit for contactless switch
JPS569827A (en) * 1979-07-02 1981-01-31 Ricoh Co Ltd Key input control system
JPS58149532A (ja) * 1982-03-02 1983-09-05 Hitachi Ltd キ−ボ−ド制御方式
US4645916A (en) * 1983-09-09 1987-02-24 Eltrax Systems, Inc. Encoding method and related system and product
JPS60159923A (ja) * 1984-01-30 1985-08-21 Fanuc Ltd キ−ボ−ド
JPS61131109A (ja) * 1984-11-30 1986-06-18 Pioneer Electronic Corp キ−ボ−ド

Also Published As

Publication number Publication date
US5101201A (en) 1992-03-31
JPH02309413A (ja) 1990-12-25
KR900019388A (ko) 1990-12-24

Similar Documents

Publication Publication Date Title
KR100239349B1 (ko) 역이산 코사인 변환기의 데이타 포멧 변환 회로
US4618849A (en) Gray code counter
US5982307A (en) Code translation circuit for converting a binary data to a binary coded decimal data
KR960004571B1 (ko) 스캔데이터 변환회로
US3588461A (en) Counter for electrical pulses
US5105193A (en) Digital to analogue convertors
US4408184A (en) Keyboard switch circuit
KR20010054849A (ko) 조건 선택 인코더 및 그 인코딩 방법
JPH05235782A (ja) 垂直データ・水平データ交換方法及び回路
US4074262A (en) Key input circuit
US5200647A (en) High-speed signal multiplexing circuit for multiplexing high-speed signals
EP0582311B1 (en) Parallel-serial data converter
JP2534736Y2 (ja) スキャンデータ変換回路
US5062125A (en) Statistic coding arrangement for producing code words comprising a variable number of bits
KR880000422B1 (ko) 매트릭스 키와 데이터선별기의 조합방법
US4342094A (en) Display method for variable function programmed system
US4471460A (en) Variable function programmed system
KR920005244Y1 (ko) 디지탈 반복 신호의 디코딩 회로
JPH11266158A (ja) 信号伝送回路および信号伝送方法
KR970002073B1 (ko) 파이프 라인 구조를 이용한 브이 엘 디 장치
JP2689735B2 (ja) シリアル信号切替制御回路
KR100236331B1 (ko) 카운터
KR850000184B1 (ko) 데이터 입력장치
JPH07261981A (ja) Fifo制御回路
JPH0934684A (ja) フォーマット変換回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee