KR960003488A - 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법 - Google Patents

전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법 Download PDF

Info

Publication number
KR960003488A
KR960003488A KR1019940015657A KR19940015657A KR960003488A KR 960003488 A KR960003488 A KR 960003488A KR 1019940015657 A KR1019940015657 A KR 1019940015657A KR 19940015657 A KR19940015657 A KR 19940015657A KR 960003488 A KR960003488 A KR 960003488A
Authority
KR
South Korea
Prior art keywords
time
memory
flop
switch
bit counter
Prior art date
Application number
KR1019940015657A
Other languages
English (en)
Other versions
KR970008967B1 (en
Inventor
정정수
김배형
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR94015657A priority Critical patent/KR970008967B1/ko
Priority to US08/454,864 priority patent/US5592479A/en
Priority to CN95107731A priority patent/CN1045862C/zh
Publication of KR960003488A publication Critical patent/KR960003488A/ko
Application granted granted Critical
Publication of KR970008967B1 publication Critical patent/KR970008967B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1423Monolithic Microwave Integrated Circuit [MMIC]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

본 발명은 전전자 교환기에서 동일한 프레임 릴레이를 갖는 타임 스위치 장치 및 방법에 관한 것으로, 타임 스위치 내부의 타임 메모리를 하나만 사용하여 전전자 교환기에서 다중채널 스위칭 후 각 채널이 동일한 프레임 딜레이를 갖도록 하므로써 64〔Kbps〕보다 더 큰 채널용량의 데이타 서비스를 제공하기 위한 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법에 관한 것이며, 종래 타임 스위치에서 별도로 추가하여 사용한 타임 메모리로 인해 시스템의 구조가 복잡해지고, 이에 따라 시스템을 구축하는데 있어서 불편한 점을 감안하여, 타임 스위치 용량보다 4배가 더 큰 타임 메모리를 사용하여 상기 타임 메모리를 4개의 영역으로 구분하고, 메모리 라이트(Write)와 리드(Read)가 한 프레임 주기(125㎲) 이상 차이가 나도록 유지하므로써, 종래에 비해 타임 스위치 장치의 구조가 간단함은 물론 인쇄회로기판의 공간도 적게 차지하므로 시스템의 소형화를 이룰 수 있으며, 시스템 구축에 사용되는 부품이 적게 소요되므로 시스템 구축경비를 감소시키는 효과가 있다.

Description

전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임스위치 장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 타임 스위치 장치 블럭도.
제2도는 본 발명의 동작 순서 타이밍도.
제3도는 영역구분용 어드레스 발생기 상세 회로도.
제4도는 영역구분용 어드레서의 동작 순서 타이밍도이다.

Claims (3)

  1. 전전자 교환기에서 사용되는 타임 스위칭 장치에 있어서, 다중화기로부터 입력되는 다중화 데이타를 저장하는 타임 메모리(10)와; 기본 펄스를 계수하여 연속된 어드레스를 순서대로 발생하게 하는 2비트 카운터(21)와, 랜덤 리드 프레임 펄스신호(P2)를 입력받아 상기 2비트 카운터(21)에서 출력된 신호(OUT1)를 한 프레임 이상 지연시켜 출력시키는 제1플립플롭(22) 및, 스위칭 클럭(C1)을 입력받아 상기 제1플립플롭(22)에서 출력된 신호(OUT2)와 2비트 카운터(21)에서 출력된 신호(OUT1)를 클럭킹하여 출력시키는 제2플립플롭(23)으로 이루어져 메모리 라이트와 리드의 시간을 한 프레임 주기 이상 차이가 나도록 하는 영역구분용 어드레스 발생기(20)로 구성됨을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 장치.
  2. 전전자 교환기의 타임 스위칭 방법에 있어서, 타임 스위치용량의 4배 크기를 갖는 타임 메모리(10)를 사용하여 상기 타임 메모리를 4개의 어드레스 영역으로 구분한 후 메모리 라이트와 메모리 리드시의 시간차가 한 프레임 주기 이상이 나도록 함과 동시에 메모리 라이트와 메모리 리드시 메모리의 4영역을 차례대로 억세스하도록 하는 것을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 방법.
  3. 제2항에 있어서, 타임 메모리를 4개의 어드레스 영역으로 구분하기 위해 시퀀셜 라이트 프레임 펄스(P1)로 2비트 카운터(21)를 동작시킨 후 상기 2비트 카운터(21)로부터 출력된 신호(OUT1)를 랜덤 리드 프레임 펄스(P2)를 이용하여 제1플립플롭(22)에서 한 플레임 이상 지연시키고 이어 제2플립플롭(23)에 입력되는 스위칭 클럭(C1)을 이용하여 클럭킹시켜 영역구분용 리드 어드레스(R1,R0)를 생성시키며, 또 한편으로는 상기 2비트 카운터(21)에서 출력된 신호(OUT1)를 그대로 제2플립플롭(23)에서 입력받아 스위치 클럭(C1)을 이용하여 클럭킹시켜 영역구분용 라이트 어드레스(W1,W0)를 생성시키는 것을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR94015657A 1994-06-30 1994-06-30 Time switching device & method having frame delay in full electronic switching system KR970008967B1 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR94015657A KR970008967B1 (en) 1994-06-30 1994-06-30 Time switching device & method having frame delay in full electronic switching system
US08/454,864 US5592479A (en) 1994-06-30 1995-05-31 Time switching device having identical frame delay and a method thereof in a full-electronic exchange
CN95107731A CN1045862C (zh) 1994-06-30 1995-06-30 全电子式交换机中具有相同帧延时的定时开关设备及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR94015657A KR970008967B1 (en) 1994-06-30 1994-06-30 Time switching device & method having frame delay in full electronic switching system

Publications (2)

Publication Number Publication Date
KR960003488A true KR960003488A (ko) 1996-01-26
KR970008967B1 KR970008967B1 (en) 1997-06-03

Family

ID=19387019

Family Applications (1)

Application Number Title Priority Date Filing Date
KR94015657A KR970008967B1 (en) 1994-06-30 1994-06-30 Time switching device & method having frame delay in full electronic switching system

Country Status (3)

Country Link
US (1) US5592479A (ko)
KR (1) KR970008967B1 (ko)
CN (1) CN1045862C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100327986B1 (ko) * 1997-12-20 2002-08-08 주식회사 하이닉스반도체 웨이트-플레그를이용한딜레이트래픽프레임의선택방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100309257B1 (ko) * 1999-12-29 2001-09-28 서평원 교환기에서 멀티 채널데이터 그룹 스위칭 방법 및 그 장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3967070A (en) * 1975-08-21 1976-06-29 Gte Automatic Electric Laboratories Incorporated Memory operation for 3-way communications
GB2174570B (en) * 1985-05-01 1989-01-05 Philips Electronic Associated Digital signal time switching arrangement
DE3603013A1 (de) * 1986-01-31 1987-08-06 Nixdorf Computer Ag Verfahren zur integration eines oder mehrerer zusatzfunktionsmodule in fernmeldeanlagen sowie zugriffsschaltung zur durchfuehrung des verfahrens
CA1311818C (en) * 1987-12-29 1992-12-22 Nec Corporation Time division switching for multi-channel calls using two time switch memories acting as a frame aligner

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100327986B1 (ko) * 1997-12-20 2002-08-08 주식회사 하이닉스반도체 웨이트-플레그를이용한딜레이트래픽프레임의선택방법

Also Published As

Publication number Publication date
CN1115550A (zh) 1996-01-24
CN1045862C (zh) 1999-10-20
US5592479A (en) 1997-01-07
KR970008967B1 (en) 1997-06-03

Similar Documents

Publication Publication Date Title
KR950004854B1 (ko) 반도체 메모리 장치
KR880009520A (ko) 디지탈 데이타 메모리 시스템
KR970056671A (ko) 타임스위칭 및 회의통화 기능 통합 구현장치
KR960003488A (ko) 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법
GB1565371A (en) Memory device
KR100232028B1 (ko) 모자이크 효과 발생 장치
KR100211770B1 (ko) 버스트 어드레스 레지스터
KR970024666A (ko) 피씨엠 데이타 지연회로
JPS58181346A (ja) デ−タ多重化回路
KR100280426B1 (ko) 주파수변환장치
JP3118518B2 (ja) デジタル通信装置
KR920000069A (ko) 병렬, 직렬 출력 변환기능을 내장하는 메모리 ic
RU1807494C (ru) Устройство дл обмена информацией
SU920696A1 (ru) Устройство дл вывода информации на дисплей
SU1319077A1 (ru) Запоминающее устройство
KR970051169A (ko) 싱크로너스 메모리
SU1714612A1 (ru) Устройство дл обмена информацией
SU932566A1 (ru) Буферное запоминающее устройство
TW208742B (en) A data buffer device
JPH0421222A (ja) チャンネルデータ抽出回路
JPS63310298A (ja) タイムスロット入替え装置
KR940012158A (ko) 마이컴간의 시리얼 데이타 통신방법
KR970019568A (ko) 엠펙디코더의 데이타패킹기능을 가지는 스캔변환회로 및 그 변환방법
KR950023187A (ko) 전전자 교환기용 시공간 분할 스위칭 회로
KR960030082A (ko) 하드 디스크 컨트롤러의 램 액세스 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060908

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee