KR960003488A - 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법 - Google Patents
전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법 Download PDFInfo
- Publication number
- KR960003488A KR960003488A KR1019940015657A KR19940015657A KR960003488A KR 960003488 A KR960003488 A KR 960003488A KR 1019940015657 A KR1019940015657 A KR 1019940015657A KR 19940015657 A KR19940015657 A KR 19940015657A KR 960003488 A KR960003488 A KR 960003488A
- Authority
- KR
- South Korea
- Prior art keywords
- time
- memory
- flop
- switch
- bit counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims abstract 7
- 238000010276 construction Methods 0.000 abstract 2
- 238000010586 diagram Methods 0.000 description 4
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/08—Time only switching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/141—Analog devices
- H01L2924/1423—Monolithic Microwave Integrated Circuit [MMIC]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
Description
Claims (3)
- 전전자 교환기에서 사용되는 타임 스위칭 장치에 있어서, 다중화기로부터 입력되는 다중화 데이타를 저장하는 타임 메모리(10)와; 기본 펄스를 계수하여 연속된 어드레스를 순서대로 발생하게 하는 2비트 카운터(21)와, 랜덤 리드 프레임 펄스신호(P2)를 입력받아 상기 2비트 카운터(21)에서 출력된 신호(OUT1)를 한 프레임 이상 지연시켜 출력시키는 제1플립플롭(22) 및, 스위칭 클럭(C1)을 입력받아 상기 제1플립플롭(22)에서 출력된 신호(OUT2)와 2비트 카운터(21)에서 출력된 신호(OUT1)를 클럭킹하여 출력시키는 제2플립플롭(23)으로 이루어져 메모리 라이트와 리드의 시간을 한 프레임 주기 이상 차이가 나도록 하는 영역구분용 어드레스 발생기(20)로 구성됨을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 장치.
- 전전자 교환기의 타임 스위칭 방법에 있어서, 타임 스위치용량의 4배 크기를 갖는 타임 메모리(10)를 사용하여 상기 타임 메모리를 4개의 어드레스 영역으로 구분한 후 메모리 라이트와 메모리 리드시의 시간차가 한 프레임 주기 이상이 나도록 함과 동시에 메모리 라이트와 메모리 리드시 메모리의 4영역을 차례대로 억세스하도록 하는 것을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 방법.
- 제2항에 있어서, 타임 메모리를 4개의 어드레스 영역으로 구분하기 위해 시퀀셜 라이트 프레임 펄스(P1)로 2비트 카운터(21)를 동작시킨 후 상기 2비트 카운터(21)로부터 출력된 신호(OUT1)를 랜덤 리드 프레임 펄스(P2)를 이용하여 제1플립플롭(22)에서 한 플레임 이상 지연시키고 이어 제2플립플롭(23)에 입력되는 스위칭 클럭(C1)을 이용하여 클럭킹시켜 영역구분용 리드 어드레스(R1,R0)를 생성시키며, 또 한편으로는 상기 2비트 카운터(21)에서 출력된 신호(OUT1)를 그대로 제2플립플롭(23)에서 입력받아 스위치 클럭(C1)을 이용하여 클럭킹시켜 영역구분용 라이트 어드레스(W1,W0)를 생성시키는 것을 특징으로 하는 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위칭 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR94015657A KR970008967B1 (en) | 1994-06-30 | 1994-06-30 | Time switching device & method having frame delay in full electronic switching system |
US08/454,864 US5592479A (en) | 1994-06-30 | 1995-05-31 | Time switching device having identical frame delay and a method thereof in a full-electronic exchange |
CN95107731A CN1045862C (zh) | 1994-06-30 | 1995-06-30 | 全电子式交换机中具有相同帧延时的定时开关设备及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR94015657A KR970008967B1 (en) | 1994-06-30 | 1994-06-30 | Time switching device & method having frame delay in full electronic switching system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960003488A true KR960003488A (ko) | 1996-01-26 |
KR970008967B1 KR970008967B1 (en) | 1997-06-03 |
Family
ID=19387019
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR94015657A Expired - Lifetime KR970008967B1 (en) | 1994-06-30 | 1994-06-30 | Time switching device & method having frame delay in full electronic switching system |
Country Status (3)
Country | Link |
---|---|
US (1) | US5592479A (ko) |
KR (1) | KR970008967B1 (ko) |
CN (1) | CN1045862C (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100327986B1 (ko) * | 1997-12-20 | 2002-08-08 | 주식회사 하이닉스반도체 | 웨이트-플레그를이용한딜레이트래픽프레임의선택방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100309257B1 (ko) * | 1999-12-29 | 2001-09-28 | 서평원 | 교환기에서 멀티 채널데이터 그룹 스위칭 방법 및 그 장치 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3967070A (en) * | 1975-08-21 | 1976-06-29 | Gte Automatic Electric Laboratories Incorporated | Memory operation for 3-way communications |
GB2174570B (en) * | 1985-05-01 | 1989-01-05 | Philips Electronic Associated | Digital signal time switching arrangement |
DE3603013A1 (de) * | 1986-01-31 | 1987-08-06 | Nixdorf Computer Ag | Verfahren zur integration eines oder mehrerer zusatzfunktionsmodule in fernmeldeanlagen sowie zugriffsschaltung zur durchfuehrung des verfahrens |
CA1311818C (en) * | 1987-12-29 | 1992-12-22 | Nec Corporation | Time division switching for multi-channel calls using two time switch memories acting as a frame aligner |
-
1994
- 1994-06-30 KR KR94015657A patent/KR970008967B1/ko not_active Expired - Lifetime
-
1995
- 1995-05-31 US US08/454,864 patent/US5592479A/en not_active Expired - Lifetime
- 1995-06-30 CN CN95107731A patent/CN1045862C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100327986B1 (ko) * | 1997-12-20 | 2002-08-08 | 주식회사 하이닉스반도체 | 웨이트-플레그를이용한딜레이트래픽프레임의선택방법 |
Also Published As
Publication number | Publication date |
---|---|
US5592479A (en) | 1997-01-07 |
CN1115550A (zh) | 1996-01-24 |
CN1045862C (zh) | 1999-10-20 |
KR970008967B1 (en) | 1997-06-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950004854B1 (ko) | 반도체 메모리 장치 | |
KR880009520A (ko) | 디지탈 데이타 메모리 시스템 | |
KR930022371A (ko) | 다중 포트 메모리 시스템 | |
KR920010622A (ko) | 반도체집적회로장치 | |
KR970056671A (ko) | 타임스위칭 및 회의통화 기능 통합 구현장치 | |
KR960003488A (ko) | 전전자 교환기에서 동일한 프레임 딜레이를 갖는 타임 스위치 장치 및 방법 | |
KR940017861A (ko) | 엔티에스씨/에치디티브이 듀얼 리시버의 라이트리플러 | |
GB1565371A (en) | Memory device | |
KR100232028B1 (ko) | 모자이크 효과 발생 장치 | |
KR100211770B1 (ko) | 버스트 어드레스 레지스터 | |
KR970024666A (ko) | 피씨엠 데이타 지연회로 | |
JPS58181346A (ja) | デ−タ多重化回路 | |
KR960018906A (ko) | 내부 어드레스 발생 장치 | |
KR100280426B1 (ko) | 주파수변환장치 | |
JP3118518B2 (ja) | デジタル通信装置 | |
KR920000069A (ko) | 병렬, 직렬 출력 변환기능을 내장하는 메모리 ic | |
KR970024633A (ko) | 비터비 복호기에서 한개의 메모리를 사용한 상태 매트릭 메모리운용방법 및 그 장치 | |
RU1807494C (ru) | Устройство дл обмена информацией | |
SU920696A1 (ru) | Устройство дл вывода информации на дисплей | |
KR970051169A (ko) | 싱크로너스 메모리 | |
JP2510268B2 (ja) | デ―タ保持回路 | |
SU1714612A1 (ru) | Устройство дл обмена информацией | |
SU932566A1 (ru) | Буферное запоминающее устройство | |
JPH0421222A (ja) | チャンネルデータ抽出回路 | |
KR940012158A (ko) | 마이컴간의 시리얼 데이타 통신방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19940630 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19940630 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19970430 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19970826 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19970911 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19970911 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 20000518 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20010829 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20020627 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20030814 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20040826 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20050905 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20060908 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20060908 Start annual number: 10 End annual number: 10 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |