KR960003298A - 캠코더의 촬상관 결점보상 방법 및 장치 - Google Patents

캠코더의 촬상관 결점보상 방법 및 장치 Download PDF

Info

Publication number
KR960003298A
KR960003298A KR1019940012438A KR19940012438A KR960003298A KR 960003298 A KR960003298 A KR 960003298A KR 1019940012438 A KR1019940012438 A KR 1019940012438A KR 19940012438 A KR19940012438 A KR 19940012438A KR 960003298 A KR960003298 A KR 960003298A
Authority
KR
South Korea
Prior art keywords
pixel
defect
control signal
camcorder
pixels
Prior art date
Application number
KR1019940012438A
Other languages
English (en)
Inventor
황정환
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940012438A priority Critical patent/KR960003298A/ko
Priority to US08/456,750 priority patent/US5696554A/en
Priority to MYPI95001443A priority patent/MY115359A/en
Priority to EP95303779A priority patent/EP0685964A1/en
Priority to CN95108560A priority patent/CN1044061C/zh
Publication of KR960003298A publication Critical patent/KR960003298A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2621Cameras specially adapted for the electronic generation of special effects during image pickup, e.g. digital cameras, camcorders, video cameras having integrated special effects capability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/68Noise processing, e.g. detecting, correcting, reducing or removing noise applied to defects
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

본 발명은 캠코더의 촬상관 결점 보상방법 및 장치에 관한 것으로서, 이는 디지탈 캠코더에서의 피사체의 화상처리시 촬상관(CCD)의 결점에 의해 발생되는 화상의 결점데이타를 화상의 유사성을 이용하여 감지하고 그 감지된 결점의 종류에 따라 최적조건의 데이타로 보상하여 원래의 화상으로 복원하도록 하기 위한 것이다.
이와 같은 본 발명은 입력된 화소를 순차적으로 지연시키는 화소지연과정과, 상기 지연되어 얻어진 화소중에 임의 번째 전후의 화소를 가산하고 이를 평균화하는 평균과정과, 상기 지연되어 얻어진 화소중 임의 번째 두단계 전, 후인 화소값을 연산 비교하여 결점 발생의 유무를 검색하는 결점유무 검색과정과, 상기 결점 유무 검색과정에서 얻어진 결과에 따라 결점위치를 판단하여 결점 보정 제어신호를 생성하는 보정제어신호 생성과정과, 상기 보정제어신호 생성과정에서 얻어진 결점보정 제어신호에 의해 평균화과정의 화소 데이타 또는 화소지연과정에서 얻어진 결점부위의 화소를 보정하여 원래의 화소와 함께 발생하는 결점보상과정으로 이루어짐으로써, 달성된다.

Description

캠코더의 촬상관 결점보상 방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 제1도를 설명하기 위한 촬상관에 맺힌 영상과 결점 발생을 보인도.
제3도는 제1도의 각부 동작 타이밍도로서, (가)는 디지탈신호 처리부의 입력 데이타이고, (나)는 결점보상룸의 보상 데이타이며, (다)는 보상 데이타에 의한 복원된 데이타이다.
제4도는 본 발명 캠코더의 결점 보상장치의 구성도.
제5도는 제2도 결점보상 제어수단 보다 상세히 도시한 도.

Claims (17)

  1. 입력된 화소를 순차적으로 지연시키는 화소지연과정과, 상기 지연되어 얻어진 화소중에 임의 번째 2단계 전후의 화소를 가산하고 이를 평균화하는 평균과정과, 상기 지연되어 얻어진 화소중 임의 번째 두단계 전, 후인 화소값을 연산 비교하여 결점 발생의 유무를 검색하는 결점유무 검색과정과, 상기 결점유무 검색과정에서 얻어진 결과에 따라 결점위치를 판단하여 결점보정 제어신호를 생성하는 보정제어신호 생성과정과, 상기 보정 제어신호 생성과정에서 얻어진 결점보정 제어신호에 의해 평균화과정의 화소 데이타 또는 화소지연과정에서 얻어진 결점부위의 화소를 보정하여 원래의 화소와 함께 발생하는 결점보상과정으로 이루어짐을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  2. 제1항에 있어서, 화소지연과정은 1필드분에 대해 연속적으로 입력되는 화소를 각 화소당 순차적으로 지연시킴을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  3. 제1항에 있어서, 평균화과정은 상기 화소지연과정에 얻어진 임의 번재 화소와 그 화소의 4단계 뒤인 화소를 가산하는 단계와, 상기 가산된 화소를 평균화하는 단계로 이루어짐을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  4. 제3항에 있어서, 임의 번째의 화소값이 기준레벨값 보다 작으면 임의 번째의 결점을 그 두단계 뒤인 (n+2), (n-2)번째의 화소로 평균화하여 보상하는 것을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  5. 제1항에 있어서, 결점유무 검색과정은 상기 화소지연과정의 임의 번째 화소와 그 화소의 두단계 뒤인 화소와를 연산하는 단계와, 상기 연산된 화소의 결과에 절대치를 부가하는 단계와, 상기 절대치의 화소를 기준 레벨값과 비교하여 결점유무를 검색하고 그 결과에 따라 2진 코드값을 발생하는 단계로 이루어짐을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  6. 제1항에 있어서, 보정제어신호 생성과정은 상기 결점유무 검색과정에서 얻어진 2진 코드값을 논리합하여 제2결점보상신호를 생성하고 2진 코드값을 10진코드값으로 환산하여 제1결점보상 제어신호를 생성하는 것을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  7. 제1항에 있어서, 결점보상과정은, 상기 제1, 제2결점보상 제어신호에 의해 화소지연과정에서 얻어진 기준 레벨값 보다 작은쪽의 화소를 선택하여 보상하는 것을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  8. 제7항에 있어서, 임의 번째 화소와 그 두단계 전, 후인 화소와의 비교 결과값이 기준레벨값 보다 크거나 작으면 두 값이 평균화된 값을 선택하여 결점을 보상하는 것을 특징으로 한 캠코더의 촬상관 결점 보상방법.
  9. 색위상에 맞게 색분리 펄스로 샘플링 및 홀딩되어 각각의 채널신호로 분리되고 소정레벨로 이득제어되어 얻어진 1필드분의 피사체의 체널 화소를 순차적으로 지연시켜 출력하는 화소지연수단과, 상기 화소지연수단에서 지연된 임의 번째의 화소와 그 임의 번째 화소의 두단계 이전의 화소와를 연산하여 기준레벨값으로서의 결점 발생 유무를 검출하는 결점검출수단과, 상기 화소지연수단에서 지연된 임의 번째 화소에 결점이 발생시 그 임의 번째 결점을 두단계 전, 후인 화소의 평균치로 하여 출력하는 평균화수단과, 상기 결점검출수단으로부터의 결점검출 결과에 따라 그 결점위치를 연산하여 그에 따른 결점보상 제어신호를 발생하는 결점보상 제어수단과, 상기 결점보상 제어수단에서 발생된 결점보상 제어신호 및 외부로 부터 입력되는 결점보상 제어신호에 따라 평균치 보상수단에서 평균화된 화소 또는 화소지연수단에서 지연된 결점부위에 해당하는 화소를 제외한 화소만을 보정 선택하여 출력하는 결점보상수단으로 구성함을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  10. 제9항에 있어서, 화소지연수단은 입력 화소 데이타를 각기 소정시간 지연시켜 출력하는 지연소자를 적어도 1필드분에 상응하도록 직결 접속하여 구성함을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  11. 제9항에 있어서, 결점검출수단은 상기 화소지연수단에서 지연된 임의 번째 화소와 그 두단계 뒤인 화소와를 가산하여 결과값을 출력하는 제1가산기와, 상기 화소지연수단에서 지연된 다른 임의 번째 화소와 그 두단계 뒤인 화소와를 가산하여 그 결과값을 출력하는 제2가산기와, 상기 제1, 제2가산기의 결과값과 기준레벨값과를 비교하여 그 결과신호를 출력하는 제1, 제2비교기로 구성함을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  12. 제9항에 있어서, 결점보상 제어수단은 상기 결점검출수단의 제1, 제2비교기에서 비교된 결과 비트를 논리화하여 제2결점보상 제어신호로 출력하는 논리소자와, 상기 제1, 제2 비교기에서 비교된 2비트의 결과의 값을 제1결점보상 제어신호로 바로 출력하는 것을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  13. 제9항에 있어서, 또한, 평균화수단은 상기 화소지연수단에서 지연된 임의 번째 화소와 그 임의 번째의 4단계 뒤인 화소 데이타를 가산하여 출력하는 제3가산기와, 상기 제3가산기의 출력결과신호를 평균화시켜 출력하는 승산기로 구성함을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  14. 제9항에 있어서, 결점보상수단은 상기 결점보상 제어수단의 제1결점보상 제어신호에 의해 절환되어 결점이 없는 평균화수단의 화소와 화소지연수단의 임의 번째 화소를 선택하여 출력하는 제1호소 선택기와, 상기 결점보상 제어수단이 제2결점보상 제어신호에 의해 절환되어 상기 제1화소 선택기의 출력 화소 또는 화소지연수단의 임의 번째 화소를 선택하여 출력하는 제2화소 선택기와, 상기 외부로 부터 입력되는 제3결점보상 제어신호에 의해 절환되어 화소지연수단의 임의 번째 화소 또는 상기 제2호소 선택기에서 선택된 임의번째 화소를 선택하여 결점이 보상된 최종 화소를 출력하는 제3화소 선택기로 구성함을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  15. 제10항에 있어서, 지연소자는 1개의 화소를 지연시키는 플립플롭인 것을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  16. 제12항에 있어서, 논리소자는 오아게이트인 것을 특징으로 한 캠코더의 촬상관 결점 보상장치.
  17. 제11항에 있어서, 제1, 제2가산기와 제1, 제2비교기 사이에 제1, 제2가산기의 결과값에 절대치를 취하는 제1, 제2절대치 부가기를 더 포함하여 구성된 것을 특징으로 한 캠코더의 촬상관 결점 보상장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940012438A 1994-06-02 1994-06-02 캠코더의 촬상관 결점보상 방법 및 장치 KR960003298A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1019940012438A KR960003298A (ko) 1994-06-02 1994-06-02 캠코더의 촬상관 결점보상 방법 및 장치
US08/456,750 US5696554A (en) 1994-06-02 1995-06-01 CCD-defect compensating method and apparatus for camcorder
MYPI95001443A MY115359A (en) 1994-06-02 1995-06-01 Ccd-defect compensating method and apparatus for camcorder
EP95303779A EP0685964A1 (en) 1994-06-02 1995-06-02 CCD-defect compensating method and apparatus for camcorder
CN95108560A CN1044061C (zh) 1994-06-02 1995-06-02 用于摄录机的ccd-缺陷补偿方法和装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940012438A KR960003298A (ko) 1994-06-02 1994-06-02 캠코더의 촬상관 결점보상 방법 및 장치

Publications (1)

Publication Number Publication Date
KR960003298A true KR960003298A (ko) 1996-01-26

Family

ID=19384568

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940012438A KR960003298A (ko) 1994-06-02 1994-06-02 캠코더의 촬상관 결점보상 방법 및 장치

Country Status (5)

Country Link
US (1) US5696554A (ko)
EP (1) EP0685964A1 (ko)
KR (1) KR960003298A (ko)
CN (1) CN1044061C (ko)
MY (1) MY115359A (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0181286B1 (ko) * 1995-03-28 1999-05-01 김광호 Ccd 카메라의 디펙트 보상회로
JP3738080B2 (ja) * 1996-05-17 2006-01-25 富士写真フイルム株式会社 リニアイメージセンサの出力信号補正装置
US6061092A (en) * 1997-12-05 2000-05-09 Intel Corporation Method and apparatus for dark frame cancellation for CMOS sensor-based tethered video peripherals
JP4115574B2 (ja) * 1998-02-02 2008-07-09 オリンパス株式会社 撮像装置
US6160578A (en) * 1998-06-18 2000-12-12 Redlake Imaging Corporation High speed, increased bandwidth camera
JP3587433B2 (ja) * 1998-09-08 2004-11-10 シャープ株式会社 固体撮像素子の画素欠陥検出装置
US6724945B1 (en) 2000-05-24 2004-04-20 Hewlett-Packard Development Company, L.P. Correcting defect pixels in a digital image
JP2004501575A (ja) * 2000-06-23 2004-01-15 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 画像感知器信号欠陥修正
US7365783B2 (en) * 2001-03-16 2008-04-29 Olympus Corporation Image pickup apparatus which stores initial defect data concerning image pickup device and data on later developed defects
US20050243181A1 (en) * 2002-07-01 2005-11-03 Koninklijke Philips Electronics N.V. Device and method of detection of erroneous image sample data of defective image samples
JP4383827B2 (ja) * 2003-10-31 2009-12-16 キヤノン株式会社 撮像装置、白傷補正方法、コンピュータプログラム、及びコンピュータ読み取り可能な記録媒体
CN100366053C (zh) * 2005-04-08 2008-01-30 北京中星微电子有限公司 一种对数字图像进行坏点补偿的方法
CN101262621B (zh) * 2008-04-10 2010-11-10 北京中星微电子有限公司 一种故障像素检测的方法和装置
US8872113B2 (en) * 2012-02-21 2014-10-28 Rockwell Automation Technologies, Inc. System to test performance of pixels in a sensor array

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4253120A (en) * 1979-12-05 1981-02-24 Rca Corporation Defect detection means for charge transfer imagers
US4517600A (en) * 1982-05-17 1985-05-14 Rca Corporation Error concealment system using dropout severity information for selection of concealment method
US4701784A (en) * 1984-06-01 1987-10-20 Matsushita Electric Industrial Co., Ltd. Pixel defect correction apparatus
US4920428A (en) * 1988-07-08 1990-04-24 Xerox Corporation Offset, gain and bad pixel correction in electronic scanning arrays
KR910004009A (ko) * 1989-07-27 1991-02-28 강진구 비디오 카메라의 자동촬영장치
US5047861A (en) * 1990-07-31 1991-09-10 Eastman Kodak Company Method and apparatus for pixel non-uniformity correction
KR930002042Y1 (ko) * 1990-10-11 1993-04-23 삼성전자 주식회사 전자 스틸 촬영이 가능한 캠코더
WO1992021204A2 (en) * 1991-05-10 1992-11-26 Eastman Kodak Company Customizable timing and control asic for electronic imaging

Also Published As

Publication number Publication date
US5696554A (en) 1997-12-09
MY115359A (en) 2003-05-31
CN1126403A (zh) 1996-07-10
EP0685964A1 (en) 1995-12-06
CN1044061C (zh) 1999-07-07

Similar Documents

Publication Publication Date Title
JP4928765B2 (ja) 半導体集積装置及びイメージセンサの黒レベル補正方法
KR960003298A (ko) 캠코더의 촬상관 결점보상 방법 및 장치
US6041139A (en) Image processing apparatus
EP1072153B1 (en) False contour correcting apparatus and method
US4817174A (en) Image processing apparatus
US6768513B1 (en) Deficient pixel detection method and image signal processor
US7453518B2 (en) Field interpolation method determination device
US6950133B2 (en) Method of detecting defective pixels of a solid-state image-pickup device and image-pickup apparatus using the same
JPH09284783A (ja) 欠陥補正装置及びこれを用いた固体撮像装置
JPH0693780B2 (ja) 信号処理回路
JPH04373361A (ja) 画像信号処理装置
JPH1042201A (ja) 画像欠陥補正回路
JP2882227B2 (ja) 画素欠陥補正装置
US5343245A (en) Digital clamp circuit for clamping based on the level of an optical black period of a picture signal
JPH0531995B2 (ko)
JP3180741B2 (ja) 動き検出回路
JP2798562B2 (ja) 信号補正回路
JPH09247548A (ja) 固体撮像装置
JP3373876B2 (ja) 画像処理装置
JP3216244B2 (ja) 固体撮像素子の欠陥補正装置及び固体撮像装置
JP2874654B2 (ja) 動き検出回路
KR0156940B1 (ko) 잡음 및 수직 상관도 검출 회로
KR960013562B1 (ko) 텔레비젼 수상기
JP2631367B2 (ja) 像形成装置
JP2812271B2 (ja) 映像非加算混合装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application