JP2882227B2 - 画素欠陥補正装置 - Google Patents
画素欠陥補正装置Info
- Publication number
- JP2882227B2 JP2882227B2 JP5000530A JP53093A JP2882227B2 JP 2882227 B2 JP2882227 B2 JP 2882227B2 JP 5000530 A JP5000530 A JP 5000530A JP 53093 A JP53093 A JP 53093A JP 2882227 B2 JP2882227 B2 JP 2882227B2
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- value
- circuit
- solid
- arithmetic processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Description
【0001】
【産業上の利用分野】本発明はCCD等の固体撮像素子
を用いた撮像装置において、固体撮像素子に存在する画
素欠陥を検出し補正する画素欠陥補正装置に関するもの
である。
を用いた撮像装置において、固体撮像素子に存在する画
素欠陥を検出し補正する画素欠陥補正装置に関するもの
である。
【0002】
【従来の技術】一般にCCD等の半導体により形成され
た固体撮像素子においては、半導体の局部的な結晶欠陥
等により画質劣化を生じることが知られている。入射光
量に応じた撮像出力に常に一定のバイアス電圧が加算さ
れてしまう画像欠陥は、この画像欠陥信号がそのまま処
理されるとモニター画面上に高輝度の白い点として現れ
るので白キズと呼ばれている。また光電感度の低いもの
は黒い点として現れるので黒キズと呼ばれている(以
後、画素欠陥をキズと称する)。
た固体撮像素子においては、半導体の局部的な結晶欠陥
等により画質劣化を生じることが知られている。入射光
量に応じた撮像出力に常に一定のバイアス電圧が加算さ
れてしまう画像欠陥は、この画像欠陥信号がそのまま処
理されるとモニター画面上に高輝度の白い点として現れ
るので白キズと呼ばれている。また光電感度の低いもの
は黒い点として現れるので黒キズと呼ばれている(以
後、画素欠陥をキズと称する)。
【0003】従来、上記のようなキズに対する検出に関
しては、例えば特開昭61−261974号公報に示さ
れている。この方法は注目画素が周辺の画素に対して一
定量以上大きいまたは小さい出力を持つ画素をキズとし
て検出する方法であり、横方向および縦方向に隣接画素
間の差を取り、周辺の画素と異なる出力を持つ画素を検
出するものである。
しては、例えば特開昭61−261974号公報に示さ
れている。この方法は注目画素が周辺の画素に対して一
定量以上大きいまたは小さい出力を持つ画素をキズとし
て検出する方法であり、横方向および縦方向に隣接画素
間の差を取り、周辺の画素と異なる出力を持つ画素を検
出するものである。
【0004】以下、CCDの水平方向における白キズの
検出の場合について説明を行うものとし、まずこの場合
の従来の画素欠陥補正装置について具体的に説明を行
う。白キズは、周辺の画素に対して、通常1画素のみ突
出している。例えば、注目画素とその前後の画素の関係
は図10(a)のように表される。このため、注目画素
とその隣接する前後の画素と比較し、注目画素が一定レ
ベル以上前後の画素より大きい場合キズと見なすことが
できる。
検出の場合について説明を行うものとし、まずこの場合
の従来の画素欠陥補正装置について具体的に説明を行
う。白キズは、周辺の画素に対して、通常1画素のみ突
出している。例えば、注目画素とその前後の画素の関係
は図10(a)のように表される。このため、注目画素
とその隣接する前後の画素と比較し、注目画素が一定レ
ベル以上前後の画素より大きい場合キズと見なすことが
できる。
【0005】上記内容を実現するブロック図を図9に示
す。入力された信号は複数のフリップフロップ(以下F
Fと略す)1,2を通り、順次送られてきた注目画素値
とその前後の画素値、yn-1、yn、 yn+1を得る。これ
らの信号に対して、加算器11,12,比較回路21,
22,AND回路30により下記の演算を行っている。
す。入力された信号は複数のフリップフロップ(以下F
Fと略す)1,2を通り、順次送られてきた注目画素値
とその前後の画素値、yn-1、yn、 yn+1を得る。これ
らの信号に対して、加算器11,12,比較回路21,
22,AND回路30により下記の演算を行っている。
【0006】 yn-1−yn>a1 (11) yn+1−yn>a2 (12) a1、a2は、ynのyn-1、yn+1に対する突出量のしき
い値であり、ここではa1= a2=a(>0)として考
える。
い値であり、ここではa1= a2=a(>0)として考
える。
【0007】以上により、注目する画素の値がその周辺
の画素の値に対して一定レベル以上突出している場合は
キズとみなし、検出出力を出力する。補正回路は、検出
出力により制御される。
の画素の値に対して一定レベル以上突出している場合は
キズとみなし、検出出力を出力する。補正回路は、検出
出力により制御される。
【0008】画素欠陥の補正に関しては、特開昭62−
8666号公報にいくつかの方法が示されている。例え
ば、1画素もしくは2画素前の画素で置換する方法、前
後の画素値の平均で置換する方法、または同様に垂直方
向で考え、1つ上の画素で置換する方法、上下の画素値
の平均で置換する方法などがある。
8666号公報にいくつかの方法が示されている。例え
ば、1画素もしくは2画素前の画素で置換する方法、前
後の画素値の平均で置換する方法、または同様に垂直方
向で考え、1つ上の画素で置換する方法、上下の画素値
の平均で置換する方法などがある。
【0009】ここでは、補正回路は前後の画素値の平均
で置換するものとし、ブロック図は図3に示したように
なり、動作は以下の通りである。入力された信号はFF
5,6を通り、中央の注目画素の値とその前後の画素値
を抽出する。注目画素の前後の画素値からこれらの平均
値を求め補正信号としている。検出回路の検出出力に従
い、通常は中央の注目画素の値を、キズと判定した場合
は補正信号を出力する。
で置換するものとし、ブロック図は図3に示したように
なり、動作は以下の通りである。入力された信号はFF
5,6を通り、中央の注目画素の値とその前後の画素値
を抽出する。注目画素の前後の画素値からこれらの平均
値を求め補正信号としている。検出回路の検出出力に従
い、通常は中央の注目画素の値を、キズと判定した場合
は補正信号を出力する。
【0010】以上より、周辺の画素の値に対して一定レ
ベル以上突出している画素に対してはキズとして検出で
き、目立たないよう補正することができる。
ベル以上突出している画素に対してはキズとして検出で
き、目立たないよう補正することができる。
【0011】
【発明が解決しようとする問題点】しかしながら、上記
の方法によれば、点光源のような信号に対しては、信号
であるにも関わらず突出していることからキズと誤って
判定する。例えば、周囲が暗い中で1点のみ明るい図1
0(b)のようなCCD出力信号の場合、その中心の信
号はキズと誤って判定され、誤補正されてしまう。これ
により図10(b)の補正回路出力信号のように、本来
あるべき信号が欠けた形になる。このように点光源のよ
うな信号がある場合には画質を劣化させ、良好な画像を
得ることができないという問題を有していた。
の方法によれば、点光源のような信号に対しては、信号
であるにも関わらず突出していることからキズと誤って
判定する。例えば、周囲が暗い中で1点のみ明るい図1
0(b)のようなCCD出力信号の場合、その中心の信
号はキズと誤って判定され、誤補正されてしまう。これ
により図10(b)の補正回路出力信号のように、本来
あるべき信号が欠けた形になる。このように点光源のよ
うな信号がある場合には画質を劣化させ、良好な画像を
得ることができないという問題を有していた。
【0012】本発明はこのような従来の問題点を解決す
るものであり、簡単な構成で信号とキズを精度良く判別
し、キズについてのみ補正を行い、点光源のような信号
を含む画像においても、本来の画質を劣化させることな
く、良好な画像を得ることができる画素欠陥補正装置を
提供するものである。
るものであり、簡単な構成で信号とキズを精度良く判別
し、キズについてのみ補正を行い、点光源のような信号
を含む画像においても、本来の画質を劣化させることな
く、良好な画像を得ることができる画素欠陥補正装置を
提供するものである。
【0013】
【問題を解決するための手段】本発明の画素欠陥補正装
置は、固体撮像素子と、固体撮像素子の各画素を順次走
査し読み出された信号をサンプリングするサンプリング
回路とを有する撮像装置と、第1の画素の値と、隣接す
る第2、第3の画素の値と、第2、第3の画素に隣接し
第1の画素から離れた側にある第4、第5の画素の値を
抽出する抽出回路と、抽出された画素値を演算処理する
演算回路とからなり画素欠陥を検出する検出回路と、検
出回路の出力信号により制御される補正回路とからなる
ことを特徴とする画素欠陥補正装置である。
置は、固体撮像素子と、固体撮像素子の各画素を順次走
査し読み出された信号をサンプリングするサンプリング
回路とを有する撮像装置と、第1の画素の値と、隣接す
る第2、第3の画素の値と、第2、第3の画素に隣接し
第1の画素から離れた側にある第4、第5の画素の値を
抽出する抽出回路と、抽出された画素値を演算処理する
演算回路とからなり画素欠陥を検出する検出回路と、検
出回路の出力信号により制御される補正回路とからなる
ことを特徴とする画素欠陥補正装置である。
【0014】
【作用】本発明によれば、点光源のような信号において
も従来のように誤検出、誤補正を行わず、信号とキズを
区別し、キズを精度良く検出できるため、キズについて
のみ補正を行い、本来の画質を劣化させることなく、良
好な画像を得ることができる。
も従来のように誤検出、誤補正を行わず、信号とキズを
区別し、キズを精度良く検出できるため、キズについて
のみ補正を行い、本来の画質を劣化させることなく、良
好な画像を得ることができる。
【0015】
【実施例】(実施例1)以下、本発明の第1の実施例に
ついて図面を参照して説明する。
ついて図面を参照して説明する。
【0016】本発明の第1の実施例の全体ブロック図を
図1に示す。入射光はレンズ101、光学LPF102
を経由しCCD103に到達し、CCD103により光
電変換され、CDS回路104、AD変換器105を介
し、デジタル信号に変換される。この信号より検出回路
106でキズを検出し、検出信号を出力する。この検出
信号により補正回路107を制御する。
図1に示す。入射光はレンズ101、光学LPF102
を経由しCCD103に到達し、CCD103により光
電変換され、CDS回路104、AD変換器105を介
し、デジタル信号に変換される。この信号より検出回路
106でキズを検出し、検出信号を出力する。この検出
信号により補正回路107を制御する。
【0017】本発明の第1の実施例の検出回路のブロッ
ク図を図2に示す。このブロック図では以下の動作を行
う。まずFF1〜4により注目画素とその前後、および
さらにその前後の計5画素の画素データyn-2,yn-1,
yn,yn+1,yn+2を抽出する。ここで、FF1〜4の
クロックはCCDのクロックと同じfCKである。これら
の画素データに対し、加算器11〜16、コンパレータ
21〜24を用い下記の演算を行う。
ク図を図2に示す。このブロック図では以下の動作を行
う。まずFF1〜4により注目画素とその前後、および
さらにその前後の計5画素の画素データyn-2,yn-1,
yn,yn+1,yn+2を抽出する。ここで、FF1〜4の
クロックはCCDのクロックと同じfCKである。これら
の画素データに対し、加算器11〜16、コンパレータ
21〜24を用い下記の演算を行う。
【0018】 式(1),(2)では、注目画素が周辺画素に対して一
定値以上突出しているという条件を満たすことを判定す
る。これにより、キズであるための必要条件を満たすこ
とを判定しており、点光源も含まれる。a1,a2は突出
量が一定値以上であることを判定するためのしきい値で
あり、ここではa1=a2=a(>0)としている。これ
らの演算を加算器11,12,比較回路21,22を用
いて行っている。
定値以上突出しているという条件を満たすことを判定す
る。これにより、キズであるための必要条件を満たすこ
とを判定しており、点光源も含まれる。a1,a2は突出
量が一定値以上であることを判定するためのしきい値で
あり、ここではa1=a2=a(>0)としている。これ
らの演算を加算器11,12,比較回路21,22を用
いて行っている。
【0019】式(3),(4)では、隣接する前後の画
素データが一定のレベル以上あるという条件を満たすこ
とを判定する。これによりキズと点光源の区別を行って
いる。b1、b2は隣接する前後の画素データの突出量を
判定するためのしきい値を決めるための係数である。こ
こでは、しきい値を、式(3),(4)の右辺のように
設定している。b1,b2を注目画素データと1個おいて
前後の画素データとの平均に掛け、しきい値を算出して
いる。b1,b2は一例として、b1=b2=b=1/2と
設定してある。これらの演算を加算器13,14,1
5,16、比較回路23,24を用いて行っている。
素データが一定のレベル以上あるという条件を満たすこ
とを判定する。これによりキズと点光源の区別を行って
いる。b1、b2は隣接する前後の画素データの突出量を
判定するためのしきい値を決めるための係数である。こ
こでは、しきい値を、式(3),(4)の右辺のように
設定している。b1,b2を注目画素データと1個おいて
前後の画素データとの平均に掛け、しきい値を算出して
いる。b1,b2は一例として、b1=b2=b=1/2と
設定してある。これらの演算を加算器13,14,1
5,16、比較回路23,24を用いて行っている。
【0020】以上の4個の比較回路による各1ビットに
出力判定出力のANDを取り、上記の4式をすべて満た
すことを判定する。4式をすべて満たすときキズと判定
し、検出回路106より検出信号を出力し、補正回路1
07に補正信号を出力するよう制御する。
出力判定出力のANDを取り、上記の4式をすべて満た
すことを判定する。4式をすべて満たすときキズと判定
し、検出回路106より検出信号を出力し、補正回路1
07に補正信号を出力するよう制御する。
【0021】本発明の第1の実施例の補正回路のブロッ
ク図を図3に示す。入力された信号はFF5,6を通
り、中央の注目画素の値とその前後の画素値を抽出す
る。ここで、FF5,6のクロックはfCKである。注目
画素の前後の画素値からこれらの平均値を求め補正信号
としている。検出回路の検出出力に従い、通常は中央の
注目画素の値を、キズと判定した場合は補正信号を出力
する。また検出回路との時間合わせは必要に応じ行うも
のとする。
ク図を図3に示す。入力された信号はFF5,6を通
り、中央の注目画素の値とその前後の画素値を抽出す
る。ここで、FF5,6のクロックはfCKである。注目
画素の前後の画素値からこれらの平均値を求め補正信号
としている。検出回路の検出出力に従い、通常は中央の
注目画素の値を、キズと判定した場合は補正信号を出力
する。また検出回路との時間合わせは必要に応じ行うも
のとする。
【0022】(実施例2)以下、本発明の第2の実施例
について図面を参照して説明する。本発明の第2の実施
例の全体ブロック図を図5に示す。入射光はレンズ50
1、光学LPF502を経由し、プリズム503によ
り、R,G,Bの各色信号に分離され、それぞれに対応
したCCD504,505,506に到達する。GのC
CD504に対し、R,BのCCD505,506は水
平方向に半画素ずれた位置に配置されている。これらの
CCDにより光電変換され、CDS回路507,50
8,509、AD変換器510,511,512を介
し、デジタル信号に変換される。この信号より検出回路
513でキズを検出し、検出信号を出力する。この検出
信号により補正回路514を制御する。
について図面を参照して説明する。本発明の第2の実施
例の全体ブロック図を図5に示す。入射光はレンズ50
1、光学LPF502を経由し、プリズム503によ
り、R,G,Bの各色信号に分離され、それぞれに対応
したCCD504,505,506に到達する。GのC
CD504に対し、R,BのCCD505,506は水
平方向に半画素ずれた位置に配置されている。これらの
CCDにより光電変換され、CDS回路507,50
8,509、AD変換器510,511,512を介
し、デジタル信号に変換される。この信号より検出回路
513でキズを検出し、検出信号を出力する。この検出
信号により補正回路514を制御する。
【0023】本発明の第2の実施例の検出回路のブロッ
ク図を図6に示す。G信号に対し、R,B信号は同じ関
係にあるため、ここでは、検出回路にG信号とR信号が
入力された場合について示してある。このブロック図で
は以下の動作を行う。まず入力したG信号とR信号はC
CDのクロックと同じfCKで動作するFF51,52を
通り、2fCKで動作するセレクタ40により2fCKレー
トでG,R信号のシリアル信号に変換される、その後、
FF1〜4により注目画素として例えばG信号とする
と、G信号gnとその半画素前後のR信号rn-0.5、r
n+0.5、および1画素前後のgn-1、gn+1の計5画素の
画素2を抽出する。ここでは、FF1〜4のクロック
は、2fCKである。これらの画素データに対し、加算器
11〜16、比較回路21〜24を用い下記の演算を行
う。
ク図を図6に示す。G信号に対し、R,B信号は同じ関
係にあるため、ここでは、検出回路にG信号とR信号が
入力された場合について示してある。このブロック図で
は以下の動作を行う。まず入力したG信号とR信号はC
CDのクロックと同じfCKで動作するFF51,52を
通り、2fCKで動作するセレクタ40により2fCKレー
トでG,R信号のシリアル信号に変換される、その後、
FF1〜4により注目画素として例えばG信号とする
と、G信号gnとその半画素前後のR信号rn-0.5、r
n+0.5、および1画素前後のgn-1、gn+1の計5画素の
画素2を抽出する。ここでは、FF1〜4のクロック
は、2fCKである。これらの画素データに対し、加算器
11〜16、比較回路21〜24を用い下記の演算を行
う。
【0024】 gn−gn-1>a1 (5) gn−gn+1>a2 (6) a1=a2=a(>0) rn-0.5<b1(gn+gn-1)/2 (7) rn+0.5<b2(gn+gn+1)/2 (8) b1=b2=b=1/2 式(5),(6)では、注目画素が周辺画素に対して一
定値以上突出しているという条件を満たすことを判定す
る。これにより、キズであるための必要条件を満たすこ
とを判定しており、点光源も含まれる。a1、a2は突出
量が一定値以上であることを判定するためのしきい値で
あり、ここではa1=a2=a(>0)としている。これ
らの演算を加算器11,12,比較回路21,22を用
いて行っている。
定値以上突出しているという条件を満たすことを判定す
る。これにより、キズであるための必要条件を満たすこ
とを判定しており、点光源も含まれる。a1、a2は突出
量が一定値以上であることを判定するためのしきい値で
あり、ここではa1=a2=a(>0)としている。これ
らの演算を加算器11,12,比較回路21,22を用
いて行っている。
【0025】式(7),(8)では、隣接する前後の画
素データが一定のレベル以上あるという条件を満たすこ
とを判定する。これによりキズと点光源の区別を行って
いる。b1、b2は隣接する前後の画素データの突出量を
判定するためのしきい値を決めるための係数である。こ
こでは、しきい値を、式(7),(8)の右辺のように
設定している。b1,b2を注目画素データと1個おいて
前後の画素データとの平均に掛け、しきい値を算出して
いる。b1,b2は一例として、b1=b2=b=1/2と
設定してある。これらの演算を加算器13,14,1
5,16、比較回路23,24を用いて行っている。
素データが一定のレベル以上あるという条件を満たすこ
とを判定する。これによりキズと点光源の区別を行って
いる。b1、b2は隣接する前後の画素データの突出量を
判定するためのしきい値を決めるための係数である。こ
こでは、しきい値を、式(7),(8)の右辺のように
設定している。b1,b2を注目画素データと1個おいて
前後の画素データとの平均に掛け、しきい値を算出して
いる。b1,b2は一例として、b1=b2=b=1/2と
設定してある。これらの演算を加算器13,14,1
5,16、比較回路23,24を用いて行っている。
【0026】以上の4個の比較回路による各1ビットに
出力判定出力のANDを取り、上記の4式をすべて満た
すことを判定する。4式をすべて満たすときキズと判定
し、検出回路より検出信号を出力し、補正回路に補正信
号を出力するよう制御する。
出力判定出力のANDを取り、上記の4式をすべて満た
すことを判定する。4式をすべて満たすときキズと判定
し、検出回路より検出信号を出力し、補正回路に補正信
号を出力するよう制御する。
【0027】本発明の第2の実施例の補正回路のブロッ
ク図を図7に示す。入力された信号はFF5,6,7,
8を通り、中央の注目画素の値とその1画素前後の画素
値を抽出する。ここで、FF5〜8のクロックはfCKで
ある。注目画素の1画素前後の画素値からこれらの平均
値を求め補正信号としている。検出回路の検出出力に従
い、キズでないと判定した場合は中央の注目画素の値
を、キズと判定した場合は補正信号を出力する。また検
出回路との時間合わせは必要に応じ行うものとする。
ク図を図7に示す。入力された信号はFF5,6,7,
8を通り、中央の注目画素の値とその1画素前後の画素
値を抽出する。ここで、FF5〜8のクロックはfCKで
ある。注目画素の1画素前後の画素値からこれらの平均
値を求め補正信号としている。検出回路の検出出力に従
い、キズでないと判定した場合は中央の注目画素の値
を、キズと判定した場合は補正信号を出力する。また検
出回路との時間合わせは必要に応じ行うものとする。
【0028】以上の実施例1,2については、白キズに
ついてのみの説明を行っているが、黒キズについても、
キズの方向が反対であることを考慮し、a1,a2の符
号、不等号の向きを変更することにより、同様に検出が
可能である。
ついてのみの説明を行っているが、黒キズについても、
キズの方向が反対であることを考慮し、a1,a2の符
号、不等号の向きを変更することにより、同様に検出が
可能である。
【0029】また、以上の実施例については、水平方向
についてのみの説明を行っているが、垂直方向について
も同様であり、水平方向、垂直方向の両方を組み合わせ
た処理も可能である。
についてのみの説明を行っているが、垂直方向について
も同様であり、水平方向、垂直方向の両方を組み合わせ
た処理も可能である。
【0030】
【発明の効果】以上の説明より明らかなように、本発明
によれば、点光源のような信号においても従来のように
誤検出、誤補正を行わず、信号とキズを区別し、キズを
精度良く検出できるため、キズについてのみ補正を行
い、本来の画質を劣化させることなく、良好な画像を得
ることができる。
によれば、点光源のような信号においても従来のように
誤検出、誤補正を行わず、信号とキズを区別し、キズを
精度良く検出できるため、キズについてのみ補正を行
い、本来の画質を劣化させることなく、良好な画像を得
ることができる。
【図1】本発明の第1の実施例の画素欠陥補正装置の全
体構成のブロック図
体構成のブロック図
【図2】本発明の第1の実施例の画素欠陥補正装置の検
出回路のブロック図
出回路のブロック図
【図3】本発明の第1の実施例の画素欠陥補正装置の補
正回路のブロック図
正回路のブロック図
【図4】本発明の第1の実施例における信号波形
【図5】本発明の第2の実施例の画素欠陥補正装置の全
体構成のブロック図
体構成のブロック図
【図6】本発明の第2の実施例の画素欠陥補正装置の検
出回路のブロック図
出回路のブロック図
【図7】本発明の第2の実施例の画素欠陥補正装置の補
正回路のブロック図
正回路のブロック図
【図8】本発明の第2の実施例のおける信号波形
【図9】従来の画素欠陥補正装置の検出回路のブロック
図
図
【図10】従来の画素欠陥補正装置の信号波形
103 CCD 105 A/D変換器 106 検出回路 107 補正回路
フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H04N 5/30 - 5/335
Claims (2)
- 【請求項1】 固体撮像素子と、前記固体撮像素子の各
画素を順次走査し読み出された信号をサンプリングする
サンプリング回路とを有する撮像装置と、前記撮像装置の出力から、 第1の画素の値と、これに隣
接する第2,第3の画素の値と、前記第2,第3の画素
に隣接し第1の画素から離れた側にある第4,第5の画
素の値とを抽出する抽出回路と、抽出された画素値を演
算処理する演算回路とからなり画素欠陥を検出する検出
回路と、前記 検出回路の出力信号により、前記撮像装置の出力の
補正方法が制御される補正回路とを備え、 前記演算回路は、第1の画素の値と第2の画素の値との
差を求め、所定の値と比較する第1の演算処理回路と、 第1の画素の値と第3の画素の値との差を求め、所定の
値と比較する第2の演算処理回路と、 第1の画素の値と第4の画素の値とを加重加算した値
と、第2の画素の値とを比較する第3の演算処理回路
と、 第1の画素の値と第5の画素の値とを加重加算した値
と、第3の画素の値とを比較する第4の演算処理回路
と、 前記第1〜第4の演算処理回路の出力を論理演算する回
路とからなる ことを特徴とする画素欠陥補正装置。 - 【請求項2】 第1の固体撮像素子に対し第2の固体撮
像素子が半画素ずれた位置に配値された複数の固体撮像
素子と、前記固体撮像素子の各画素を順次走査し読み出
された信号をサンプルするサンプリング回路とを有する
固体撮像装置と、前記 第1の固体撮像素子の画素の値と、前記第2の固体
撮像素子の画素の値とを抽出する抽出回路と、抽出され
た画素値を演算処理する演算回路とからなり画素欠陥を
検出する検出回路と、前記 検出回路の出力信号より、前記固体撮像装置の出力
の補正方法が制御される補正回路とを備え、 前記抽出回路は、前記第1の固体撮像素子から第1の画
素の値を、前記第2の 固体撮像素子から前記第1の画素
に半画素ずれて隣接する第2、第3の画素の値を、前記
第1の固体撮像素子から前記第1の画素に隣接する第
4、第5の画素の値を抽出し、 前記演算回路は、第1の画素の値と第2の画素の値との
差を求め、所定の値と比較する第1の演算処理回路と、 第1の画素の値と第3の画素の値との差を求め、所定の
値と比較する第2の演算処理回路と、 第1の画素の値と第4の画素の値とを加重加算した値
と、第2の画素の値とを比較する第3の演算処理回路
と、 第1の画素の値と第5の画素の値とを加重加算した値
と、第3の画素の値とを比較する第4の演算処理回路
と、 前記第1〜第4の演算処理回路の出力を論理演算する回
路とからなる ことを特徴とする画素欠陥補正装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5000530A JP2882227B2 (ja) | 1993-01-06 | 1993-01-06 | 画素欠陥補正装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP5000530A JP2882227B2 (ja) | 1993-01-06 | 1993-01-06 | 画素欠陥補正装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH06205302A JPH06205302A (ja) | 1994-07-22 |
| JP2882227B2 true JP2882227B2 (ja) | 1999-04-12 |
Family
ID=11476334
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP5000530A Expired - Fee Related JP2882227B2 (ja) | 1993-01-06 | 1993-01-06 | 画素欠陥補正装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2882227B2 (ja) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2002010274A (ja) | 2000-06-20 | 2002-01-11 | Olympus Optical Co Ltd | カラー画像処理装置 |
| US6985180B2 (en) * | 2001-06-19 | 2006-01-10 | Ess Technology, Inc. | Intelligent blemish control algorithm and apparatus |
| DE10209552A1 (de) | 2002-03-04 | 2003-10-02 | Plettac Ag | Verfahren und Vorrichtung zur Kompensation defekter Pixel eines CCD-Sensors |
| JP2013258596A (ja) * | 2012-06-13 | 2013-12-26 | Denso Corp | 撮像装置 |
| JP6822096B2 (ja) | 2016-11-24 | 2021-01-27 | 株式会社リコー | 光電変換装置、光電変換方法及び画像形成装置 |
-
1993
- 1993-01-06 JP JP5000530A patent/JP2882227B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JPH06205302A (ja) | 1994-07-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7593569B2 (en) | Pixel defect correction device | |
| US7443433B2 (en) | Pixel compensating circuit, method for compensating pixels, and image taking apparatus employing such pixel compensating circuit | |
| JP2000059799A (ja) | 画素欠陥補正装置及び画素欠陥補正方法 | |
| JP2882227B2 (ja) | 画素欠陥補正装置 | |
| JP3227815B2 (ja) | 固体撮像装置 | |
| JP5262953B2 (ja) | 画像処理装置、画像処理方法及びプログラム | |
| JPH077675A (ja) | 画素欠陥補正装置 | |
| JP2903956B2 (ja) | 画素欠陥補正装置 | |
| JP4166974B2 (ja) | 画素キズ検出・補正装置 | |
| JPH06245148A (ja) | 画素欠陥補正装置 | |
| JP2002271806A (ja) | Ccd撮像素子の画素欠陥信号補正回路 | |
| JP2000101924A (ja) | 画像入力装置における欠陥検出補正装置 | |
| JP4130275B2 (ja) | 映像信号処理装置 | |
| JPH06245149A (ja) | 画素欠陥補正装置 | |
| JPH0730905A (ja) | 画素欠陥補正装置 | |
| JPH10243300A (ja) | 画素欠陥検出装置及び画素欠陥補正装置 | |
| JPH1042201A (ja) | 画像欠陥補正回路 | |
| JPH07336699A (ja) | 画素欠陥補正装置 | |
| JP4319848B2 (ja) | ビデオ信号におけるノイズ成分を決定する方法および装置ならびにフィルムスキャナ | |
| JP3326637B2 (ja) | 動き判定装置および方法 | |
| JP4077956B2 (ja) | 撮像装置及び撮像方法 | |
| JPH07105916B2 (ja) | 撮像装置 | |
| JP3136671B2 (ja) | 画像読取り装置 | |
| JPH09284542A (ja) | 画像入力装置 | |
| JP3216244B2 (ja) | 固体撮像素子の欠陥補正装置及び固体撮像装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080205 Year of fee payment: 9 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090205 Year of fee payment: 10 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100205 Year of fee payment: 11 |
|
| LAPS | Cancellation because of no payment of annual fees |