KR950021128A - 반도체 소자 제조방법 - Google Patents
반도체 소자 제조방법 Download PDFInfo
- Publication number
- KR950021128A KR950021128A KR1019930031871A KR930031871A KR950021128A KR 950021128 A KR950021128 A KR 950021128A KR 1019930031871 A KR1019930031871 A KR 1019930031871A KR 930031871 A KR930031871 A KR 930031871A KR 950021128 A KR950021128 A KR 950021128A
- Authority
- KR
- South Korea
- Prior art keywords
- gate electrode
- forming
- poly
- oxide
- semiconductor device
- Prior art date
Links
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 반도체 소자 제조방법에 관한 것으로, 실리콘기판 상부에 게이트전극, 소오스/드레인으로 이루어진 다수의 트랜지스터를 형성하되, 상기 게이트전극 상부에는 미스크산화막을, 게이트전극 측벽에는 제1 산화막 스페이서를 형성하는 단계와, 전체적으로 층간절연막을 도포하고, 상기 층간절연막의 일정부분을 식각하여 소오스/드레인이 노출되는 콘택홀을 형성하고, 폴리층을 증착한 후, 패드마스크를 이용한 식각공정으로 폴리패드를 형성방법에 있어서, 상기 폴리패드를 형성하는 식각공정에서 층간절연막의 단차가 심한 지역에 폴리잔여물이 남는 것을 방지하기 위하여, 상기 게이트 전극 측벽에 제1 산화막 스페이서를 형성한 후, 다시 제1 산화막 스페이서 측벽에 제2산화막 스페이서를 형성하고, 상기 층간절연막을 도포하는 것을 특징으로 하는반도체 소자 제조방법.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2A도 및 제2E도는 본 발명에 의해 콘택용 패드폴리를 형성하는 공정 단계를 도시한 단면도.
Claims (1)
- 실리콘기판 상부에 게이트전극, 소오스/드레인으로 이루어진 다수의 트랜지스터를 형성하되, 상기 게이트전극 상부에는 마스크산화막을, 게이트전극 측벽에는 제1 산화막 스페이서를 형성하는 단계와, 전체적으로 층간절연막을 도포하고, 상기 층간절연막의 일정부분을 식각하여 소오스/드레인이 노출되는 콘택홀을 형성하고, 폴리층을 증착한 후, 패드마스크를 이용한 식각공정으로 폴리패드를 형성방법에 있어서, 상기 폴리패드를 형성하는 식각공정에서 층간절연막의 단차가 심한 지역에 폴리잔여물이 남는 것을 방지하기 위하여, 상기 게이트 전극 측벽에 제1 산화막 스페이서를 형성한 후, 다시 제1 산화막 스페이서 측벽에 제2산화막 스페이서를 형성하고, 상기 층간절연막을 도포하는 것을 특징으로 하는 반도체 소자 제조방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930031871A KR950021128A (ko) | 1993-12-31 | 1993-12-31 | 반도체 소자 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930031871A KR950021128A (ko) | 1993-12-31 | 1993-12-31 | 반도체 소자 제조방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950021128A true KR950021128A (ko) | 1995-07-26 |
Family
ID=66853779
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930031871A KR950021128A (ko) | 1993-12-31 | 1993-12-31 | 반도체 소자 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950021128A (ko) |
-
1993
- 1993-12-31 KR KR1019930031871A patent/KR950021128A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950021128A (ko) | 반도체 소자 제조방법 | |
KR100256259B1 (ko) | 반도체 소자의 공통 게이트 형성방법 | |
KR100281038B1 (ko) | 반도체 메모리장치 제조방법 | |
KR0171976B1 (ko) | 박막 트랜지스터 제조 방법 | |
KR960005998A (ko) | 반도체 소자 및 그 제조방법 | |
KR970054008A (ko) | 반도체 장치의 커패시터 제조방법 | |
KR920010954A (ko) | Mos트랜지스터의 제조방법 | |
KR970003855A (ko) | 반도체소자 제조방법 | |
KR970003520A (ko) | 미세 반도체 소자의 콘택홀 형성방법 | |
KR960006086A (ko) | 이중 채널을 갖는 트랜지스터 및 그 제조방법 | |
KR930020716A (ko) | Itldd 구조의 반도체장치의 제조방법 | |
KR950021279A (ko) | 반도체 소자 제조방법 | |
KR950009925A (ko) | 단차비가 감소된 반도체 소자의 콘택홀 형성방법 | |
KR940016920A (ko) | 저부게이트 박막트랜지스터 제조방법 | |
KR970023885A (ko) | 모스 전계 효과 트랜지스터의 제조방법 | |
KR940022854A (ko) | 반도체장치의 접촉창 형성방법 | |
KR970004037A (ko) | 반도체 소자의 트랜지스터 제조방법 | |
KR950025997A (ko) | 반도체소자의 캐패시터 제조방법 | |
KR970030905A (ko) | 트랜지스터 제조방법 | |
KR970052339A (ko) | 반도체 소자의 제조방법 | |
KR940001408A (ko) | 반도체의 메모리셀 제조방법 | |
KR950021277A (ko) | 반도체 소자 제조방법 | |
KR19980026842A (ko) | 반도체 소자의 제조방법 | |
KR960026568A (ko) | 반도체소자의 소자분리절연막 제조방법 | |
KR970024168A (ko) | 모스 트랜지스터 및 그의 제조방법(A MOS transistor and a method of fabricating the same) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |