KR950015042B1 - 캠 데이타 회로 - Google Patents
캠 데이타 회로 Download PDFInfo
- Publication number
- KR950015042B1 KR950015042B1 KR1019930024374A KR930024374A KR950015042B1 KR 950015042 B1 KR950015042 B1 KR 950015042B1 KR 1019930024374 A KR1019930024374 A KR 1019930024374A KR 930024374 A KR930024374 A KR 930024374A KR 950015042 B1 KR950015042 B1 KR 950015042B1
- Authority
- KR
- South Korea
- Prior art keywords
- flip
- signal
- output
- cam data
- unit
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
Landscapes
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
내용 없음.
Description
제1도는 종래 데크에 부착된 로딩 모터를 구동하여 기판에 캠 데이타를 공급하는 과정을 설명하기 위한 블럭도.
제2도는 본 발명의 캠 데이타를 마이컴에 입력시키는 관계를 설명하기 위한 회로도.
제3도는 본 발명의 모드별 각부의 출력을 나타낸 도면.
* 도면의 주요부분에 대한 부호의 설명
7 : 클락 발생부 8 : 클리어부
8 : 플립플롭부 10 : 로직 출력부
D1-D3 : 다이오드 R1-R7 : 저항
TR1-TR3 : 트랜지스터
본 발명은 브이 씨 알(VCR)의 PCB(PRINTED CIRCUIT BOARD) 검사 및 조정 지그(JIG)에 있어서, 데크(DECK)에 부착된 로딩 모터(LOADING MOTOR)를 구동시키지 않고 캠 데이타(CAM DATA)를 마이컴에 입력시켜 PCB 검사 및 조정 지그를 수행할 수 있는 캠 데이타 회로에 관한 것이다.
종래의 PCB 검사 및 조정 지그에 있어서는 제1도에 도시된 바와 같이 데크(1)에 부착된 로딩 모터(2)를 구동하여 캠 스위치(3)를 이동시키는 수단에 의해 캠 데이타를 피측정 PCB(4)에 공급하였으며, 여기서, 5는 타이머 PCB, 6은 지그 키를 나타낸다.
따라서, 종래에는 PCB 검사 및 조정 지그에 있어서 반드시 로딩 모터(2)를 구동시켜 캠 스위치(3)를 이동시키므로 로딩 모터(2) 구동 시간에 따른 불필요한 시간이 소요되는 문제가 있고, 캠 스위치(3) 사용에 따른 지그의 구조가 복잡해지는 문제가 있었다.
본 발명은 이와 같은 종래의 문제점을 해결하기 위한 것으로, 로딩 모터를 구동시키지 않고도 간단한 회로구성에 의해 캠 데이타를 마이컴에 입력시킬 수 있도록 하는 캠 데이타 회로를 제공하는데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은 로딩 모터 구동 신호인 로딩 온 신호를 반전시켜 클락을 발생시키는 클락 발생부와, 초기 상태 출력을 지정하기 위한 전원 공급 초기 클리어단에 로우레벨의 신호를 공급하는 클리어부와, 상기 클락 발생부로부터 입력되는 클락에 따라 토글(TOGGLE)되는 제1, 제2플립플롭(FLIP FLOP)으로 된 플립플롭부와, 상기 플립플롭부의 출력을 받아 로직 동작으로 캠 데이타를 출력하는 로직 출력부로 구성된 것을 특징으로 한다.
이하, 본 발명의 실시예를 첨부된 도면을 참고로 하여 상세히 설명하면 다음과 같다.
제2도는 본 발명의 회로도로, 로딩 모터 구동 신호인 로딩 온 신호를 반전시켜 클락을 발생시키는 트랜지스터(TR1), 저항(R1)으로 된 클락 발생부(7)와, 초기 상태 출력을 지정하기 위한 전원 공급 초기 클리어단에 로우레벨의 신호를 공급하는 리셋 IC로 된 클리어부(8)와, 상기 클락 발생부(7)로부터 입력되는 클락에 따라 토글되는, 제1, 제2플립플롭(FF1, FF2)으로 된 플립플롭부(9)와, 상기 플립플롭부(9)의 출력을 받아 로직 동작으로 캠 데이타를 출력하는 트랜지스터(TR2, TR3), 다이오드(D1-D3), 저항(R2-R7)으로 된 로직 출력부(10)로 구성된 것이다.
여기서, 상기 제1, 제2플립플롭은 JK 플립플롭이며, 플립플롭부(9)의 단자(J1, K1, J2)와 단자(K2)는 각각 전원(VCC)단과 접지측에 접속되어 있다.
또한, 로직 출력부(10)의 다이오드(D1-D3)에서 다이오드(D1, D2)의 캐소우드와 다이오드(D3)의 애노우드는 트랜지스터(TR3)의 베이스에 공통 접속되도록 구성되어 있다.
이와 같이 구성된 본 발명을 제3도를 참조하여 보면, 전원 공급 초기에 클리어부(8)를 통하여 클리어단자(CLR1, CLR2)에 로우레벨이 입력되어 제1, 2플립플롭(FF1, FF2)의 출력(Q1, Q2)은 로우레벨. 출력(,)은 하이레벨이 된다.
또한, 로딩 모터 구동 신호인 하이레벨의 로딩 온 신호(또는 로딩+, 로딩- 출력의 오차 게이트 신호)가 클락 발생부(7)의 트랜지스터(TR1) 베이스에 입력되므로 트랜지스터(TR1)가 온되어 클락발생부(7)의 출력단을 통하여는 로우레벨이 출력된다.
따라서, 플립플롭부(9)의 클락단자(CLK1, CLK2)에는 로우레벨이 입력되어 제1플립플롭(FF1)은 하강부에서 토글되고, 제2플립플롭(FF2)은 하강부에서 출력(Q2)은 하이레벨, 출력()은 로우레벨이 된다.
한편, 상기 플립플롭부(9)의 출력()이 하이레벨이므로 로직 출력부(10)의 트랜지스터(TR2)는 온되어 출력(Q1)은 로우레벨이 된다.
또한, 플립플롭부(9)의 하이레벨 출력()이 다이오드(D1)와 저항(R2)를 통해 트랜지스터(TR3)에도 인가되나, 로우레벨의 출력(Q2)이 다이오드(D3)을 통하여 트랜지스터(TR3)에 인가되어 트랜지스터(TR3)는 오프된다.
따라서, 로직 출력부(10)의 출력(B, D)은 하이레벨이 된다.
그리고, 로직 출력부(10)의 출력(A)는 항상 하이레벨이므로 이는 스텐바이(STAND-BY) 모드와 동일한 캠 데이타가 된다.
이와 같은 로직 출력부(10)의 출력(A-D)이 캠 데이타로 마이컴에 입력된다.
한편, 파우어 온시는 플립플롭부(9)의 출력()이 로우레벨이 되어 트랜지스터(TR2)는 오프되고, 이에 따라 로직 출력부(10)의 출력(C) 하이레벨이 된다.
이와 동시에 로직 출력부(10)의 트랜지스터(TR3)는 플립플롭부(9)로부터 다이오드(D2)와 저항(R2)을 통해 하이레벨의 출력(Q1)을 입력받는데 이때, 출력(Q2)도 하이레벨이어서 트랜지스터(TR3)는 온되므로 로직 출력부(10)의 출력(B, D)은 로우레벨이 된다.
이때에도 로직 출력부(10)의 출력(A)은 역시 하이레벨을 유지하며, 이러한 로직 데이타(10)의 출력(A-D)이 캠 데이타로 마이컴에 입력된다.
이후에는 모드 이행시마다 플립플롭부(9)의 출력(Q2)은 항상 하이레벨이고 출력(Q1,)은 토글되므로 출력(Q1)이 하이레벨, 로우레벨 상호간에 서로 바뀔때마다 트랜지스터(TR2)가 온/오프된다.
그리고 트랜지스터(TR3)는 출력(Q1,)이 오아 게이트(OR GATE)를 구성하게 되어 출력레벨이 상관없이 항상 온되므로 로직 출력부(10)의 출력(B, D)도 항상 로우레벨이 된다.
즉, 클락 발생부(7)는 로딩모터구동신호(LM)인 로딩 온 신호를 인가받아 이를 반전시켜서 클락신호로 발생시켜 출력하며, 클리어부(8)는 초기상태출력을 지정하기 위해 전원공급 초기 클리어단에 로우레벨의 신호를 공급하고, 플립플롭부(9)는 두개의 JK 플립플롭으로 이루어져, 클리어부(8)의 로우레벨의 신호를 전원공급 초기 클리어단으로 인가받아 초기상태를 갖으며, 클락 발생부(7)로부터 입력되는 클락신호에 따라 토글되고, 로직 출력부(10)는 플립플롭부(9)의 출력을 받아 기설정된 로직의 동작으로 캠 데이타를 출력한다.
이상에서 설명한 바와 같은 본 발명은 종래와 같이 로딩 모터를 구동시키지 않고 캠 데이타 회로를 사용하여 캠 데이타를 마이컴에 입력시키므로 로딩 모터 구동 시간등의 검사상 불필요한 시간을 줄일 수 있고 로딩 모터와 캠 스위치를 사용하지 않으므로 지그 구조를 간단히 할 수 있는 효과가 있다.
Claims (2)
- 로딩 모터 구동신호(LM)인 로딩 온 신호를 인가받아 이를 반전시켜서 클락신호로 발생시켜 출력하는 클락 발생부(7) ; 초기상태 출력을 지정하기 위해 전원공급 초기 클리어단에 로우레벨의 신호를 공급하는 클리어부(8)와 ; 두개의 JK 플립플롭으로 이루어져, 상기 클리어부(8)의 로우레벨의 신호를 전원공급 초기 클리어단으로 인가받아 초기상태를 갖으며, 상기 클락 발생부(7)로부터 입력되는 클락신호에 따라 토글되는 플립플롭(9)와 ; 상기 플립플롭부(9)의 출력을 받아 기설정된 로직의 동작으로 캠 데이타를 출력하는 로직 출력부(10)를 포함하여 이루어지는 캠 데이타 회로.
- 제1항에 있어서, 상기 플립플롭부(9)의 단자(J2)에는 전원(VCC)의 하이레벨을 인가하고, 상기 플립플롭부(9)의 단자(K2)에는 접지(GND)의 로우레벨을 인가하여 초기전원을 공급 후, 출력(Q2, /Q2)이 각각 하이레벨 및 로우레벨로 되도록 함을 특징으로 하는 캠 데이타 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930024374A KR950015042B1 (ko) | 1993-11-16 | 1993-11-16 | 캠 데이타 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930024374A KR950015042B1 (ko) | 1993-11-16 | 1993-11-16 | 캠 데이타 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950015983A KR950015983A (ko) | 1995-06-17 |
KR950015042B1 true KR950015042B1 (ko) | 1995-12-21 |
Family
ID=19368197
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930024374A KR950015042B1 (ko) | 1993-11-16 | 1993-11-16 | 캠 데이타 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950015042B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100771594B1 (ko) * | 2001-07-27 | 2007-10-31 | 엘지전자 주식회사 | 냉응용기용 압축기의 크랭크샤프트 |
-
1993
- 1993-11-16 KR KR1019930024374A patent/KR950015042B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950015983A (ko) | 1995-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890004886B1 (ko) | 래치회로 | |
US7467294B2 (en) | Microcomputer with mode decoder operable upon receipt of either power-on or external reset signal | |
JPH08211843A (ja) | 自動双方向表示装置の駆動回路および方法 | |
US4779009A (en) | Master-slave type flip-flop circuit | |
US4156819A (en) | Master-slave flip-flop circuit | |
KR950015042B1 (ko) | 캠 데이타 회로 | |
JPH06105285B2 (ja) | 半導体集積回路装置 | |
US5748646A (en) | Design-for-testability method for path delay faults and test pattern generation method for path delay faults | |
KR19990045141A (ko) | 플립플롭의 리셋 회로 | |
US5614872A (en) | Semiconductor device having CR oscillation circuit and reset circuit | |
KR100225213B1 (ko) | 반도체 장치 및 이 반도체 장치의 클럭 신호 제어방법(control of clock signal in semiconductor device) | |
US3793591A (en) | Pulse generator | |
KR19990023975A (ko) | 버스트 모드형 반도체 메모리장치 | |
US5818286A (en) | Integrated circuit device capable of making a burn-in setting and test mode setting to run a burn-in and a test mode operation | |
KR0170001B1 (ko) | 레지스터 회로 | |
KR910001379B1 (ko) | 시차를 갖는 전원공급 리세트신호 발생회로 | |
JP2813202B2 (ja) | 入力装置 | |
KR100323370B1 (ko) | 클럭 출력 회로를 갖는 장치 | |
KR970000820B1 (ko) | 바운더리 스캔 구조의 테스트 데이타 입력 장치 | |
KR950003850Y1 (ko) | 아이씨티(ict)의 트리거신호 발생회로 | |
KR900007003Y1 (ko) | 레이저 프린터에서의 인터페이스 시험회로 | |
JP2879845B2 (ja) | 半導体装置 | |
JP2009212930A (ja) | 入力レベル判定回路 | |
KR910005678Y1 (ko) | 플로피 디스크 드라이브의 스텝모터 제어회로 | |
KR100244415B1 (ko) | 고속으로 동작하는 단일 또는 이중 에지 트리거 플립플롭 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19991130 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |