KR950003850Y1 - 아이씨티(ict)의 트리거신호 발생회로 - Google Patents

아이씨티(ict)의 트리거신호 발생회로 Download PDF

Info

Publication number
KR950003850Y1
KR950003850Y1 KR2019930005158U KR930005158U KR950003850Y1 KR 950003850 Y1 KR950003850 Y1 KR 950003850Y1 KR 2019930005158 U KR2019930005158 U KR 2019930005158U KR 930005158 U KR930005158 U KR 930005158U KR 950003850 Y1 KR950003850 Y1 KR 950003850Y1
Authority
KR
South Korea
Prior art keywords
signal
output
twin
dff
trigger
Prior art date
Application number
KR2019930005158U
Other languages
English (en)
Other versions
KR940023675U (ko
Inventor
이수진
Original Assignee
엘지산전 주식회사
이희종
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지산전 주식회사, 이희종 filed Critical 엘지산전 주식회사
Priority to KR2019930005158U priority Critical patent/KR950003850Y1/ko
Publication of KR940023675U publication Critical patent/KR940023675U/ko
Application granted granted Critical
Publication of KR950003850Y1 publication Critical patent/KR950003850Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/22Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

내용 없음.

Description

아이씨티(ICT)의 트리거신호 발생회로
제1도는 종래 아이씨티(ICT)의 패턴신호 발생회로의 블럭도.
제2도는 제1도에 있어서, 그레이코드 발생부의 상세 블럭도.
제3도는 제1도에 있어서, 각부의 신호 파형도.
제4도는 본 고안 아이씨티(ICT)의 트리거신호 발생회로의 블럭도.
제5도는 제4도에 있어서, 펑션 및 트리거 발생부의 상세 블럭도.
제6도는 제5도에 있어서, 트리거신호 발생부의 상세 회로도.
제7도는 제4도에 있어서, 각부의 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
11 : 그레이 코드 발생제어부 12 : 펑션 및 트리거 발생부
13 : 구동신호 출력부 14 : 래치
15 : 비교기 16 : 펑션신호 발생부
17 : 트리거신호 발생부 DFF1∼DFF5: 디플립플롭
AN1∼AN4: 앤드게이트 OR1, OR2: 오아게이트
본 고안은 디지탈 아이씨티(ICT)의 집적회로 검사에 관한것으로 특히 그레이코드를 발생시켜 피측정소자에 가하는 함수 발생을 연속적인 신호가 아닌 원하는 한순간만 트리거신호를 발생시키는 아이씨티(ICT)의 트리거신호 발생회로에 관한 것이다.
피씨비(PCB)상에 여러종류의 소자들이 다수 장착되는데 이소자들의 양, 불량 상태를 일반 계측기로 일일이 개별 검사하는 것은 양적으로나 시간적으로 불가능하여 한번에 자동측정하는 아이씨티(ICT)장비를 사용하게 된다.
이때, 아이씨티(ICT) 장비의 측정 회로에서 일정한 패턴이 전기신호를 피측정 소자에 인가하고 이에 따라 발생하는 피측정소자의 출력신호를 분석하여 정량 처리함으로써 분석결과에 따라 피측정소자의 상태를 판별하게 된다.
제1도는 종래 아이씨티(ICT)의 패턴신호 발생회로의 블럭도로서 이에 도시된 바와같이, 클럭(CLK), 트윈신호(TWIN) 및 스타트신호(Start)에 제어되어 그레이코드 발생을 위한 선택신호(SLT)를 출력하는 그레이 코드 발생제어부(1)와, 그레이코드에 따른 데이타(Data)를 저장하여 상기 그레이 코드 발생제어부(1)의 출력(SLT)에 따라 그레이코드(GC)를 발생시키는 그레이 코드발생부(2)와, 이 그레이 코드발생부(2의 출력(GC)을 입력받아 피측정 소자에 패턴신호(Vp)를 출력하는 구동신호 출력부(3)로 구성된 것으로, 상기 그레이 코드발생부(2)는 제2도에 도시된 바와같이, 트윈신호(TWIN)에 인에이블되어 스트로브신호에 따라 데이타(Data)를 저장하는 래치(4)와, 이 래치(4)의 출력(LD)과 그레이코드 발생제어부(1)의 출력(SLT)을 비교하는 비교기(5)와, 이 비교기(5)의 출력(EQ)에 따라 그레이 코드인 출력신호(GC)를 토글시키는 레지스터(6)로 구성된다.
이와같이 종래 회로의 동작과정을 제3도 각부의 신호 파형도를 참조하여 설명하면 다음과 같다.
제3(a)도, 제3(e)도에 도시된 바와같은 트윈신호(TWIN)가 저전위가 되고 스트로브신호가 저전위가되면 그레이코드 발생부(2)의 4비트 래치(4)는 제3(d)도에 도시한 바와같은 그레이코드 숫자인 4비트 데이타(Data)를 래치시키게 된다.
이때, 제3(b)도에 도시된 바와같이 스타트신호(Start)가 제3(a)도에 도시된 바와같은 클럭(CLK)의 한주기도안 저전위가 되면 제3(c)도에 도시된 바와같은 고전위의 트윈신호(TWIN)에 인에이블된 그레이코드 발생제어부(1)는 제3(f)도에 도시된 바와같은 선택신호(SLT)를 그레이코드 발생부(2)의 4비트 비교기(5)에 출력하게 된다.
이에따라, 비교기(5)는 그레이코드 발생제어부(1)의 출력(SLT)과 래치(4)의 출력(LD)을 비교하여 같으면 출력신호(EQ)를 고전위로 출력하는데 그레이코드의 숫자가 "2"인 경우 제3(g)도에 도시된 바와같은 파형을 출력하고 상기 신호(EQ)가 고전위가 될때마다 토글 레지스터(6)는 제3(h)도에 도시된 바와같이 그레이코드(GC)를 출력함으로 구동신호 출력부(3)는 해당 패턴신호(vp)를 피측정소자에 출력하게 된다.
그러나, 이와같은 종래 회로는 여러 계측에 유용하게 사용되는 그레이 코드가 정해진 법칙에 의한 연속적인 생성 패턴임으로 임의의 순간에 사용자가 원하는 값으로 변화시키는 것이 불가능하여 소자 측정시 순간적인 결과의 예측이 불가능한 문제점이 있었다.
본 고안은 이러한 종래의 문제점을 해결하기 위하여 그레이코드에 의한 트리거신호를 발생시킴에 따라 피측정소자에 연속적 신호가 아닌 원하는 한 순간에만 신호를 입력시킴으로써 그 순간 이외에는 어떤 다른 신호도 입력되지 않게하여 안정된 측정결과를 예측하는 아이씨티(ICT)의 트리거신호 발생회로를 안출한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제4도는 본 고안 회로의 블럭도로서 이에 도시한 바와같이, 클럭(CLK), 트윈신호(TWIN) 및 스타트신호(Start)에 제어되어 그레이코드 발생을 위한 선택신호(SLT)를 출력하는 그레이코드 발생제어부(11)와, 스트로브신호에 따라 그레이코드의 숫자에 따른 데이타(Data)를 저장하고 이 저장신호(LD)를 상기 그레이코드 발생제어부(11)의 출력(SLT)과 비교하며 비교신호(EQ)르 펑션 세팅신호(FSET)(TSETS)(TSETM)와 조합함에 다라 펑션신호(CC) 및 트리거신호(EE)를 발생시켜 오아링하는 펑션 및 트리거발생부(12)와, 이 펑션 및 트리거발생부(12)의 출력(Vo)을 입력받아 피측정소자에 패턴신호(Vp)를 출력하는 구동신호 출력부(13)로 구성한 것으로, 상기 펑션 및 트리거발생부(12)는 제5도에 도시한 바와같이, 트윈신호(TWIN)에 인에이블되어 스트로브신호에 따라 데이타(Data)를 저장하는 래치(14)와, 이 래치(4)의 출력(LD)과 그레이코드발생 제어부(11)의 출력(SLT)을 비교하는 비교기(15)와, 이 비교기(15)의 출력(EQ)을 펑션제어신호(FSET)(TSETS)(TSETM)와 각기 앤당하는 앤드게이트(AN1∼AN3)와, 트윈신호(TWIN)에 인에이블되어 상기 앤드게이트(AN1)의 출력(DD)에 따라 펑션신호(CC)를 출력하는 펑션신호 발생부(16)와, 트윈신호(TWIN)에 리세트되어 상기 앤드게이트(AN2)(AN3)의 출력(AA)(BB)에 따라 트리거신호(EE)를 발생시키도록 제6도와 같이 디플립플롭(DFF1∼DFF5), 앤드게이트(AN4) 및 오아게이트(OR2)로 구성한 트리거신호 발생부(17)와, 이 트리거신호 발생부(17)의 출력(EE)과 상기 펑션신호 발생부(16)의 출력(CC)를 오아링하는 오아게이트(OR1)로 구성한다.
이와같이 구성한 본 고DKS작용 및 효과를 제7도 각부의 신호 파형도를 참조하여 상세히 설명하면 다음과 같다.
제7(e)도, 제7(f)도에 도시한 바와같이 스트로브신호 가 저전위가 트윈신호(TWIN)가 저전위가 되면 펑션 및 트리거발생부(12)의 4비트 래치(14)는 제7(d)도에 도시한 바와같은 그레이코드 숫자인 4비트데이타(Data)를 래치시키게 된다.
이때, 제7(c)도에 도시한 바와같이 스타트신호(Start)가 제7(a)도에 도시한 바와같은 클럭(CLK)의 한주기동안 저전위가 되면 제7(f)도에 도시한 바와같은 트윈신호(TWIN)의 고전위에 인에이블된 그레이코드 발생제어부(11)는 제7(b)도에 도시한 바와같은 선택신호(SLT)를 펑션 및 트리거발생부(12)의 4비트 비교기(15)에 출력하게 된다.
이에따라, 비교기(15)는 그레이코드 발생제어부(11)의 출력(SLT)과 래치(14)의 출력(LD)을 비교하여 같으면 출력신호(EQ)를 출력하는데 그레이 코드의 숫자가 "3"인 경우 제7(g)도에 도시한 바와같이 같이 "3"인 선택신호(SLT)에서 고전위로 출력하게 된다.
이때, 비교기(15)의 출력(EQ)이 일측 입력에 공통인가된 앤드게이트(AN1∼AN3)의 타측입력에는 펑션제어신호(FSET)(TSETS)(TSETM)가 입력되는데 상기 신호(FSET)는 연속적인 펑션으로 출력 모드리고 상기 신호(TSETS)는트리거신호 발생의 싱글모드이며 상기 신호(TSETM)는 트리거신호 발생의 필터 모드로서 상기 3모드중 하나의 모드만이 선택될 수 있다.
즉, 펑션데어신호(TSETS)가 션택되면 나머지 신호(FSET)(TSETM)는 모두 저전위가 되어 앤드게이트(AN1)(AN3)의 출력(DD)(BB)은 저전위가 됨으로 펑션신호 발생부(16) 및 트리거신호 발생부(17)의 멀티 모드회로가 동작하지 않고 상기 펑션신호 발생부(16)의 출력(CC)이 저전위를 유지하여 오아게이트(OR1)는 트리거신호 발생부(17)의 출력(EE)을 구동신호 출력부(13)에 입력시키게 된다.
이때, 트리거신호 발생부(17)는 앤드게이트(AN2)가 제7(a)도와 같은 클럭(CLK)의 한 주기동안 출력(AA)을 고전위로 유지하면 ½클럭(CLK*)에서 플립플롭(DFF3)을 래치시키고 그후 상기 앤드게이트(AN2)의 출력(AA)이 저전위로 되면 상기 플립플롭(DFF3)의 출력은 ½클럭(CLK*)후에 저전위가 되는데 플립플롭(DFF3)의 출력은 상기 플립플롭(DFF3)의 출력보다 ½클럭 늦은 신호가 출력되어진다.
이에따라, 플립플롭(DFF4)의 정출력(Q)은 앤드게이트(AN4)의 일측입력에 인가되고 부출력()은 플립플롭(DFF5)의 클럭단자(CLK)에 인가되는데 상기 플립플롭(DFF5)의 출력()은 상기 플립플롭(DFF4)의 부출력이 맨 처음 변했을때만 고전위를 유지하고 그 후에는 제7(f)도에 도시한 바와같은 트윈신호(TWIN)가 저전위가 될때까지 저전위상태를 유지하게 된다.
이때, 플립플롭(DFF4)의 정출력(Q)과 플립플롭(DFF4)의 부출력()을 앤드게이트(AN4)에서 조합하면 원하는 한 순간의 트리거펄스(ST)가 발생되며 앤드게이트(AN3)의 저전위 출력(BB)이 플립플롭(DFF1)(DFF2)을 순차적으로 통과한 신호(MT)는 저전위를 유지함으로 오아게이트(OR2)는 상기 앤드게이트(AN4)의 출력(ST)과 동일하여 제7(i)도에 도시한 바와같은 신호(EE)가 된다.
반대로, 트리거 발생 멀티모드인 펑션 제어신호(TSETM)를 선택하면 트리거신호발생부(17)의 플립플롭(DFF1)에 앤드게이트(AN3)의 출력(BB)이 제7(a)도에 도시한 바와같은 클럭(CLK)이 한주기중 ½클럭마다 입력을 래치시키 플립플롭(DFF2)는 상기 플립플롭(DFF1)보다 ½클럭 늦게 래치동작을 수행함으로 오아게이트(OR2)는 제7(j)도에 도시한 바와같은 멀티모드의 트리거신호(EE)를 출력하게 된다.
상기와 같이 트리거신호 발생모드에 따라 펑션 및 트리거 발생부(12)의 출력(Vo) 이 구동신호 출력부(13)에 입력됨에 따라 피측정소자에 패턴신호(Vp)를 출력하게 된다.
상기에서 상세히 설명한 바와같이 본 고안은 트리거신호 및 펑션신호 발생을 위한 제어신호에 따라 소자 측정중 원하는 순간에만 패턴신호를 발생시킴으로 피측정소자의 상태를 안정되게 측정할 뿐아니라 측정결과를 예측하여 검사 오차를 제거할 수 있는 효과가 있다.

Claims (3)

  1. 트윈신호(TWIN)에 인에이블되어 스타트신호(Start) 및 클럭(clk)에 제어되어 그레이코드 발생을 위한 선택신호(SLT)를 출력하는 그레이코드 발생제어부(11)와, 스트로브신호에 따라 그레이코드의 숫자에 따른 데이타(Data)를 래치시키고 이 래치신호(LD)를 상기 그레이코드 발생제어부(11)의 출력(SLT)과 비교함에 따라 펑션제어신호(FSET)(TSETS)(TSETM)와 조합함으로써 펑션 또는 트리거신호(Vo)를 출력하는 펑션 및 트리거발생부(12)와, 이 펑션 및 트리거발생부(12)의 출력(Vo)에 따라 패턴신호(Vp)를 피측정소자에 출력하는 구동신호 출력부(13)로 구성함을 특징으로 하는 아이씨티(ICT)의 트리거신호 발생회로.
  2. 제1항에 있어서, 펑션 및 트리거발생부(12)는 트윈신호(TWIN)에 인에이블되어 스트로브신호에 따라 데이타(Data)를 래치시키는 래치(14)와, 이 래치(14)의 출력(LD)과그레이코드 발생제어부(11)의 출력을 비교하는 비교기(15)와, 이 비교기(15)의 출력(EQ)과 펑션제어신호(FSET)(TSETS)(TSETM)를 각기앤딩하는 앤드게이트(AN1∼AN3)와, 트윈신호(TWIN)에 인에이블되어 상기 앤드게이트(AN1)의 출력(DD)에 따라 펑션신호(CC)를 출력하는 펑션신호 발생부(16)와, 트윈신호(TWIN)에 리세트되어 상기 앤드게이트(AN2)(AN3)의 출력(AA)(BB)에 따라 싱글 또는 멀티모드에 따른 트리거신호(EE)를 출력하는 트리거신호 발생부(17)와, 이 트리거신호 발생부(17)의 출력(EE)과 상기 펑션신호발생부(16)의 출력(CC)을 오아링하는 오아게이트(OR1)로 구성함을 특징으로 하는 아이씨티(ICT)의 트리거신호 발생회로.
  3. 제2항에 있어서, 트리거신호 발생부(17)는 트윈신호(TWIN)에 리세트되어 클럭(CLK*)(CLK)에 따라 앤드게이트(AN3)의 출력(BB)을 순차출력하는 플립플롭(DFF1)(DFF2)와, 트윈신호(TWIN)에 리세트되어 클럭(CLK*)(CLK)에 따라 앤드게이트(AN2)의 출력(AA)을 순차출력하는 플립플롭(DFF3)(DFF4)와, 트윈신호(TWIN)에 리세트되어 상기 플립플롭(DFF4)의 부출력()을 클럭단자에 입력받아 전압(Vcc)을 부출력()에 출력하는 플립플롭(DFF5)과, 상기 플립플롭(DFF4)(DFF5)의 출력을 앤딩하는 앤드게이트(AN4)와, 이 앤드게이트(AN4)의 출력(ST)과 상기 플립플롭(DFF2)의 출력(MT)을 오아링하는 오아게이트(OR2)로 구성함을 특징으로 하는 아이씨티(ICT)의 트리거신호 발생회로.
KR2019930005158U 1993-03-31 1993-03-31 아이씨티(ict)의 트리거신호 발생회로 KR950003850Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019930005158U KR950003850Y1 (ko) 1993-03-31 1993-03-31 아이씨티(ict)의 트리거신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019930005158U KR950003850Y1 (ko) 1993-03-31 1993-03-31 아이씨티(ict)의 트리거신호 발생회로

Publications (2)

Publication Number Publication Date
KR940023675U KR940023675U (ko) 1994-10-22
KR950003850Y1 true KR950003850Y1 (ko) 1995-05-16

Family

ID=19353100

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019930005158U KR950003850Y1 (ko) 1993-03-31 1993-03-31 아이씨티(ict)의 트리거신호 발생회로

Country Status (1)

Country Link
KR (1) KR950003850Y1 (ko)

Also Published As

Publication number Publication date
KR940023675U (ko) 1994-10-22

Similar Documents

Publication Publication Date Title
US5453995A (en) Apparatus for generating test signals
KR930001547B1 (ko) 전자장치를 시험하는 시험장치 및 방법과 시험장치를 갖춘 반도체장치
EP0446550B1 (en) Per-pin integrated circuit test system having for each pin an N-bit interface
US4287594A (en) Function test evaluation apparatus for evaluating a function test of a logical circuit
US5835506A (en) Single pass doublet mode integrated circuit tester
US4775977A (en) Pattern generating apparatus
US9052730B2 (en) Calibration circuit for voltage regulator
EP2041589B1 (en) On-chip test circuit for an embedded comparator
KR100599918B1 (ko) 집적회로 테스터용 프로그램 가능한 포맷 회로
KR950003850Y1 (ko) 아이씨티(ict)의 트리거신호 발생회로
JP2017015597A (ja) 集積回路におけるセルフテスト回路およびデータ処理回路
US5732047A (en) Timing comparator circuit for use in device testing apparatus
JPH0342810B2 (ko)
US5815105A (en) Analog-to-digital converter with writable result register
KR960003363B1 (ko) Ic 시험장치
US6496953B1 (en) Calibration method and apparatus for correcting pulse width timing errors in integrated circuit testing
US5969653A (en) Testing control signals in A/D converters
KR100207511B1 (ko) 다수개의 테스트 모드 설정 방법 및 그에 따른 장치
US4224569A (en) Display stabilization circuit
US20060116834A1 (en) Test method and test apparatus for digital-analog converter
KR20010051846A (ko) 아날로그-디지털 변환기, 마이크로컴퓨터 및아날로그-디지털 변환방법
KR100206919B1 (ko) 아날로그/디지탈 변환기의 전기적 특성 테스트 장치
JPH1155120A (ja) Ad変換器及びこれを内蔵したマイクロコンピュータ
US4680542A (en) Logic circuit tester
US6483335B1 (en) Simple chip identification

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20070329

Year of fee payment: 13

EXPY Expiration of term