KR950013792B1 - 모스(mos) 트랜지스터 제조방법 - Google Patents

모스(mos) 트랜지스터 제조방법 Download PDF

Info

Publication number
KR950013792B1
KR950013792B1 KR1019920024909A KR920024909A KR950013792B1 KR 950013792 B1 KR950013792 B1 KR 950013792B1 KR 1019920024909 A KR1019920024909 A KR 1019920024909A KR 920024909 A KR920024909 A KR 920024909A KR 950013792 B1 KR950013792 B1 KR 950013792B1
Authority
KR
South Korea
Prior art keywords
impurity
gate electrode
containing layer
layer
sidewall
Prior art date
Application number
KR1019920024909A
Other languages
English (en)
Other versions
KR940016902A (ko
Inventor
신형순
김영관
Original Assignee
엘지반도체주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지반도체주식회사, 문정환 filed Critical 엘지반도체주식회사
Priority to KR1019920024909A priority Critical patent/KR950013792B1/ko
Publication of KR940016902A publication Critical patent/KR940016902A/ko
Application granted granted Critical
Publication of KR950013792B1 publication Critical patent/KR950013792B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

내용 없음.

Description

모스(MOS) 트랜지스터 제조방법
제 1 도는 종래 일실시예의 PMOS 트랜지스터의 제조방법을 나타낸 공정 단면도.
제 2 도는 본 발명 일실시예의 MOS 트랜지스터를 나타낸 공정 단면도.
* 도면의 주요부분에 대한 부호의 설명
1 : n형 실리콘 기판 2 : 게이트 절연막
3 : 폴리실리콘 3' : 게이트 전극
4 : 고온 산화막 7 : 고농도 불순물층
8 : 열산화막 9 : 불순물함유층
9' : 불순물함유층 측벽 10 : 저농도 불순물층
본 발명은 MOS 트랜지스터에 있어서, 특히 자기정열된 얇은 P--LDD(Lightly Doped Drain) 접합형성에 적합하도록 한 MOS 트랜지스터 제조방법에 관한 것이다.
종래의 PMOS 트랜지스터 제조방법은 다음과 같다.
제 1 도는 종래 일실시예의 PMOS 트랜지스터의 제조방법을 나타낸 공정 단면도이다.
제 1 도a와 같이 n형 실리콘 기판(1)에 SiO2게이트 절연막(2)을 형성하고 그 위에 P+로 도핑된 폴리실리콘(3)과 고온산화막(4)을 차례로 증착하고 제 1 도b와 같이 상기 폴리실리콘(3)과 고온산화막(4)을 패터닝하여 게이트 전극(3')을 형성한다.
제 1 도c와 같이 상기 게이트 전극(3')을 마스크로 이용하여 P-불순물을 이온주입하여 저농도 불순물층(5)을 형성한뒤 제 1 도d와 같이 산화막을 증착하고 에치백(etch back)법으로 식각하여 게이트 전극(3') 측벽에 측벽 산화막(6)을 형성한다. 제 1 도e와 같이 상기 게이트 전극(3') 및 측벽 산화막(6)을 마스크로 이용하여 기판에 P+불순물을 이온주입하여 고농도 불순물층(7)을 형성함으로써 LDD구조의 소오스/드레인영역을 형성한다.
그러나 이와같은 종래의 PMOS 트랜지스터 제조방법에 있어서 다음과 같은 문제점이 있었다.
즉, 상기한 저농도 불순물층(5)의 접합깊이가 쇼트채널 효과에 영향을 주므로 상기 저농도 불순물층(5)을 얇게 접합시키는 것이 중요한데 종래에는 BF2주입을 사용하여 저농도 불순물층(5)을 형성하여도 보론(boron)의 고확산성 때문에 얇게 접합시키기가 어려웠다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출한 것으로, 저농도 불순물층을 얇게 접합시켜 쇼트채널효과를 줄일 수 있고, GOLD(Gate Over Lapped LDD) 구조를 갖는 MOS 트랜지스터를 제공함에 그 목적이 있다.
이와같은 목적을 달성하기 위한 본 발명의 MOS 트랜지스터의 제조방법은 기판위에 게이트 절연막과 폴리실리콘 및 산화막을 차례로 증착하고 상기 폴리실리콘과 산화막을 패터닝하여 게이트 전극을 형성하는 공정과, 상기 게이트 전극 측면에 열 산화막을 형성하고 열 산화막이 형성된 게이트 전극 측면에 불순물함유층 측벽을 형성하는 공정과, 상기 불순물함유층 측벽의 불순물을 상기 게이트 절연막을 통하여 상기 불순물함유층 측벽에 대응되는 기판에 확산시켜 저농도 불순물영역을 형성하는 공정과, 상기 게이트 전극과 불순물함유층 측벽을 마스크로 이용하여 기판에 고농도 불순물을 이온주입하여 고농도 불순물영역을 형성하는 공정을 포함하여 이루어짐에 그 특징이 있다.
상기와 같은 본 발명의 MOS 트랜지스터의 제조방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
제 2 도는 본 발명의 MOS 트랜지스터의 공정 단면도이다.
제 2 도a와 같이 n형 실리콘 기판(1)위에 SiO2게이트 절연막(2)을 형성하고 그 위에 P+로 도핑된 폴리실리콘(3)과 고온 산화막(4)을 차례로 증착하고 제 2 도b와 같이 상기 폴리실리콘(3)과 고온산화막(4)을 패터닝하여 게이트 전극(3')을 형성한다.
제 2 도c와 같이 산소분위기에서 열처리하여 노출된 게이트 전극(3') 측면과 실리콘 기판(1) 표면에 얇은 열 산화막(8)을 형성한다. 이때 게이트 전극(3')이 형성되지 않은 실리콘 기판(1)위의 게이트 절연막(2)의 두께는 좀더 두꺼워진다.
그리고 게이트 전극(3')을 포함한 게이트 절연막(2)위에 P형 불순물을 포함한 불순물함유층(9)을 증착하고 제 2 도d와 같이 상기 불순물함유층(9)을 에치백하여 열산화막(8)이 형성되어 있는 게이트 전극(3') 측면에 P형 불순물을 포함한 불순물함유층 측벽(9')을 형성한다.
제 2 도e와 같이 RTP(Rapid Thermal Process) 공정을 이용하여 상기 불순물함유층 측벽(9')의 불순물을 게이트 절연막(2)을 통하여 불순물함유층 측벽(9')에 대응하는 기판에 확산시켜 저농도 불순물층(10)을 형성한다.
그리고 상기 게이트 전극(3')과 불순물함유층 측벽(9')을 마스크로 이용하여 기판(1)에 고농도 P형 불순물 이온주입하여 제 2 도f와 같이 고농도 불순물층(7)을 형성함으로써 LDD구조의 소오스/드레인 영역을 형성한다.
이상에서 설명한 바와같은 본 발명의 MOS 트랜지스터 제조방법에 있어서는 다음과 같은 효과가 있다.
즉, 불순물함유층 측벽의 불순물을 산화막을 통하여 불순물함유층 측벽에 대응되는 기판에 확산시켜 저농도 불순물층을 형성함으로써 종래의 저농도 불순물영역보다 더 얇은 저농도 불순물영역을 형성할 수 있고, 트랜지스터 형성후 불순물함유층 측벽과 게이트 전극을 연결시켜 전압을 인가하면 저농도 불순물층이 불순물함유층 측벽과 오버랩(OVER LAP)되는 GOLD을 가진 트랜지스터가 되므로 핫 캐리어 효과 등을 개선시킨다.

Claims (2)

  1. 기판위에 게이트 절연막과 폴리실리콘 및 산화막을 차례로 증착하고 상기 폴리실리콘과 산화막을 패터닝하여 게이트 전극을 형성하는 공정과, 상기 게이트 전극 측면에 열 산화막을 형성하고 열 산화막이 형성된 게이트 전극 측면에 불순물함유층 측벽을 형성하는 공정과, 상기 불순물함유층 측벽의 불순물을 상기 게이트 절연막을 통하여 상기 불순물함유층 측벽에 대응되는 기판에 확산시켜 저농도 불순물영역을 형성하는 공정과, 상기 게이트 전극과 불순물함유층 측벽을 마스크로 이용하여 기판에 고농도 불순물을 이온주입하여 고농도 불순물영역을 형성하는 공정을 포함하여 이루어짐을 특징으로 하는 MOS 트랜지스터 제조방법.
  2. 제 1 항에 있어서, 불순물함유층 측벽의 불순물을 상기 게이트 절연막을 통하여 상기 불순물함유층 측벽에 대응하는 기판에 확산시켜 저농도 불순물영역을 형성하는 공정은 RTP를 이용함을 특징으로 하는 MOS 트랜지스터 제조방법.
KR1019920024909A 1992-12-21 1992-12-21 모스(mos) 트랜지스터 제조방법 KR950013792B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920024909A KR950013792B1 (ko) 1992-12-21 1992-12-21 모스(mos) 트랜지스터 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920024909A KR950013792B1 (ko) 1992-12-21 1992-12-21 모스(mos) 트랜지스터 제조방법

Publications (2)

Publication Number Publication Date
KR940016902A KR940016902A (ko) 1994-07-25
KR950013792B1 true KR950013792B1 (ko) 1995-11-16

Family

ID=19346100

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920024909A KR950013792B1 (ko) 1992-12-21 1992-12-21 모스(mos) 트랜지스터 제조방법

Country Status (1)

Country Link
KR (1) KR950013792B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100965213B1 (ko) * 2002-12-30 2010-06-22 동부일렉트로닉스 주식회사 반도체 장치의 트렌지스터 형성 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100965213B1 (ko) * 2002-12-30 2010-06-22 동부일렉트로닉스 주식회사 반도체 장치의 트렌지스터 형성 방법

Also Published As

Publication number Publication date
KR940016902A (ko) 1994-07-25

Similar Documents

Publication Publication Date Title
US5831306A (en) Asymmetrical transistor with lightly doped drain region, heavily doped source and drain regions, and ultra-heavily doped source region
JPH04225529A (ja) 微量の不純物を添加したドレイン(ldd)を有する集積回路構造体を製作する改良された方法
KR20010060169A (ko) 반도체 장치의 제조 방법
US6596593B2 (en) Method of manufacturing semiconductor device employing oxygen implantation
JPH05326552A (ja) 半導体素子およびその製造方法
KR920008120B1 (ko) Mos형 전계효과트랜지스터
US6159814A (en) Spacer formation by poly stack dopant profile design
KR950013792B1 (ko) 모스(mos) 트랜지스터 제조방법
JP4146121B2 (ja) 半導体装置の製造方法
US5912493A (en) Enhanced oxidation for spacer formation integrated with LDD implantation
JP2850813B2 (ja) 半導体装置の製造方法
KR940010568B1 (ko) 전계효과 트랜지스터 및 그 제조방법
KR950001152B1 (ko) 반도체장치 및 그 제조방법
KR100187680B1 (ko) 반도체 소자의 제조방법
JPS6333868A (ja) Mis型電界効果トランジスタの製造方法
KR940004415B1 (ko) Mos fet 제조방법 및 그 구조
KR940010567B1 (ko) Mosfet 제조방법
KR100192364B1 (ko) 모스 트랜지스터 제조방법
JP3366709B2 (ja) Mosトランジスタの製造方法
KR940002778B1 (ko) Ldd 구조의 트랜지스터 제조방법
KR940004266B1 (ko) 씨모스 제조방법
KR0157872B1 (ko) 모스형 전계효과 트랜지스터 및 그 제조방법
KR100232218B1 (ko) 반도체 소자의 제조방법
JPH03112165A (ja) 半導体装置の製造方法
KR940007663B1 (ko) 모스 트랜지스터의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111024

Year of fee payment: 17

EXPY Expiration of term