KR950005025A - 데이타 분리회로 - Google Patents

데이타 분리회로 Download PDF

Info

Publication number
KR950005025A
KR950005025A KR1019930014181A KR930014181A KR950005025A KR 950005025 A KR950005025 A KR 950005025A KR 1019930014181 A KR1019930014181 A KR 1019930014181A KR 930014181 A KR930014181 A KR 930014181A KR 950005025 A KR950005025 A KR 950005025A
Authority
KR
South Korea
Prior art keywords
signal
data
level
ttx
counter
Prior art date
Application number
KR1019930014181A
Other languages
English (en)
Other versions
KR0164563B1 (ko
Inventor
서문환
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930014181A priority Critical patent/KR0164563B1/ko
Priority to US08/273,165 priority patent/US5654764A/en
Publication of KR950005025A publication Critical patent/KR950005025A/ko
Application granted granted Critical
Publication of KR0164563B1 publication Critical patent/KR0164563B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/025Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
    • H04N7/035Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
    • H04N7/0355Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for discrimination of the binary level of the digital data, e.g. amplitude slicers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/08Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 비데오 신호중에 실린 디지탈 데이타 분리하는 데이타 분리회로에 관한 것으로 기존의 데이타 분리회로는 아날로그 방식에 의해 구현되므로써 아날로그 소자의 온도와 부품자체의 오차율등 여러 요인에 의해 TTX DATA축출을 위한 정확한 데이타 슬라이싱 레벨을 얻지 못해 수신신호의 상태가 나쁜 경우 상당한 데이타 에러를 유발시키는 것이었다.
따라서 본 발명은 아날로그 회로 구성을 디지탈로 바꾸어 TTX DATA분리에 가장 중요한 슬라이싱 레벨을 주변환경이나 부품의 오차에 대해서 안정되게 하고 노이즈나 신호의 변형에 슬라이싱 레벨을 적절히 이동시키기 위해 데이타의 변화폭과 현 슬라이싱 레벨을 분석하여 적응성을 갖도록 하므로써 정확한 TTX DATA를 분리시킬 수 있는 것이다.

Description

데이타 분리회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 회로도, 제2도는 본 발명 레벨 검출부의 상세 회로도.

Claims (5)

  1. 데이타 발생부(200)에서 피드백 되는 데이타를 데이타 슬라이싱 레벨로 변환시키는 디지탈 아날로그 콘버터(10)와, 상기 디지탈 아날로그 콘버터(10)의 DC전압을 목표로 하는 기준전압으로 이동시키는 전압이동부(20)와, 복합 영상신호의 안정된 DC레벨을 유지시키는 DC안정부(30)와, 상기 DC안정부(30)의 DC레벨과 전압이동부(20)의 DC레벨을 비교하는 비교기(40)와, 수평라인의 초기에서 카운터 리셋트를 발생시키는 리셋트 발생부(50)와, 레벨 분석을 위한 샘플링 구간을 결정하고 현재 입력되는 데이타가 TTX DATA임을 나타내는 신호를 발생시키는 레벨 샘플링부(60)와, 상기 비교기(40)에서 출력되는 TTX DATA에 의해 업/다운 카운트 하는 카운터 (70)와, 상기 카운터(70)의 카운터 데이타를 레벨 샘플링부(60)에서 발생시킨 D-LATCH신호에 래치시키는 래치(80)와, 상기 래치(80)에 래치된 데이타를 3개의 레벨로 나누어 해당 신호를 인에이블시키는 레벨 검출부(90)와, 상기 레벨 검출부(90)의 인에이블 신호를 받아들여 데이타 발생부(200)의 카운트 방향 및 카운트 횟수를 결정하고 안정된 슬라이싱 레벨에서 카운트를 홀드하여 홀드된 데이타를 신호의 변화에 대응하여 재동작시키는 신호분석부(100)와, 상기 신호분석부(100)의 출력신호를 받아들여 디지탈 아날로그 콘버터(10)의 슬라이싱 레벨을 변경시키기 위한 데이타를 발생시키는 데이타 발생부(200)를 연결 구성시킨 것을 특징으로 하는 데이타 분리회로.
  2. 제1항에 있어서, 리셋트 발생부(50)는 매 수평라인 초기부분에서 발생된 BPCLAMP신호를 플립플롭(51)의 입력단자(D)와 클리어단자(CLR)에 인가시키고 TTX DATA가 존재하는 수평라인에서 발생된 CRICLAMP신호를 플립플롭(51)의 클럭단자(▷)에 인가시켜 출력단자(Q)로 LINE-CLR신호를 출력시키게 구성한 것을 특징으로 하는 데이타 분리회로.
  3. 제1항에 있어서, 레벨 샘플링부(60)는 CLK신호를 클럭입력으로 하고 LINE-CLR신호를 클리어입력으로 하는 4비트 업 카운터(61)의 출력을 4비트 다운 카운터 (62)의 클럭입력으로 하여 D-LATCH신호를 발생시키고 VBI신호와 TTX OK신호를 플립플롭(63)의 입력으로 하되 LINE-CLR신호를 클리어입력으로 하여 D-VALID신호를 발생시키도록 구성한 것을 특징으로 하는 데이타 분리회로.
  4. 제1항에 있어서, 레벨 검출부(90)는 래치(80)의 출력과 D-VALID신호가 인가되는 비교기(91)(92)(93)로 구성하되 비교기(91)는 입력데이타가 LOVER의 한계를 넘어서는 것을 검출하고 비교기(92)는 입력데이타가 LOVER과 LZERO구간인 것을 검출하며 비교기(93)는 입력데이타가 LZERO이내인 것을 검출하도록 구성한 것을 특징으로 하는 데이타 분리회로.
  5. 제1항에 있어서, 신호분석부(100)는 CK신호와 LVOER, LMID, LZERO신호를 입력으로 하여 데이타 발생부(200)의 구동을 제어하는 CEN신호를 출력시키는 CEN발생부(110)와, LOVER신호와 LMID신호를 오아게이트(OR1)에서 논리합시키는 NZERO신호를 받아 Z-FLAG신호와 NZ-FLAG신호를 출력시키는 레벨 고정부(120) 및 레벨 변동 제어부(130)로 구성시킨 것을 특징으로 하는 데이타 분리회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930014181A 1993-07-23 1993-07-23 데이타 분리 회로 KR0164563B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019930014181A KR0164563B1 (ko) 1993-07-23 1993-07-23 데이타 분리 회로
US08/273,165 US5654764A (en) 1993-07-23 1994-07-25 Data separating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930014181A KR0164563B1 (ko) 1993-07-23 1993-07-23 데이타 분리 회로

Publications (2)

Publication Number Publication Date
KR950005025A true KR950005025A (ko) 1995-02-18
KR0164563B1 KR0164563B1 (ko) 1999-03-20

Family

ID=19360026

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930014181A KR0164563B1 (ko) 1993-07-23 1993-07-23 데이타 분리 회로

Country Status (2)

Country Link
US (1) US5654764A (ko)
KR (1) KR0164563B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2157986A1 (en) * 1995-09-11 1997-03-12 Gennum Corporation Sync separator and video signal detector circuits
EP0896773B1 (en) * 1996-05-01 2003-11-12 Koninklijke Philips Electronics N.V. Television signal comprising additional data
FR2748882B1 (fr) * 1996-05-14 1998-06-26 Thomson Multimedia Sa Procede et dispositif de correction d'erreur de synchronisation
US5812207A (en) * 1996-12-20 1998-09-22 Intel Corporation Method and apparatus for supporting variable oversampling ratios when decoding vertical blanking interval data
KR100531340B1 (ko) * 1997-12-31 2006-01-27 엘지전자 주식회사 데이터 슬라이서의 슬라이스 레벨 결정장치
DE19820909A1 (de) * 1998-05-09 1999-11-25 Thomson Brandt Gmbh Datenaufbereitungseinrichtung
US6043848A (en) * 1998-09-21 2000-03-28 Telecruz Technology, Inc. Television system for recovering digital data encoded in a television signal
US6563479B2 (en) * 2000-12-22 2003-05-13 Visteon Global Technologies, Inc. Variable resolution control system and method for a display device
JP2004088623A (ja) * 2002-08-28 2004-03-18 Renesas Technology Corp 文字放送データ抜き取り装置
US8587827B1 (en) * 2008-08-25 2013-11-19 Marvell International Ltd. Smart imaging device architecture

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6284687A (ja) * 1985-10-09 1987-04-18 Toshiba Corp オ−トスライス回路
JPS63215182A (ja) * 1987-03-03 1988-09-07 Fujitsu General Ltd 文字放送デ−タ抜取回路のスライスレベル制御装置
JPH0821054B2 (ja) * 1987-09-17 1996-03-04 帝菱産業株式会社 識別コード読取装置
JP2798138B2 (ja) * 1988-11-29 1998-09-17 日本電気ホームエレクトロニクス株式会社 文字放送受信機の文字データ分離回路
JPH02154986A (ja) * 1988-12-06 1990-06-14 Matsushita Refrig Co Ltd フィン付熱交換器
FR2652697A1 (fr) * 1989-10-03 1991-04-05 Sgs Thomson Microelectronics Extracteur de donnees numeriques dans un signal video.
EP0531549B1 (en) * 1991-03-25 1997-09-10 Matsushita Electric Industrial Co., Ltd. Circuit for slicing data
US5223930A (en) * 1991-10-18 1993-06-29 Zenith Electronics Corporation Data recovery system using dot clock counting
GB9219505D0 (en) * 1992-09-15 1992-10-28 Thomson Consumer Electronics Bias control apparatus for a data slicer in an auxiliary video information decoder

Also Published As

Publication number Publication date
US5654764A (en) 1997-08-05
KR0164563B1 (ko) 1999-03-20

Similar Documents

Publication Publication Date Title
EP1569347B1 (en) Encoder and control apparatus for motor
KR950005025A (ko) 데이타 분리회로
KR960039835A (ko) 반복 필드 검출을 위한 방법 및 시스템
KR970022357A (ko) 아날로그 디지탈 변환기의 변환특성 테스트회로와 그 방법
GB2151384A (en) Environmental alarms
EP2261680B1 (en) Peak-to-peak signal detector
EP0146640B1 (en) Period detection circuit
KR100217182B1 (ko) 데이타 슬라이스 회로
KR920020886A (ko) 데이타 수신기
US9684383B1 (en) Electronic apparatus and method for detecting status of keys thereof
Kavanagh Performance analysis and compensation of M/T-type digital tachometers
US6803868B2 (en) Method and apparatus of producing a digital depiction of a signal
JPS60169740A (ja) 煙検出装置
US4772872A (en) Alignment system for encoders
JPH01114717A (ja) 矩形波信号の評価回路
KR940003158A (ko) 모터 서보 시스템의 신호 누락 보상 회로
KR0135836B1 (ko) 적응형 데이타 슬라이서
CN101346875A (zh) 输出信号生成装置
SU1322161A2 (ru) Устройство дл определени экстремумов электрического сигнала
KR100235563B1 (ko) 극성 검출기(A Polarity Detector)
JPH0533342B2 (ko)
KR0149869B1 (ko) 전자기기의 센서값 정밀 감지장치
US4939756A (en) Two-phase encoder circuit
US20200169360A1 (en) Signal detector and signal detection method
SU943527A1 (ru) Стрелочный измерительный прибор

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee