KR950004889A - 디지탈 컨버젼스 보정회로 - Google Patents

디지탈 컨버젼스 보정회로 Download PDF

Info

Publication number
KR950004889A
KR950004889A KR1019930014672A KR930014672A KR950004889A KR 950004889 A KR950004889 A KR 950004889A KR 1019930014672 A KR1019930014672 A KR 1019930014672A KR 930014672 A KR930014672 A KR 930014672A KR 950004889 A KR950004889 A KR 950004889A
Authority
KR
South Korea
Prior art keywords
convergence correction
data
correction circuit
seed data
seed
Prior art date
Application number
KR1019930014672A
Other languages
English (en)
Other versions
KR0165274B1 (ko
Inventor
오재곤
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930014672A priority Critical patent/KR0165274B1/ko
Priority to JP05323867A priority patent/JP3078975B2/ja
Priority to US08/172,257 priority patent/US5694181A/en
Publication of KR950004889A publication Critical patent/KR950004889A/ko
Application granted granted Critical
Publication of KR0165274B1 publication Critical patent/KR0165274B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/16Picture reproducers using cathode ray tubes
    • H04N9/28Arrangements for convergence or focusing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Abstract

본 발명은, R,G,B색의 어긋남을 디지탈적으로 보정하는 디지탈 컨버젼스 보정 회로에 관한 것이다.
이 발명은 시드 데이타만을 저장하는 메모리와 저장된 시드 데이타를 소정의 방정식을 이용하여 16포인트의 샘플링 데이타로 보간하여 래치시킨 후 래치된 샘플링 데이타를 수직 방향으로 방송 방식에 따른 수평라인의 수만큼 보간하는 컨버젼스 보정부를 구성시켜, 메모리에는 시드 데이타만 저장하므로 메모리 사이즈가 종래에 비해 작아진다. 또한, 방송 방식을 다수개 수용하는 디스플레이 기기일 경우 방송 방식에 따른 숫자만 변경시켜 줌으로써, 1개의 메모리에 저장된 시드 데이타만으로 컨버젼스 보정이 가능하여 방송 방식에 따른 메모리를 모두 구비할 필요가 없어 비용이 감축되고 보정 시간이 단축된다. 또한, 종래에는 중앙 처리 장치를 이용하여 데이타를 읽어와 연산한 후 출력해야 하므로 속도가 느려 리얼타임에 맞추기가 힘들었으나, 본 발명은 컨버젼스 보정부가 소정의 방정식에 의해 하나의 칩으로 구현되므로 리얼 타임 컨버젼스 보정이 가능해 진다.

Description

디지탈 컨버젼스 보정회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 2 도는 이 발명에 따른 디지탈 컨버젼스 보정회로의 간략 블럭도, 제 3 도는 이 발명에 따른 디지탈 컨버젼스 보정회로에서 시드 데이타를 화면상의 가시영역에 나타낸 도면, 제 4 도(가) 내지 (라)는 이 발명에 따른 디지탈 컨버젼스 보정회로에서 시드 데이타를 16포인트의 샘플링 데이타로 보간하는 과정의 일실시예로 나타낸 도면.

Claims (3)

  1. 컨버젼스 보정된 데이타를 아날로그 데이타로 변환하여 로우 패스 필터링 및 증폭을 행하여 CRT에 디스플레이하는 컨버젼스 보정회로에 있어서, 화면의 소정 포인트만을 시드 데이타로 정한 후 시드 데이타만을 조정하는 메모리 수단과, 소정의 방정식을 이용하여 상기 메모리 수단에 저장된 시드 데이타를 소정 갯수의 샘플링 데이타로 보간하여 래치시킨 후 래치된 소정 갯수의 샘플링 데이타를 수직 방향으로 방송 방식에 따른 라인 수만큼 리얼 타임으로 보간하는 컨버젼스 보정 수단을 구비함을 특징으로 하는 디지탈 컨버젼스 보정회로.
  2. 제 1 항에 있어서, 상기 컨버젼스 보정 수단은, 상기 소정의 방정식이 하기의 방정식을 만족함을 특징으로 하는 디지탈 컨버젼스 보정회로.
    Ya=(y0-(4ㆍy1)+(6ㆍy2)-(4ㆍy3)+y4)ㆍ(x4)
    Yb=((-10ㆍtㆍy0)+(36ㆍtㆍy1)-(48ㆍtㆍy2)+(28ㆍtㆍy3)
    -(6ㆍtㆍy4))ㆍ(x3)
    Yc=((35ㆍ(t2)ㆍy0)-(104ㆍ(t2)ㆍy1)+(114ㆍ(t2)ㆍy2)
    -(56ㆍ(t2)ㆍy3)+(11ㆍ(t2)ㆍy4))ㆍ(x2)
    Yd=((-50ㆍ(t3)ㆍy0)ㆍ(96ㆍ(t3)ㆍy1)-(72ㆍ(t3)ㆍy2)
    +(32ㆍ(t3)ㆍy3)-(6ㆍ(t3)ㆍy4))ㆍx
    Ye=24ㆍ(t4)ㆍy0
    P0,4(x)=(Ya+Yb+Yc+Yd+Ye)/(24ㆍ(t4))
    (여기서, P0,4(x)는 보간 구간, y0~y4는 시드 데이타 포인트, t는 방송 방식에 따른 라인 간격, x는 방송 방식에 따른 총 수평 라인수.)
  3. 제 1 항 또는 제 2 항에 있어서, 컨버젼스 보정 수단은, 상기 소정의 방정식을 만족하는 하나의 칩으로 구현될 수 있음을 특징으로 하는 디지탈 컨버젼스 보정회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930014672A 1993-07-30 1993-07-30 디지탈 컨버젼스 보정회로 KR0165274B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930014672A KR0165274B1 (ko) 1993-07-30 1993-07-30 디지탈 컨버젼스 보정회로
JP05323867A JP3078975B2 (ja) 1993-07-30 1993-12-22 ディジタルコンバージェンス補正回路
US08/172,257 US5694181A (en) 1993-07-30 1993-12-23 Digital convergence correcting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930014672A KR0165274B1 (ko) 1993-07-30 1993-07-30 디지탈 컨버젼스 보정회로

Publications (2)

Publication Number Publication Date
KR950004889A true KR950004889A (ko) 1995-02-18
KR0165274B1 KR0165274B1 (ko) 1999-03-20

Family

ID=19360428

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930014672A KR0165274B1 (ko) 1993-07-30 1993-07-30 디지탈 컨버젼스 보정회로

Country Status (3)

Country Link
US (1) US5694181A (ko)
JP (1) JP3078975B2 (ko)
KR (1) KR0165274B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5790210A (en) * 1995-03-24 1998-08-04 Samsung Electronics Co., Ltd. Apparatus and method for digital convergence correction
JPH0984035A (ja) * 1995-09-08 1997-03-28 Toshiba Corp ディジタルコンバーゼンス装置
KR0176783B1 (ko) * 1995-12-19 1999-05-01 구자홍 프로젝션 티브이의 컨버젼스 보정방법
DE69734184T2 (de) * 1996-04-26 2006-06-29 Koninklijke Philips Electronics N.V. Erzeugung eines signals zur anzeige der position des elektronenstrahllichtpunkts
DE19632188A1 (de) * 1996-08-09 1998-02-12 Thomson Brandt Gmbh Verfahren und Vorrichtung zur Gewinnung von Korrekturwerten für Videozeilen eines Videobildes
US6201569B1 (en) * 1997-06-04 2001-03-13 Sony Corporation Apparatus and method for controlling video display blanking signals
KR100272168B1 (ko) * 1997-11-19 2000-11-15 윤종용 음극선관을 위한 디지탈 편향처리장치 및 그의 편향처리방법
KR100267729B1 (ko) * 1998-04-30 2000-10-16 윤종용 영상 신호의 수평 편향 보간 장치
FR2810488B1 (fr) * 2000-06-16 2002-08-30 St Microelectronics Sa Correction de convergence d'un ecran ou projecteur a tube cathodique
KR20030038079A (ko) * 2001-11-08 2003-05-16 삼성전자주식회사 컨버전스 조정 장치 및 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07105951B2 (ja) * 1984-09-04 1995-11-13 松下電器産業株式会社 デイジタルコンバ−ゼンス装置
JPS6178294A (ja) * 1984-09-25 1986-04-21 Sony Corp デイジタルコンバ−ジエンス補正装置
FR2579051B1 (fr) * 1985-03-15 1988-06-24 Loire Electronique Dispositif de reglage de convergence pour videoprojecteur
US4673847A (en) * 1985-04-12 1987-06-16 Hazeltine Corporation Color monitor with improved digital convergence
JPS6211388A (ja) * 1985-07-09 1987-01-20 Matsushita Electric Ind Co Ltd デイジタルコンバ−ゼンス装置
EP0420568B1 (en) * 1989-09-28 1996-02-28 Matsushita Electric Industrial Co., Ltd. Digital convergence apparatus
JPH03179893A (ja) * 1989-12-08 1991-08-05 Matsushita Electric Ind Co Ltd デジタルコンバーゼンス装置
JP2880012B2 (ja) * 1991-12-27 1999-04-05 三菱電機株式会社 ディジタルコンバーゼンス装置
JP3050986B2 (ja) * 1992-02-26 2000-06-12 株式会社日立製作所 ディジタルコンバーゼンス補正装置及びこれを用いた画像表示装置並びにコンバーゼンス補正データ作成方法及び装置

Also Published As

Publication number Publication date
KR0165274B1 (ko) 1999-03-20
JP3078975B2 (ja) 2000-08-21
JPH0767121A (ja) 1995-03-10
US5694181A (en) 1997-12-02

Similar Documents

Publication Publication Date Title
KR950004889A (ko) 디지탈 컨버젼스 보정회로
WO1990016035A3 (en) Digital image interpolator
JP2773354B2 (ja) 特殊効果装置及び特殊効果発生方法
JPS5846978A (ja) ビデオゲ−ム装置において多数の映像を表示するライン・バツフア装置
KR960003450A (ko) 디지탈 컨버전스 장치
KR950001562B1 (ko) Tv의 화면 종횡비 변환방법 및 장치
US5646697A (en) Special effects video processor
JPS63111773A (ja) モザイク効果発生装置
JPH06138834A (ja) ディスプレイ装置
MY119346A (en) Picture processing apparatus and method
JPH06222748A (ja) ボーダを有する文字記号を表示する方法および装置
KR100232028B1 (ko) 모자이크 효과 발생 장치
DK0781014T3 (da) Apparat til visning af signalstatus af et QAM signal
KR960012595B1 (ko) 디지탈 영상신호 처리회로
KR100272608B1 (ko) 100 헤르츠 티브이
JPH042958B2 (ko)
JP3815276B2 (ja) 画像表示制御装置
JPS61223888A (ja) 図形発生装置
JPS6343684B2 (ko)
JPH0359466A (ja) 波形表示装置
JPH0717011Y2 (ja) 波形表示装置
JP2631221B2 (ja) Crt表示制御装置
JPS645281A (en) Screen position correcting device
KR19990008770A (ko) 영상 디코더와 디스플레이 장치간의 클로즈 캡션 인터페이스 장치 및 방법
JPH05207429A (ja) スキャンコンバータ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070830

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee