KR950004750A - 토글플립플롭 - Google Patents

토글플립플롭 Download PDF

Info

Publication number
KR950004750A
KR950004750A KR1019930012492A KR930012492A KR950004750A KR 950004750 A KR950004750 A KR 950004750A KR 1019930012492 A KR1019930012492 A KR 1019930012492A KR 930012492 A KR930012492 A KR 930012492A KR 950004750 A KR950004750 A KR 950004750A
Authority
KR
South Korea
Prior art keywords
toggle flip
flop
transistor
output terminal
inverter
Prior art date
Application number
KR1019930012492A
Other languages
English (en)
Inventor
강명수
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019930012492A priority Critical patent/KR950004750A/ko
Publication of KR950004750A publication Critical patent/KR950004750A/ko

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Logic Circuits (AREA)
  • Static Random-Access Memory (AREA)

Abstract

본 발명은 모든 입력 또는 특정입력 하나를 현재 출력상태에 따라 충전 또는 방전시켜 다음 클럭에서의 출력상태가 현재 출력상태의 반대 상태로 전환되도록 토글플립플롭을 구성하는 비선형 제어소자의 갯수를 최소화시킨 토글플립플롭 회로에 관한 것으로, 고집적화에 유리하여 생산가의 절감 및 전기적 특성이 뛰어난 효과가 있다.

Description

토글플립플롭
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 3 도는 본 발명에 의한 토글플립플롭의 주요 회로도, 제 4 도는 초기값을 설정할 수 있는 토글플립플롭의 회로도, 제 5도는 본 발명에 의한 마스터 스레이브형으로 구성된 토글플립플롭의 회로도.

Claims (5)

  1. 제1 출력단과 접속된 게이트가 접속점 a에서 드레인, 제 1 반전기의 입력단 및 제 2 반전기의 출력단과 연결된 제 1 트랜지스터와, 상기 제 1 트랜지스터와 좌우 대칭이며 상기 제 1 출력단의 상보출력인 제 2 출력단과 접속된 게이트가 드레인, 제 1 반전기의 출력단 및 제 2 반전기의 입력단과 연결된 제 2 트랜지스터, 및 상기 제 1 및 제 2 트랜지스터의 소오스와 공통으로 연결된 제 3 트랜지스터를 구비하여 이루어지는 것을 특징으로 하는 토글플립플롭.
  2. 제 1 항에 있어서, 상기 토글플립플롭의 상태를 소정상태로 초기화하기 위해 초기화 수단을 더 구비하여 이루어지는 것을 특징으로 하는 토글플립플롭.
  3. 제 1 항에 있어서, 상기 제 1 및 제 2 출력단의 신호가 하나의 클럭에 따라 에지 트리거링되도록 하기 위한 트리거 수단을 더 구비하여 이루어지는 것을 특징으로 하는 토글플립플롭.
  4. 제 2 항에 있어서, 상기 초기화 수단은 상기 각각의 모든 출력단과 접지전압 사이에 또는 어느 하나의 출력단과 접지전압 사이에 연결되어 그 게이트에 인가되는 클럭의 논리상태에 따라 상기 출력단에 0 또는 1의 값을 주는 제 4 트랜지스터를 구비하여 이루어지는 것을 특징으로 하는 토글플립플롭.
  5. 제 1 항에 있어서, 상기 트리거 수단은 상기 제1 및 제 2 출력단과 연결되고, 상기 제 3 트랜지스터와 반대의 전도특성을 가지며, 각각의 게이트가 하나의 클럭과 공통으로 연결된 제5 및 제 6 트랜지스터를 구비하여 이루어지는 것을 특징으로 하는 토글플립플롭.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930012492A 1993-07-03 1993-07-03 토글플립플롭 KR950004750A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930012492A KR950004750A (ko) 1993-07-03 1993-07-03 토글플립플롭

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930012492A KR950004750A (ko) 1993-07-03 1993-07-03 토글플립플롭

Publications (1)

Publication Number Publication Date
KR950004750A true KR950004750A (ko) 1995-02-18

Family

ID=67143156

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930012492A KR950004750A (ko) 1993-07-03 1993-07-03 토글플립플롭

Country Status (1)

Country Link
KR (1) KR950004750A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980702325A (ko) * 1995-02-20 1998-07-15 프리멘 에스코, 안틸라 미카 개인 휴대 통신 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980702325A (ko) * 1995-02-20 1998-07-15 프리멘 에스코, 안틸라 미카 개인 휴대 통신 시스템

Similar Documents

Publication Publication Date Title
US3551693A (en) Clock logic circuits
KR880005731A (ko) 레벨변환회로
US5886556A (en) Low power schmitt trigger
US3976949A (en) Edge sensitive set-reset flip flop
KR930009432B1 (ko) 디지탈/아나로그 변환기용 전류소자
KR910015114A (ko) 반도체 디지탈 회로
KR940027316A (ko) 저전력 모드 및 클럭 증폭기 회로를 가진 집적 회로
KR930020850A (ko) 레벨 변환회로
US4749886A (en) Reduced parallel EXCLUSIVE or and EXCLUSIVE NOR gate
KR930024295A (ko) 합체된 래치(latch)를 갖는 "상보형 금속 산화물 반도체(cmos)-에미터 결합 로직(ECL)"트랜슬레이터
KR840000114A (ko) 위상 비교기
US6762637B2 (en) Edge-triggered d-flip-flop circuit
EP0055570A2 (en) Logic circuit
KR940010532A (ko) 인터페이스회로
KR950004750A (ko) 토글플립플롭
US3953743A (en) Logic circuit
KR930006875A (ko) 집적회로
US5982198A (en) Free inverter circuit
KR900000767A (ko) 순서 선택 우선의 임의/순서 선택회로
US4484310A (en) Static noninverting memory cell for one propagation delay memory circuits
KR19990030234A (ko) 논리 게이트
KR20000026260A (ko) 디-플립플롭 회로
KR920007342A (ko) 주파수 배율용 디지탈 논리 회로
SU1182665A1 (ru) Элемент с трем состо ни ми
KR900003725A (ko) 테스트 모우드 기능 수행 입력 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application