KR950001442B1 - 윤곽 보정 회로 - Google Patents

윤곽 보정 회로 Download PDF

Info

Publication number
KR950001442B1
KR950001442B1 KR1019910010046A KR910010046A KR950001442B1 KR 950001442 B1 KR950001442 B1 KR 950001442B1 KR 1019910010046 A KR1019910010046 A KR 1019910010046A KR 910010046 A KR910010046 A KR 910010046A KR 950001442 B1 KR950001442 B1 KR 950001442B1
Authority
KR
South Korea
Prior art keywords
signal
input
delay line
video signal
video
Prior art date
Application number
KR1019910010046A
Other languages
English (en)
Other versions
KR920001493A (ko
Inventor
마사지 요시다
Original Assignee
니뽕 빅터 가부시끼가이샤
보조 다꾸로
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니뽕 빅터 가부시끼가이샤, 보조 다꾸로 filed Critical 니뽕 빅터 가부시끼가이샤
Publication of KR920001493A publication Critical patent/KR920001493A/ko
Application granted granted Critical
Publication of KR950001442B1 publication Critical patent/KR950001442B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용없음.

Description

윤곽 보정 회로
제1도는 본 발명의 윤곽 보정 회로의 한 실시예의 구성을 나타내는 블럭도.
제2a도 내지 제2g도는 제1도의 실시예에 대한 동작을 설명하는 파형도.
제3도, 제4도 및 제7도는 본 발명의 윤곽 보정 회로에 대한 다른 실시예의 구성을 나타내는 블럭도.
제5도 및 제6도는 본 발명에 따른 것으로, 제4도의 입력 단자에 공급하는 영상 신호를 생성하는 회로의 한 실시예의 구성을 나타내는 블럭도.
제8도는 종래의 윤곽 보정 회로의 한 실시예의 구성을 나타내는 블럭도.
제9a도 내지 제9e도는 제8도의 동작을 설명하는 파형도.
* 도면의 주요부분에 대한 부호의 설명
1, 9, 13, 31 : 입력단자 2, 10, 32 : 입력 매칭 저항
12, 22 : 출력 매칭 저항 3, 11, 14, 18, 20, 21, 33 : 지연선
4, 34 : 감산기 5, 19, 23 : 가산기
6, 16, 17, 36 : 출력 단자 7 : 전압 제어 증폭기
8 : 저역 통과 필터 24 : 감쇄기
본 발명은 영상 기록 재생기기, 예를들면 VTR, 비디오 디스크 플레이어, 비디오 카메라등의 신호 처리 회로에 사용되는 윤곽 보정 회로에 관한 것이다.
첨부된 도면 제8도에 의하여 종래의 기술을 설명하면, 영상 신호는 입력 단자(31)에 입력되고, 입력 매칭 저항(32)을 통과하여 지연선(33)에 입력된다. 지연선(33)은 일정시간(예를들면 td) 만큼 신호를 지연시킨다. 지연선(33)에서 지연된 신호는 감산기(34)의 정극성의 입력과, 가산기(35)의 한쪽 입력 단자에 입력된다. 지연선(33)의 출력측은, 고임피던스로서 받고 있으므로, 지연선(33)의 출력단에서, 반사 작용이 발생하고, 이 반사 신호는 지연하여 지연선(33)의 입력측에 전송된다. 입력 신호와, 2td시간 지연한 신호는 입력 매칭 저항(32)에 의하여 가산되고, 감산기(34)의 부극성 입력에 입력된다. 또한 감산기(34)의 입력은 가산기(35)의 다른쪽 입력에 공급되고, 입력 영상 신호의 윤곽부가 강조된 신호가, 가산기(35)에서 출력 단자(36)에 출력된다. 또한 제9a도 내지 제9e도에는 각종 신호를 나타내는데, 제9a도는 입력 단자(31)에 입력되는 영상 신호, 제9b도는 지연선(33)에서 td시간만큼 지연한 신호, 제9c도는 입력신호, 지연선(33)의 출력단에서 반사하고, 2td시간 지연한 신호가, 매칭 저항(32)에서 가산된 신호, 제9d도는 감산기(34)의 출력신호, 제9e도는 상기 제9b도 신호에 제9d도 신호를 가산한 가산기(35)의 출력 신호를 나타낸다.
상술한 종래 기술의 문제점으로서는 영상 신호의 윤곽부를 강조할뿐만 아니라, 고주파 대역의 노이즈도 강조할 수 있다. 그 결과 특히 영상 신호의 레벨이 낮을때에 노이즈가 두드러진다는 문제가 있다. 따라서 영상 신호의 레벨에 따라, 영상 신호의 윤곽부의 강조 상태를 제어하면 좋지만, 종래 기술에서는 자동적으로 제어하기 어려웠다. 본 발명은 이 문제를 제거하는 것을 목적으로 한다.
본 발명의 윤곽 보정 회로는 입력 영상 신호를 시간(td)만큼 지연시킨 제1신호를 생성하는 제1수단과, 입력 영상 신호와, 입력 영상 신호를 시간(2td)만큼 지연시킨 신호를 가산한 제2신호를 생성하는 제2수단과, 제1신호에서 제2신호를 감산한 제3신호를 생성하는 제3수단과, 제1신호와 제3신호를 가산하는 제4수단과, 제3신호를 가산하는 비율을, 제2신호에 대응하여 제어하는 수단을 구비하는 것을 특징으로 하는 것이다.
상기 구성의 윤곽 보정 회로에서는, 제3신호에 대한 제1신호에 대한 가산 비율이, 제2신호에 대응하여 제어된다. 따라서 노이즈가 두드러지지 않는 화상을 얻을 수 있다.
본 발명의 한 실시예를 제1도 및 제2a도 내지 제2g도에 의하여 설명하면, 입력 단자(1)에, 제2a도의 신호를 입력하면, 지연시간(td)의 지연선(3)을 통과한 제2b도의 신호가 감산기(4)의 정극성 입력 단자에 입력되고, 가산기(5)의 한쪽 입력에 공급된다. 입력 신호는 지연선(3)의 출력단에서 반사하고, 2td시간 지연한 후, 입력 매칭 저항(2)에서 입력 신호와 가산된 제2c도 신호로 된다. 이 제2c도 신호는 감산기(4)의 부극성 입력 단자에 입력된다. 감산기(4)는 제2b도의 정극성 입력 단자의 신호에서 제2c도의 부극성 입력단자의 신호를 감산하고, 제2d도 신호를 출력한다.
이 제2d도의 신호를 가산기(5)에서 제2b도 신호에 그대로 가산하여 버리는 것은 제2b도 신호의 레벨이 높지 않은 장소에서 고주파 노이즈가 두드러진다. 그래서 제2c도 신호의 레벨로서 전압 제어 증폭기(VCA)(7)의 전압 이득을 제어한다. 이것에 의하여, 전압 제어 증폭기(7)의 출력은 제2e도 신호로 되고, 제2d도의 신호의 레벨이 낮은 곳의 윤곽의 보정량을 적게 할 수 있고, 윤곽의 보정을 할 수 있으며, 노이즈가 두드러지지 않다는 현상을 얻을 수 있다.
제2a도의 입력 신호에 전압 제어 증폭기(7)를 직접 제어하여 버리면, 제2f도의 신호와 같이 업 에지와 다운 에지로서 윤곽 보정 신호가 불균형으로 되어 버린다. 이 신호에 의하여 윤곽 보정을 행하면, 영상이 부자연스럽게 되어 버린다. 제2b도의 신호에서 전압 제어 증폭기(7)를 제어한 경우에, 윤곽 보정 신호는 제2g도 신호로 되어 버리는 불균형으로 된다.
또한, 입력 영상 신호에 고주파의 성분이 포함되어 있는 경우에는 이 주파수의 신호 성분에 의하여, 전압 제어 증폭기가 제어되고, 윤곽 보정 신호가 그 고주파 신호 성분으로 진폭 변조되어 버린다. 그래서 제3도에 나타나듯이, 저역 통과 필터(LPF)(8)를 통한 신호로서 전압 제어 증폭기(7)를 제어하는 방법이 좋다. 본 발명의 다른 실시예를 제4도 내지 제6도를 사용하여 설명한다. 제1도 및 제3도에 나타낸 실시예에서는 종래의 영상 신호와, 윤곽 보정 신호를 만들기 위한 영상 신호가 공히 입력 단자(1)에 입력되도록 되어 있다. 이것에 대하여, 제4도에 나타나듯이 본래의 영상 신호와, 윤곽 보정을 위한 영상 신호를 개별로 할 수 있다.
제4도의 실시예에서는 윤곽 보정 신호를 만들기 위한 영상 신호가 입력 단자(1)에 입력되고, 제3도에 있어서의 경우와 마찬가지로 윤곽 보정 신호가 만들어지고, 가산기(5)의 한쪽 입력 단자에 공급된다.
이것에 대하여, 본래의 영상 신호는 입력 단자(9)에 입력되고, 저항(10)과 지연선(3)과 같은 지연량(td)을 가지는 지연선(11)을 통과하여, 가산기(5)의 다른쪽 입력 단자에 입력된다. 이 가산기(5)에 의하여 본래의 영상 신호로 윤곽 보정 신호가 가산되어 출력 단자(6)에 출력된다. 또한 저항(12)은 지연선(11)의 출력매칭 저항이다.
입력 단자(9)에 입력되는 본래의 영상 신호와 입력 단자(1)에 입력되는 보정용의 영상 신호는, 예를들면 제5도 또는 제6도에 나타내는 회로에 의하여 생성된다.
윤곽 보정 신호를 만들기 위한 영상 신호는 수 라인의 영상 신호를 가산한 신호를 사용한 쪽이 화면 경사 방향의 윤곽 보정이 자연으로 행할 수 있는 등의 잇점이 있다.
그래서, 제5도의 실시예에서는, 입력 단자(13)에 입력된 영상 신호를 지연선(14)으로 1H 지연시키고, 이것을 출력 단자(16)에서 본래의 영상 신호로서 출력하고, 지연선(14)에 의하여, 1H 지연된 신호와 지연되지 않은 신호를 가산기(15)로서 가산하여, 이것을 윤곽 보정용의 영상 신호로서 출력 단자(16)에서 출력하고 있다.
제6도의 실시예에서는, 1H 지연선이 2개 설치되고, 지연선(14)에 의하여 1H 지연된 신호와, 지연선(18)에 의하여 1H(합계 2H) 지연한 신호를, 지연하지 않는 신호와 가산기(19)로서 가산하여, 합계 3개의 수평 주사선에 의하여 보정용의 영상 신호를 생성하고 있다.
제7도는 또다른 실시예를 나타내고 있다. 제1도, 제3도 및 제4도의 실시예에서는 2td시간 지연한 신호를, 지연선(3)의 출력 단자를 고임피던스로 함으로서 반사를 이용하여 생성하고 있었지만, 제7도의 실시예에서는 td시간의 지연량을 가지는 지연선(20)과 (21)의 2개 지연선을 사용하여 생성하고 있다.
상술했듯이, 본 발명의 윤곽 보정 회로에 의하면, 제3신호를 제1신호로 가산하는 비율을, 제2신호로서 제어하도록 하였으므로, 영상 신호의 윤곽 보정이 밸런스좋게 행하여지고, 신호의 레벨의 낮은 장소에서는 윤곽의 보정을 적게 할 수 있으므로, 저레벨시에 노이즈가 두드러진다는 결점도 방지할 수 있고, IC화에도 적합하다.

Claims (1)

  1. 입력 영상 신호를 시간(td)만큼 지연시킨 제1신호를 발생시키는 제1수단, 상기 입력 영상 신호와, 상기 입력 영상 신호를 시간(2td)만큼 지연시킨 신호를 가산한 제2신호를 발생시키는 제2수단, 상기 제1신호에서 상기 제2신호를 감산한 제3신호를 발생시키는 제3수단, 상기 제1신호와 상기 제3신호를 가산하는 제4수단 및, 상기 제3신호를 가산하는 비율을, 상기 제2신호에 대응하여 제어하는 수단을 구비하는 것을 특징으로 하는 윤곽 보정 회로.
KR1019910010046A 1990-06-28 1991-06-18 윤곽 보정 회로 KR950001442B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP170851 1990-06-28
JP2170851A JP2551205B2 (ja) 1990-06-28 1990-06-28 輪郭補正回路

Publications (2)

Publication Number Publication Date
KR920001493A KR920001493A (ko) 1992-01-30
KR950001442B1 true KR950001442B1 (ko) 1995-02-24

Family

ID=15912500

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910010046A KR950001442B1 (ko) 1990-06-28 1991-06-18 윤곽 보정 회로

Country Status (3)

Country Link
US (1) US5303047A (ko)
JP (1) JP2551205B2 (ko)
KR (1) KR950001442B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5903316A (en) * 1992-12-25 1999-05-11 Canon Kabushiki Kaisha Information signal processing apparatus
JP3697844B2 (ja) * 1997-07-25 2005-09-21 株式会社富士通ゼネラル 輪郭強調回路
EP0969657A1 (en) * 1998-06-29 2000-01-05 NuWave Technologies, Inc. Apparent image clarity improving apparatus and method
JP3969644B2 (ja) * 2002-08-27 2007-09-05 日本放送協会 輪郭補償方法、輪郭補償回路、輪郭補償プログラムおよび映像信号表示装置
KR100514182B1 (ko) * 2003-09-08 2005-09-13 삼성에스디아이 주식회사 유기전계발광표시장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58219872A (ja) * 1982-06-15 1983-12-21 Pioneer Electronic Corp 輪郭補正回路
JP2606820B2 (ja) * 1986-02-17 1997-05-07 日立電子株式会社 輪郭強調回路
JPS63122368A (ja) * 1986-11-12 1988-05-26 Matsushita Electric Ind Co Ltd 画質調整装置
JPS63287175A (ja) * 1987-05-19 1988-11-24 Victor Co Of Japan Ltd 輪郭補償回路
US4994915A (en) * 1988-05-18 1991-02-19 Hitachi, Ltd. Aperture correction circuit

Also Published As

Publication number Publication date
KR920001493A (ko) 1992-01-30
JP2551205B2 (ja) 1996-11-06
US5303047A (en) 1994-04-12
JPH0458676A (ja) 1992-02-25

Similar Documents

Publication Publication Date Title
US4994915A (en) Aperture correction circuit
JPH01256875A (ja) ダイナミックノイズリダクション回路及びこれを用いたテレビジョン受信機
JPS63121371A (ja) 映像信号処理装置
KR950001442B1 (ko) 윤곽 보정 회로
US4839725A (en) Contour compensating circuit
US4613905A (en) Video noise reduction circuit having improved transient characteristics
JPH0744651B2 (ja) 輪郭補正回路
KR950004113B1 (ko) 윤곽 보정신호 발생장치
JP3021194B2 (ja) 映像機器におけるクシ型フィルタ
JPH026710Y2 (ko)
JP2538366B2 (ja) ビデオト―ン回路
JP2840362B2 (ja) 輪郭補正回路
JPH0340668A (ja) 映像信号処理装置
KR940000981B1 (ko) 영상신호 윤곽보정시스템
JPS60245370A (ja) 輪郭補正回路
JP2675118B2 (ja) 画質改善回路
KR930008692Y1 (ko) 지연평균필터를 이용한 영상신호 잡음감소회로
JPS60139073A (ja) 画質改善装置
JPS58136177A (ja) 輪郭補正回路
JPH0523671B2 (ko)
JPH05252531A (ja) 輪郭強調回路
JPH01288067A (ja) ビデオ信号輪郭補正装置
JPH09121323A (ja) 映像信号処理装置
JPH043586A (ja) 垂直輪郭補正回路
JPS59167806A (ja) Fm反転現象防止回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971230

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee