JPS63287175A - 輪郭補償回路 - Google Patents

輪郭補償回路

Info

Publication number
JPS63287175A
JPS63287175A JP62122077A JP12207787A JPS63287175A JP S63287175 A JPS63287175 A JP S63287175A JP 62122077 A JP62122077 A JP 62122077A JP 12207787 A JP12207787 A JP 12207787A JP S63287175 A JPS63287175 A JP S63287175A
Authority
JP
Japan
Prior art keywords
delay line
output
contour compensation
signal
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62122077A
Other languages
English (en)
Inventor
Kazuhiko Ueda
和彦 上田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP62122077A priority Critical patent/JPS63287175A/ja
Priority to US07/195,976 priority patent/US4839725A/en
Publication of JPS63287175A publication Critical patent/JPS63287175A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はビデオカメラなどに具備され、撮像管の走査ビ
ームスポットによるアパーチャ歪みを補正し、水平エッ
チを強調する輪郭補償回路(水平エッチ強調回路)の改
良に関する。
(従来の技術) 第5図は従来の輪郭?11i償回路の一例を示す図であ
る。
同図において、入力端子1には撮像管などの搬像素子の
出力ビデオ信号(輝度信号)が入力され、この入力信号
[第6図(A)に示す波形1はアンプ2を介して出力イ
ンピーダンスRにて出力され、これは入力信号をΔtだ
け遅延して出力するΔを遅延B3に供給される。
このΔを遅延線3の出力は、第5図のC個所でのミス・
マツチングの為、ここで反射し、再びΔを遅延線3を通
り、第5図のB点に達する。そして、このB点では、イ
ンピーダンス(終端抵抗)Rで終端される為、再反射す
ることはない。従って、B点での波形は第6図(B)に
示すような波形になる。よって、Δを遅延線3の出力t
よ第6図(C)に示すような波形になる。そして、第6
図(C)に示す波形と第6図(B)に示す波形とが、比
較器4で比較され、その比較出力(差信号)は第6図(
D)に示すような輪郭補償信号(エッチ信号)となって
、出力端子5に出力される。更に、この1ツヂ信号を本
線(これは第5図のC個所に対応する)に加f1するこ
とにより、輪郭補償(エッチ強調)を行なうことができ
る。
この輪郭補償回路の特性は、ディジタル伝送におけるコ
サイン・フィルタの特性と1.1 +1に、F+(ω)
=士(1−cosω) で表せる[第7図1゜ この特性におG)るピーク周波数ωO&、を遅延線の遅
延量によって定まり、例えばΔt=200nsの時、f
、=ωo/(2π) = 2.5M1lzとなる。
(発明が解決しようとする問題点) ところが、このような従来の構成で得られる周波数特性
は、第7図に示すものに限られており、この特性の回路
では高域だけを強調しようとしても中域もいっしょに強
調されてしまい、例えば第8図の点線で示すような別の
特性のものにすることはできないといった問題点がある
。また、強調のピークを可変することは困難であり、遅
延線の遅延量が定まってしまうなどの問題点がある。
そこで、本発明は上記した従来の技術の問題点を解決し
た輪郭補償回路を提供することを目的とする。
(問題白を解決するための手段) 本発明は上記の目的を達成するために、第1図に示すよ
うに、入力信号を所定量遅延して出力する第1の遅延線
[I]と、この第1の遅延線の出力を所定量遅延して出
力する第2の遅延線[1r]と、これら第1.第2の遅
延線をドライブする遅延線ドライブ回路[11[]と、
前記第1の遅延線の入力[Sal、出力[Sb ]及び
前記第2の遅延線の出力[Sc ]の3信号のマトリッ
クス混合比率が(α−1)ニーα:1となるように混合
し、輪郭補償信号[Sd ]として出力するマトリック
ス混合回路[IV]とからなる輪郭補償回路を提供する
ものであり、更に、7トリツクス混合回路[IV]は、
そのマトリックス混合比率がAGC検波電圧で制御され
ることを特徴とするものである。
(実 施 例) 本発明になる輪郭補償回路の一実施例について、以下に
図面と共に説明する。
第2図は本発明になる輪郭補償回路の一実施例を示す図
である。
同図において、入力端子6よりこの輪郭補償回路に入来
したlld像管などの撮像素子の出力ビデオ信号(輝度
信号)は、アンプ7を介して辻延線の特性インピーダン
スと等しいインピーダンスR。
にて出力され、これはR延線■8に供給される。
更に、この遅延線■8の出力は遅延線■9に供給される
。そして、これら遅延線■8.!!延線■9の入力信号
はここで所定量(Δt)だけ遅延される。なお、アンプ
7及びインピーダンスRoは、遅延線■8.″11延線
■9をドライブする遅延線ドライブ回路を構成している
遅延線■9の出力は第2図の0点のインピーダンスがか
なり高いため、前述したようにミス・マツチングを起こ
し、再び遅延線■9を通り、その出力は遅延線■8に供
給される。遅延線■8の出力はインピーダンスRoによ
って終端され、再び反射することはない。従って、第2
図のa、b。
C各点に現われる信号Sa 、Sb 、Scは、3a 
= (Vo+V4)/2 Sb = (’/I+’l/3)/2 SC=’j2 (但し、yoは輪郭補償回路の入力信号、ylは信号y
oより遅延量Δtだけ遅延した信号、 y2は信号y1より遅延量Δtだ(プ遅延した信号、 y3は信号y2より遅延量Δtだけ遅延した信号、 y4は信号y3より遅延量Δtだけ遅延した信号である
。) とな葛。
夫々の信号Sa 、Sb 、Scは、マトリックス混合
回路10に供給され、ここで、信号3aが掛p器101
で(α−1)倍され、信号Sbが掛0器102で一α倍
され、更に、加算器103で信号Scと加算されること
により、次式の周波数特性で混合された輪郭補償信号(
エッチ信号)Sdとして出力される。
ここで、マトリックス混合回路10の周波数特性は、 F 2  (cc、) = 1−acos ω+  (
a−1)cos  2ωとなる。
更に、この輪郭補償信号Sdは本線(これは第2図の0
点に対応する)の信号(Sa )と加輝器11にて加算
され、出力端子12より輪郭補償信号(エッヂ強調)が
行なわれた輝度信号が出力される。
第3図は混合比率の定数αを“−173”から“’5/
3”まで変化させた場合の周波数特性の変化を示す。
α=1の状態が前述した従来の輪郭補償回路の特性(第
7図)である。
また、O≦αく1では、輪郭補償回路特性のピーク周波
数が第7図より下がり、また、1くα≦473ではピー
ク周波数は第7図の場合と同じであるが、強調する周波
数が限られてくる。
更に、4/3<αであると、中域は減哀し、ati!t
のみが強調される。
更にまた、α〉Oであると、高域が減衰し、中域のみが
強調される。
このように、前述の式のαの値を変化させることにより
、輪郭補償回路の周波数特性を変化させることができる
次に、本発明回路の応用例について説明する。
例えば、撮像管やMO8型固体確像素子でtよノイズは
三角性である。従って、被写体照度が下がり、A G 
C(Automatic Ga1n Control)
回路が動作すると、輪郭補償回路により主に高域のノイ
ズが目立ってくる。そこで、このようなときに、マトリ
ックス混合回路10のαの値を下げること、すなわち、
AGC検波電圧でこの輪郭補償回路を制御することによ
って、輪郭補償回路特性のピーク周波数を下げ、高域ノ
イズを目立たせなくすることができる。
上記のようにAGC検波電圧で輪郭補償回路を制御する
ための回路の一例は、第4図に示す通りである。すなわ
ち、第2図中のマトリックス温合回路10を第4図又は
第9図に示す回路のように構成し、これをAGC検波電
圧(α)で制御するものである。
第4図において、NPN トランジスタQ+、Q2とN
PN トランジスタQ3.Q4は、それぞれ差動対を成
し、トランジスタQ2.Q3のベースはバイアス電位V
1にバイアスされる。また、トランジスタQ+、Qaに
はAGC検波電圧(α)が供給される。NPN トラン
ジスタQ5.Q8には夫々信号Sa 、Sbが供給され
、このトランジスタQ5.Q8の夫々のコレクタ電流は
、差動対Q1゜Q2とQ3.Qaにより夫々制御されて
負荷抵抗RLを流れる。
一方、NPN トランジスタQ7.QBは、正転アンプ
を構成し、信号Scに比例した電流が負荷抵抗RLを流
れる。
従って、負荷抵抗RLに発生する出力(エッチ信号)S
dは、 Sd −3c −as!o + <a−1) Saとな
り、輪郭補償信号(エッチ信号)出力を得ることができ
る。但し、この回路では、0≦α≦1である。
また、第9図に示すような回路にすれば、αの値は何で
も良くなる。そして、この第9図の回路では、トランジ
スタ07.08間に信号(Sc −3a)が得られ、ま
た、トランジスタQ5.Qa間に信号α(Sa −8b
 )が得られるので、負荷抵抗RLに発生する出力(エ
ッチ信号)Sdは、第4図の回路と同様に、 Sd −8c −asb + (α−1) Saとなる
。但し、トランジスタQ7.Q8のエミッタ間の抵抗R
は、負荷抵抗RLの抵抗値と等しいものとする。
そして、これらの回路により、AGC検波電圧で輪郭補
償回路の周波数特性を可変でき、ビデオカメラの特性に
合った輪郭補償を行なうことができる。
(発明の効果) 以上の如く、本発明の輪郭補償回路によれば、輪郭補償
回路の周波数特性を変化させることができ、強調のピー
クを可変することができ、ビデオカメラの特性に合った
輪郭補償を行なうことができるといった特長を有する。
【図面の簡単な説明】
第1図は本発明になる輪郭補償回路を示す図、第2図【
よ本発明になる輪郭補償回路の一実施例を示す図、第3
図は本発明になる輪郭補償回路による周波数特性を示す
図、第4図及び第9図は本発明回路の応用例に係る回路
例を示す図、第5図は従来の輪郭補償回路の一例を示す
図、第6図は第5図の各部の波形図、第7図は従来の輪
郭補償回路の周波数特性を示す図、第8図は従来の輪郭
補償回路の問題点を説明するための図である。 ■・・・第1の遅延線、■・・・・・・第2の遅延線、
■・・・遅延線ドライブ回路、 IV、10・・・マトリックス混合回路、6・・・入力
端子、7・・・アンプ、8・・・遅延線■、9・・・遅
延線■、11・・・加算器、12・・・出力端子、Ro
・・・インピーダンス。 手続性11正書 1.事件の表示 昭和62年特許願第122077号 2、発明の名称 輪郭補償回路 3、補正をする者 事件との関係  特許出願人 住所 神奈川県横浜市神奈用区守屋町3丁目12番地自
発補正 5、補正の対象 明II1店の発明の詳細な説明の欄及び図面6、補正の
内容 (1)明Ill、第9頁第7行及び同第13行の「(α
)」をそれぞれ「vcx」と補正する。 (2)図面、第4図及び第9図をそれぞれ別紙の通り補
正する。

Claims (2)

    【特許請求の範囲】
  1. (1)入力信号を所定量遅延して出力する第1の遅延線
    と、 この第1の遅延線の出力を所定量遅延して出力する第2
    の遅延線と、 これら第1、第2の遅延線をドライブする遅延線ドライ
    ブ回路と、 前記第1の遅延線の入力、出力及び前記第2の遅延線の
    出力の3信号のマトリックス混合比率が(α−1):−
    α:1となるように混合し、輪郭補償信号として出力す
    るマトリックス混合回路とからなる輪郭補償回路。
  2. (2)マトリックス混合回路は、そのマトリックス混合
    比率がAGC検波電圧で制御されることを特徴とする特
    許請求の範囲第1項記載の輪郭補償回路。
JP62122077A 1987-05-19 1987-05-19 輪郭補償回路 Pending JPS63287175A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP62122077A JPS63287175A (ja) 1987-05-19 1987-05-19 輪郭補償回路
US07/195,976 US4839725A (en) 1987-05-19 1988-05-19 Contour compensating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62122077A JPS63287175A (ja) 1987-05-19 1987-05-19 輪郭補償回路

Publications (1)

Publication Number Publication Date
JPS63287175A true JPS63287175A (ja) 1988-11-24

Family

ID=14827084

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62122077A Pending JPS63287175A (ja) 1987-05-19 1987-05-19 輪郭補償回路

Country Status (2)

Country Link
US (1) US4839725A (ja)
JP (1) JPS63287175A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5303047A (en) * 1990-06-28 1994-04-12 Victor Company Of Japan, Ltd. Contour compensation circuit for a signal processing apparatus of an image recording and reproduction apparatus

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63292777A (ja) * 1987-05-25 1988-11-30 Mitsubishi Electric Corp 輪郭補正装置
IE881234L (en) * 1988-04-22 1989-10-22 Westinghouse Electric Systems Image processing system
JPH0263271A (ja) * 1988-08-29 1990-03-02 Nikon Corp 映像信号処理回路
US5343244A (en) * 1989-10-18 1994-08-30 Sony Corporation Video signal processing apparatus for use with a video camera
KR920008629B1 (ko) * 1990-09-27 1992-10-02 삼성전자 주식회사 화상의 윤곽 보정회로
JP3018494B2 (ja) * 1990-11-30 2000-03-13 ソニー株式会社 特殊効果装置
JPH05100167A (ja) * 1991-10-08 1993-04-23 Nikon Corp 輪郭強調回路
FR2729524B1 (fr) * 1995-01-13 1997-06-06 Sgs Thomson Microelectronics Circuit de suppression et circuit d'accentuation
JP3969644B2 (ja) * 2002-08-27 2007-09-05 日本放送協会 輪郭補償方法、輪郭補償回路、輪郭補償プログラムおよび映像信号表示装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3995108A (en) * 1975-05-21 1976-11-30 Ampex Corporation Television aperture correction system having gateable coring means for noise cancellation
JPS5927508B2 (ja) * 1977-01-14 1984-07-06 松下電器産業株式会社 輪郭補償装置
US4142211A (en) * 1977-11-23 1979-02-27 Microtime, Inc. Bidimensional noise reduction system for television
JPS55109077A (en) * 1979-02-15 1980-08-21 Sony Corp Producing circuit of aperture correction signal
GB2151429B (en) * 1983-11-26 1987-03-18 Toshiba Kk Vertical contour correction device
JPS60169280A (ja) * 1984-02-13 1985-09-02 Mitsubishi Electric Corp 輪郭補償装置
JPS61220567A (ja) * 1985-03-27 1986-09-30 Toshiba Corp 輪郭補正回路の制御装置
JPH06115472A (ja) * 1992-10-06 1994-04-26 Suzuki Motor Corp スクータ型車両の荷物収納室
US5727962A (en) * 1995-09-29 1998-03-17 Caveney; Jack E. Modular plug connector
JP3029994B2 (ja) * 1996-06-18 2000-04-10 鹿島建設株式会社 寄せ棟屋根の隅棟瓦納まり及びその施工方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5303047A (en) * 1990-06-28 1994-04-12 Victor Company Of Japan, Ltd. Contour compensation circuit for a signal processing apparatus of an image recording and reproduction apparatus

Also Published As

Publication number Publication date
US4839725A (en) 1989-06-13

Similar Documents

Publication Publication Date Title
JPS63287175A (ja) 輪郭補償回路
US4399460A (en) Video signal peaking control system with provision for automatic and manual control
US4857779A (en) Circuit arrangement for reducing noise
JP3498995B2 (ja) 映像入力信号処理装置
JPH06253173A (ja) ビデオ表示システム用の黒補正回路を備えた装置
GB2029666A (en) Gamma correction in a television signal
JP3026222B2 (ja) 非線形増幅器
KR100223171B1 (ko) 감마보정장치
US4388648A (en) Frequency selective DC coupled video signal control system insensitive to video signal DC components
US6313884B1 (en) Gamma correction
NL8006423A (nl) Chrominantiesignaalbewerkingsschakeling.
US4388647A (en) Predictably biased DC coupled video signal peaking control system
JP2973910B2 (ja) 信号のコアリング閾値を調整する回路
JPS5997287A (ja) 信号サンプリング方式
JPH03286605A (ja) 光受信回路
JPH0145173Y2 (ja)
JPH03124170A (ja) 画質調整回路
JPS6258188B2 (ja)
KR890004418Y1 (ko) 윤곽 보정 조절회로
JPS61293075A (ja) 広帯域増巾回路のサグ補正回路
KR910007843B1 (ko) 코아링 회로
JPH0294806A (ja) ハイレベルスライス回路
JPH04340870A (ja) 輪郭補正回路
JPH0865065A (ja) 差動増幅回路
JPS61251219A (ja) 非線形デイエンフアシス回路