KR940017177A - 신호 처리 이중화 회로 - Google Patents
신호 처리 이중화 회로 Download PDFInfo
- Publication number
- KR940017177A KR940017177A KR1019920023810A KR920023810A KR940017177A KR 940017177 A KR940017177 A KR 940017177A KR 1019920023810 A KR1019920023810 A KR 1019920023810A KR 920023810 A KR920023810 A KR 920023810A KR 940017177 A KR940017177 A KR 940017177A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- signal processing
- output
- processing means
- input
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Hardware Redundancy (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
본 발명의 신호 처리 이중회 회로는 신호를 처리하는 보드, 장치에 예비 보드 및 장치를 별도로 구성하여 일방의 보드 및 장치에 결함이 발생되면 타방의 보드 및 장치를 선택하여 사용하는 방법과 상기 보드 상에 중요한 신호를 처리하는 부분이나 고장이 잦은 부분의 회로를 복수로 구성하고 일방의 국부회로에 이상발생시 타방의 국부회로를 멀티플렉서를 이용하여 선택하는 방법으로 상기 국부회로의 출력을 선택적으로 출력하기 위한 것이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 신호 처리 이중화 회로의 블럭도, 제2도는 본 발명에 따른 구체적인 일 실시예를 보인 상태회로도.
Claims (2)
- 제1입력신호와 제2입력신호를 입력하여 소정의 신호 처리를 해서 제3출력신호를 발생하는 신호처리회로에 있어서, 상기 제1입력신호와 제2입력신호를 입력하여 소정의 신호 처리를 해서 상기 제3출력신호를 발생하는 제1신호처리수단; 상기 제1입력신호와 제2입력신호를 입력하여 상기 제1신호처리수단과 동일한 소정의 신호처리를 해서 상기 제3출력신호를 발생하는 제2신호처리수단; 및 상기 제1및 제2신호처리수단 중 하나의 출력신호를 선택해서 출력하고 선택된 신호처리수단의 고장시에는 다른 하나의 신호처리수단의 출력을 자동선택하여 출력하는 출력선택수단을 구비하여 어느 하나가 고장시 이를 감지하여 정상적인 다른 하나로 자동 대체할 수 있는 것을 특징으로 하는 이중화 신호처리수단.
- 제1항에 있어서, 상기 신호선택수단은 보드 상에 중요한 신호를 처리하는 부분이나 고장이 잦은 부분의 회로의 복수로 구성하고 상기 일방의 국부회로에 이상발생시 타방의 국부회로를 멀티플렉서를 이용하여 선택하여 출력가능한 것을 특징으로 하는 신호 처리 이중화 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920023810A KR100263923B1 (ko) | 1992-12-10 | 1992-12-10 | 신호 처리 이중화 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920023810A KR100263923B1 (ko) | 1992-12-10 | 1992-12-10 | 신호 처리 이중화 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940017177A true KR940017177A (ko) | 1994-07-26 |
KR100263923B1 KR100263923B1 (ko) | 2000-08-16 |
Family
ID=19345142
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920023810A KR100263923B1 (ko) | 1992-12-10 | 1992-12-10 | 신호 처리 이중화 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100263923B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101660125B1 (ko) * | 2014-12-11 | 2016-09-27 | 현대다이모스(주) | 변속기 제어 방법 및 변속기 제어 시스템 |
-
1992
- 1992-12-10 KR KR1019920023810A patent/KR100263923B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR100263923B1 (ko) | 2000-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900014997A (ko) | 고장 방지 컴퓨터 메모리 시스템 | |
KR970049545A (ko) | 프로그래머블 패리티 체킹 및 비교 회로 | |
KR900002086A (ko) | 집적 회로의 다중 전원 접속부 검사 방법 및 그 장치 | |
KR900015323A (ko) | 반도체 기억장치 | |
KR910013283A (ko) | 리던던시 구조를 가지는 스태이틱 램 | |
KR960008544A (ko) | 다중 메모리 뱅크 선택을 위한 방법 및 장치 | |
KR880008342A (ko) | 반도체 집적회로 | |
KR910010529A (ko) | 시프트 레지스터 장치 | |
KR850003610A (ko) | 반도체 메모리 장치 | |
DE3855363D1 (de) | Halbleiterspeichersystem | |
KR920013470A (ko) | 반도체 메모리 장치의 리던던트 장치 및 방법 | |
KR920010650A (ko) | 프로그래머블 집적회로 | |
EP0642080A2 (en) | Clock selection control device | |
KR870009552A (ko) | 논리회로 | |
KR940017177A (ko) | 신호 처리 이중화 회로 | |
KR920702086A (ko) | 디지탈 타임스위치의 다중평면 유닛의 에러 또는 결함을 검출 및 극소화하는 방법 및 배열 | |
KR910014941A (ko) | 반도체 기억장치 | |
KR930002919A (ko) | 컴팩트한 고장 안전 인터페이스 및 그것을 포함하는 보우팅 모듈 | |
KR960032018A (ko) | 반도체 집적회로 장치 | |
KR980007342A (ko) | 전전자 교환기의 프로세서와 타임 슬롯 스위치간 이중화 알람 통신 장치 | |
KR970066783A (ko) | 디지탈 출력보드의 이중화 장치 및 방법 | |
KR940012145A (ko) | 이중화시스템의 이중화상태 결정회로 | |
KR900001184A (ko) | 디지탈 신호음 발생장치 및 방법 | |
SU788378A1 (ru) | Устройство контрол кода "1 из | |
KR940008321A (ko) | 이중화 구조를 갖는 주종시스템간의 통신 경로 선택회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
N231 | Notification of change of applicant | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |