KR940007585B1 - 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로 - Google Patents

기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로 Download PDF

Info

Publication number
KR940007585B1
KR940007585B1 KR1019920002372A KR920002372A KR940007585B1 KR 940007585 B1 KR940007585 B1 KR 940007585B1 KR 1019920002372 A KR1019920002372 A KR 1019920002372A KR 920002372 A KR920002372 A KR 920002372A KR 940007585 B1 KR940007585 B1 KR 940007585B1
Authority
KR
South Korea
Prior art keywords
data
output
logic
serial
latch
Prior art date
Application number
KR1019920002372A
Other languages
English (en)
Other versions
KR930018471A (ko
Inventor
전광수
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019920002372A priority Critical patent/KR940007585B1/ko
Publication of KR930018471A publication Critical patent/KR930018471A/ko
Application granted granted Critical
Publication of KR940007585B1 publication Critical patent/KR940007585B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/22Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10037A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

내용 없음.

Description

기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로
제 1 도는 이 발명에 의한 기록신호 클램핑회로의 시스템 블럭도.
제 2 도는 제 1 도와 관련된 클럭발생로직.
제 3 도는 제 1 도의 직병렬 변환로직과 데이타 래치의 실시예도.
제 4 도는 제 1 도에서 데이타 변환로직의 실시예도.
제 5 도는 제 1 도의 롬 및 L/선택로직 디스플레이 구동로직등을 나타낸 실시예도.
제 6 도는 이 발명의 동작 타이밍 챠트를 나타낸 참고도.
제 7 도 a 및 b는 종래의 기록 처리시스템에서 신호처리 유형을 나타낸 참고도이다.
* 도면의 주요부분에 대한 부호의 설명
11 : 직병렬 변환로직 12 : 래치
13 : 데이타 변환로직 14 : 롬
15 : L/선택로직 16 : 디스플레이 구동부
이 발명은 기록기능이 있는 디지탈 오디오에서 기록신호 처리수단과 관련된 것으로서, 보다 상세하게는 기록신호 처리수단에서 아날로그 신호를 디지탈신호로 변환시킬때 허용레벨 이상에서 기록신호가 클램핑되는 현상을 사용자의 조작에 의해 회복될 수 있도록 설계된 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로에 관한 것이다.
디지탈 오디오의 회로 시스템은 아날로그 신호를 디지탈로 변환시키는 A/D 컨버터가 필수적으로 사용되고 있다.
그러나, 이러한 DA 컨버터는 제 7 도 a와 같이 기록시키려는 신호가 허용치 레벨이상이 될때는 AD 컨버터에서 b와 같이 클램핑되므로 정확한 신호의 기록이 불가능하게 된다는 문제점이 있었다.
이 발명은 이와 같은 문제점을 개선하기 위한 것으로서, 이 발명의 목적은 상기와 같은 기록신호 클램핑 현상을 사용자가 디스플레이 상태를 보면서 신호를 조정하므로서 기록 데이타의 유실이 생기지 않도록 한 것이다.
이와 같은 목적을 달성하기 위한 이 발명은, 기록 아날로그 신호의 디지탈 변환 직렬 출력을 소정크기의 병렬 데이타로 변환시키는 직병렬 변환로직과, 이 직병렬 변환로직의 출력을 일시 저장하는 래치와, 이 래치에서의 출력 데이타를 MSB에서의 사인비트를 고려한 소정 데이타 비트 크기로 변환하고 레프트/라이트의 샘플링 신호에 따라 데이타를 출력하는 데이타 변환로직과, 이 데이타 변환로직의 출력으로 어드레싱되어 소정 표시크기 레벨의 표시 데이타를 출력하는 롬과, 이 롬의 출력으로부터 레프트/라이트의 샘플링 데이타를 선택하는 L/선택로직과, 이 L/선택로직의 출력으로부터 사용자가 기록신호 크기 레벨조정에 따른 크기 출력을 표시하는 디스플레이 구동부로 된 기록 가능한 디지탈 오디오의 기록신호 클램핑회로에 그 특징이 있다.
이하, 이 발명의 실시예에 대하여 첨부도면에 따라서 상세히 설명한다.
먼저, 제 1 도는 이 발명에 의한 기록신호 클램핑 방지회로를 나타내었다.
여기서는 시스템의 AD 컨버터로부터 직렬로 들어오는 데이타를 병령 데이타로 변환하는 직병렬 로직(11)과, 이 직병렬 로직(11)으로부터 출력된 병렬 데이타를 일시 저장하는 데이타 래치(12) 및 이 데이타 래치(12a, 12b)의 출력에서 이어져서 디스플레이에 표출될 데이타로 기록 데이타를 변환처리하는 데이타 변환로직(13)과, 이 데이타 변환로직(13)의 출력으로부터 변환된 데이타를 어드레스로 하여 표출데이타를 생성하는 롬(14)과, 이 롬(14)에서 출력된 신호를 샘플링 데이타와 구분하여 디스플레이 구동부(16)로 제공하는 샘플링신호 선택로직(15) 및 이 샘플링신호 선택로직(15)의 출력에 이어져서 디스플레이부(DP)의 다수 표시기(LD1~LDn)를 구동하는 디스플레이 구동부(16)를 포함한 구성으로 되어 있다.
또, 상기 제 1 도와 같은 기록신호 클램핑 방지회로의 시스템 블럭은 이를 제 3 도 내지 제 5 도와 같이 좀더 구체적으로 나타내었다.
여기서는 상기 AD 컨버터측의 직렬 데이타를 1비트씩 받아들여 32비트의 병렬 데이타를 생성하는 직병렬 변환 IC(11a~11d)에 의한 직병렬 변환로직(11)과, 이 직병렬 변환 IC(11a~11d)의 출력에서 이어져서 병렬 데이타를 일시 저장하는 래치 IC(12a, 12b, 12c, 12d)에 의한 데이타 래치(12) 및 다수의 EOR 게이트(13 ; 13el~13en) 및 L/선택 IC(13a~13d)와 인버터(Io) 논리에 의한 데이타 변환로직(13)으로 되어 있다. 또, 롬(14)은 롬 IC(14a), L/선택로직(15)은 데이타 선택 IC(15a, 15b), 디스플레이 구동로직(16)은 인버터(16a ; No~Nn) 로직과 디스플레이부(16b)로 되었고, 상기 시스템에 구동클럭을 제공하는 클럭 발생로직(17)은 제 2 도와 같이 클럭 발생기에서 생성된 기본클럭을 시스템 구동에 필요한 구동클럭(SK) 분주용 제 1 분주기(17a)와, 샘플링 신호(L/) 발생용 제 2 분주기(17b) 및 인버터(12)를 포함한 구성으로 되었다.
이러한 구성의 이 발명은 그 작용 및 효과가 다음과 같다.
즉, 제 1 도 내지 제 6 도와 같은 이 발명은 통상의 이러한 시스템에서 샘플링 주파수(L/)가 44.1KHz라 할때 그 양자화수는 L과각각 16비트씩이다.
그러므로, AD 컨버터에서 직렬로 1.4㎒의 주기로 1비트씩 데이타가 출력되면 클럭 발생로직(17)에서는 제 1 분주기(17a)를 통해 1.4㎒의 구동클럭(SK)을 생성하고, 제 2 분주기(17b)를 통해서는 44.1KHz의 샘플링 클럭(L/)을 생성한다.
상기 AD 컨버터에서 1.4㎒ 주기의 직렬 데이타가 직병렬 변환로직(11 ; 11a~11d)으로 입력되면, 이 직병렬 변환로직(11 ; 11a~11d)은 직렬 데이타가 1비트씩 입력되는 것을 32비트의 병렬 데이타가 나올때까지 1비트씩 쉬프트시켜 32비트의 병렬 데이타를 생성하고 이후 샘플링 클럭(L/)으로는 직렬 데이타를 병렬 데이타로 데이타 래치(12 ; 12a~12d)에 보내게 되는 것이다.
또, 상기 데이타 래치(12 ; 12a~12d)에 저장된 데이타는 16비트이므로 이중에서 LSB의 3비트를 생략하고 EOR 게이트(EOR ; 13el~13en)를 통해 각각의 비트를 MSB와 배타 오어 합해서 12비트로 생성한다.
여기서는 상기 L/의 MSB는 사인(Sing) 비트이기 때문에 논리 0의 양의 수가 나올때는 문제가 되지 않으나 논리 1의 음의 수가 나올때는 문제가 되므로 이를 조작하기 위한 것이다.
일예로, 논리 10000와 11111이란 데이타가 입력될때 이를 그대로 출력하면 제일 높은 데이타와 제일 낮은 데이타가 디스플레이 되어질때 이들 데이타가 상호 반대로 표출되기 때문에 바람직하지 않다.
그러므로, 상기 MSB와 각 비트를 배타논리합 하므로서 상기와 같은 문제를 개선할 수 있는 것이다.
이때는 상기 EOR 게이트(EOR, 13el~13en)에서 음의 데이타중 가장 높은 데이타는 MSB 10000 LSB이고, 이것은 디스플레이측에선 제일 낮은 수로 표출처리하므로서 이것을 1111로 변환시켜 옮바른 위치의 데이타 표출처리를 할 수 있다.
또, 상기 데이타 변환부(13)에선 EOR 게이트(EOR)측의 출력으로부터 L/선택 IC(13a~13d)를 통해 L 데이타 또는데이타를 선택하여 롬(14)으로 입력시킨다.
상기 롬(14)에서는 L/선택 IC(13a~13d)로부터 제공된 12비트 데이타를 어드레스로 하여 8비트 출력을 발생하고, 이는 L/선택로직(15 ; 15a, 15b)을 통해 L/값이 선택되어지고 이 데이타는 인버터(16a ; N1~Nn)를 거쳐 디스플레이부(16b)의 표시기(LD1~LDn)를 선택구동케 되는 것이다.
그러므로, 상기 시스템의 사용자는 시스템의 기록신호 레벨 조정기로 입력 레벨을 조정하면, 이것이 상기 디스플레이부(16b)의 표시기(LD1~LDn)에 나타나므로 이것을 보면서 레프트와 라이트측의 신호를 선택적으로 가변조절할 수 있다.
또, 상기와 같은 입력 데이타의 변환처리동작은 제 6 도와 같은 타이밍 챠트로 나타내었다.
여기서의 디지트 표시는 16진 데이타로 나타내었다.
이러한 이 발명은 기록가능한 디지탈 오디오 시스템에서 기록 아날로그 신호가 디지탈 허용 레벨을 넘어섰을때 신호 클램핑에 의한 데이타 누락을 방지할 수 있어 이러한 시스템에서의 기록수단을 신뢰성있게 이룰수 있고 그 이용 효율도 증가될 수 있는 유익한 효과가 있는 것이다.

Claims (1)

  1. 기록 아날로그 신호의 디지탈 변환 직렬 출력을 소정크기의 병렬 데이타로 변환시키는 직병렬 변환로직(11)과, 이 직병렬 변환로직(11)의 출력을 일시 저장하는 래치(12)와, 이 래치(12)에서의 출력 데이타를 MSB에서의 사인비트를 고려한 소정 데이타 비트 크기로 변환하고 레프트/라이트의 샘플링 신호(L/)에 따라 데이타를 출력하는 데이타 변환로직(13)과, 이 데이타 변환로직(13)의 출력으로 어드레싱되어 소정표시 크기 레벨의 표시 데이타를 출력하는 롬(14)과, 이 롬(14)의 출력으로부터 레프트/라이트의 샘플링 데이타를 선택하는 L/선택로직(15)과, 이 L/선택로직(15)의 출력으로부터 사용자가 기록신호 크기 레벨조정에 따른 크기 출력을 표시하는 디스플레이 구동부(16)와로 이루어진 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로.
KR1019920002372A 1992-02-18 1992-02-18 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로 KR940007585B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920002372A KR940007585B1 (ko) 1992-02-18 1992-02-18 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920002372A KR940007585B1 (ko) 1992-02-18 1992-02-18 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로

Publications (2)

Publication Number Publication Date
KR930018471A KR930018471A (ko) 1993-09-22
KR940007585B1 true KR940007585B1 (ko) 1994-08-20

Family

ID=19329109

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920002372A KR940007585B1 (ko) 1992-02-18 1992-02-18 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로

Country Status (1)

Country Link
KR (1) KR940007585B1 (ko)

Also Published As

Publication number Publication date
KR930018471A (ko) 1993-09-22

Similar Documents

Publication Publication Date Title
NL8005999A (nl) Coderingswijze en -inrichting voor omzetting van een n-bits informatiewoord in een m-bits codewoord.
EP0892500A1 (en) System for increasing the definition in converting a digital datum in a PWM signal for driving a full-bridge output stage
KR940007585B1 (ko) 기록가능한 디지탈 오디오의 기록신호 클램핑 방지회로
US6791483B2 (en) Parallel/serial conversion circuit, serial data generation circuit, synchronization signal generation circuit, clock signal generation circuit, serial data transmission device, serial data reception device, and serial data transmission system
US5654707A (en) Parallel-to-serial data conversion circuit
KR910006154B1 (ko) 디지탈 뮤팅 회로
CA1210517A (en) Broadband transmission on limited bandwidth digital line
US5303279A (en) Timer circuit
JP3338735B2 (ja) 液晶表示装置の駆動回路
GB1266047A (ko)
JPS59131225A (ja) パルス幅変調方法とその装置
US4686459A (en) Level indicator
KR950003630B1 (ko) 디지탈신호용 오디오레벨미터 구동회로
KR940003393B1 (ko) 오디오 인터페이스 회로
JP2718584B2 (ja) データ変換回路
KR0136306B1 (ko) 고속데이타 메모리시스템
KR910002443Y1 (ko) 콤팩트 디스크 플레이어의 레벨 표시메터
KR950003438Y1 (ko) 영상기기의 디지탈신호 처리 장치
US20090066675A1 (en) Display driver and digital to analog converter thereof
JP3160331B2 (ja) パルス幅変調装置
JPS62209926A (ja) パラレル・シリアル変換器
JPH0575460A (ja) A/d変換器
JPH05235775A (ja) 情報変換方法及びそれを用いた情報変換装置
JPS61237539A (ja) フレ−ム変換回路
KR0182183B1 (ko) 모드 변환이 가능한 오디오 데이터 출력 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee