KR940004608A - 디지탈 기록재생시스템에 있어서, 코드변환제어장치 및 방법 - Google Patents
디지탈 기록재생시스템에 있어서, 코드변환제어장치 및 방법 Download PDFInfo
- Publication number
- KR940004608A KR940004608A KR1019920015773A KR920015773A KR940004608A KR 940004608 A KR940004608 A KR 940004608A KR 1019920015773 A KR1019920015773 A KR 1019920015773A KR 920015773 A KR920015773 A KR 920015773A KR 940004608 A KR940004608 A KR 940004608A
- Authority
- KR
- South Korea
- Prior art keywords
- value
- signal
- output
- codeword
- storage means
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/14—Digital recording or reproducing using self-clocking codes
- G11B20/1403—Digital recording or reproducing using self-clocking codes characterised by the use of two levels
- G11B20/1423—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
- G11B20/1426—Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
코드변환제어장치 및 방법은 디지탈 기록재생시스템에 있어서 DC레벨의 변동을 작게 해주기 위하여 정보어에 대해 이미 설정되어 있는 복수의 코드워드중 전 코드워드의 직류값에 의하여 최적의 코드워드가 선택되도록 코드변환을 제어하기 위한 것이다. 이를 위하여 정보어에 해당되는 복수의 코드워드중 코드워드의 직류값(CDS)이 양(+)인 코드워드를 저장하기 위한 제1저장수단; 코드워드중 직류값이 음(-)인 코드워드를 저장하기 위한 제2저장수단; 제1저장수단 또는 제2저장수단에서 출력되는 신호를 직렬 데이터의 형태로 변화하여 출력하기 위한 직병렬변환수단; 제1저장수단 또는 제2저장수단에서 출력되는 신호에 대하여 직병렬변환수단으로 인가되는 신호를 선택하기 위한 선택수단; 직병렬변환수단에서 출력된 신호에 의하여 현재 출력되는 코드워드의 직류값을 계산하고 상기 정보어의 다음 순서로 인가되는 정보에 해당되는 복수의 코드워드중 직병렬변환수단으로 출력하고자 하는 신호를 선택하는 제어신호를 선택수단으로 출력하기 위한 직류값계산수단을 포함하도록 구성된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 코드워드 디지탈 합 (CDS, Codeword Digital Sum)의 개념도.
제2도는 인가되는 정보어에 대한 일예와 그에 대한 CDS값을 나타낸 도표.
제3도는 정보어에 대한 CDS의 값에 대응하는 직류값(DSV, Digital Sum Varlation)의 개념도.
제4도는 본 발명에 따른 코드변환제어장치의 블럭도.
Claims (10)
- 디지탈 기록재생시스템에서 소정의 단위로 인가되는 정보어에 복수의 코드워드(부호어)를 매핑시키고 기록재생에 적절한 코드워드를 선택할 수 있도록 코드변환을 제어하기 위한 코드변환제어장치에 있어서, 상기 정보어에 해당되는 상기 복수의 코드워드중 상기 코드워드의 직류값(CDS)이 양(+)이 코드워드를 저장하기 위한 제1저장수단(10); 상기 코드워드중 상기 직류값이 음(-)인 코드워드를 저장하기 위한 제2저장수단(20); 상기 제1저장수단(10) 또는 제2저장수단(20)에서 출력되는 신호를 직렬 데이터의 형태로 변화하여 출력하기 위한 직병렬변환수단(60); 상기 제1저장수단(10) 또는 제2저장수단(20)에서 출력되는 신호에 대하여 상기 직병렬변환수단(60)으로 인가되는 신호를 선택하기 위한 선택수단(SW1); 상기 직병렬 변환수단(60)에서 출력된 신호에 의하여 현재 출력되는 코드워드의 상기 직류값을 계산하고 상기 정보어의 다음 순서로 인가되는 정보에 해당되는 상기 복수의 코드워드중 상기 직병렬변환수단(60)으로 출력하고자 하는 신호를 선택하는 제어신호를 상기 선택수단(SW1)으로 출력하기 위한 직류값 계산수단(70)을 포함함을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 제1항에 있어서, 상기 직류값 계산수단(70)은 마스터 클럭신호(CLK1)에 의하여 소정의 값으로 분주한 제2클럭신호(CLK2) 및 로드펄스를 발생하기 위한 로드펄스발생기(71); 상기 로드펄스발생기(71)로 부터 출력되는 신호에 의하여 기준값을 로드하고 상기 직병렬변환수단(60)에서 출력되는 직렬데이터에 대하여 업/다운 카운트를 하기 위한 카운터(72); 상기 카운터(72)에서 카운팅된 값이 상기 기준값과 동일한 값인지를 검출하기 위한 검출기(74); 상기 검출기(74)에 의하여 상기 기준값과 상기 카운터(72)에서 카운트된 값이 동일한 경우에는 전에 입력된 값을 홀딩하고 상기 두 값이 다른 경우에는 상기 카운터(72)에서 카운트된 값을 저장하기 위한 저장기(75); 상기 저장기(75)에서 출력된 신호의 크기와 상기 기준값의 크기를 비교하여 그 결과값을 상기 선택수단(SW1)의 동작을 제어하기 위한 신호로 출력하기 위한 비교기(76)를 포함함을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 제2항에 있어서, 상기 로드펄스발생기(71)는 상기 마스터 클럭신호(CLK1)를 입력신호로 하여 상기 소정의 분주비로 분주한 제2클럭신호(CLK2)를 출력하기 위한 카운터(711), 상기 카운터(711)에서 출력되는 제2클럭신호(CLK2)를 입력신호로 하고 상기 마스터 클럭(CLK1)의 1클럭기간 만큼 지연시키기 위한 지연소자(712)와, 상기 지연소자(712)의 출력신호와 상기 제2클럭신호(CLK2)를 논리조합하여 로드펄스를 발생하기 위한 논리소자(713)로 이루어짐을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 제2항에 있어서, 검출기(74)는 상기 카운터(72)에서 출력된 값에 대하여 부논리합하기 위한 논리소자(741)와, 상기 논리소자(741)의 출력신호와 상기 제2클럭신호(CLK2)를 논리합하여 상기 논리소자(741)에서 출력되는 신호에 의하여 상기 저장기 (751)의 작동을 제어하기 위한 신호를 출력하는 논리소자(742)로 이루어짐을 특징으로 하는 디지탈 기록재생 시스템에 있어서 코드변환제어장치.
- 제2항에 있어서, 상기 카운터(72)는 상기 마스터 클럭신호(CLK1)와 상기 직병렬변환수단(60)에서 출력되는 신호를 논리합하여 상기 직렬 데이터가 하이인 구간에서 상기 마스터 클럭(CLK1)신호가 출력되도록 하기 위한 논리소자(725)와, 소정의 기준값을 상기 로드펄스발생기(71)에서 출력되는 로드펄스에 의하여 로드하고 상기 논리소자(725)에서 출력되는 신호를 클럭신호로 하여 카운트하기 위한 카운터(724)로 이루어짐을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 제2항에 있어서, 상기 비교기(76)는 상기 저장기(75)에서 출력되는 신호중 소정의 비트신호의 논리를 반전하기 위한 복수의 인버터들(IN1, IN2, IN3)과 상기 인버터들(IN1, IN2, IN3)의 출력신호와 상기 저장기(75)에서 출력되는 신호에 대하여 논리곱하기 위한 복수의 논리소자(762, 763)와, 상기 논리소자(762, 763)의 출력신호에 대하여 논리합하여 상기 선택수단(SW1)의 동작을 제어하기 위한 제어신호를 출력하는 논리소자(764)로 이루어짐을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 디지탈 기록재생시스템에서 소정의 단위로 인가되는 정보어에 복수의 코드워드(부호어)를 매핑시키고 기록재생에 적절한 코드워드를 선택할 수 있도록 코드변환을 제어하기 위한 코드변환제어장치에 있어서, 상기 정보어에 해당되는 상기 복수의 코드워드중 상기 코드워드의 직류값(CDS)이 양(+)인 코드워드와 상기 코드워드에 해당되는 상기 직류값을 저장하기 위한 제1저장수단(100); 상기 코드워드중 상기 직류값이 음(-)인 코드워드와 상기 코드워드에 해당되는 상기 직류값을 저장하기 위한 제2저장수단(200); 상기 제1저장수단(100) 또는 제2저장수단(200)에서 출력되는 신호를 일시 저장한 뒤 상기 코드워드와 상기 직류값을 별도의 출력단으로 출력하기 위한 래치회로(500); 상기 래치회로(500)에서 출력되는 상기 코드워드를 직력 데이터의 형태로 변환하여 출력하기 위한 직병렬변환수단(600); 상기 제1저장수단(100) 또는 제2저장수단(200)에서 출력되는 신호에 대하여 상기 래치회로(500)로 인가되는 신호를 선택하기 위한 선택수단(SW2); 상기 래치회로(500)에서 출력되는 상기 직류값에 의하여 현재 출력되는 코드워드의 상기 직류값이 양인지 음인지를 판단하고, 상기 정보어의 다음 순서로 인가되는 정보에 해당되는 상기 복수의 코드워드중 상기 래치회로(500)로 출력하고자 하는 신호를 선택하는 제어신호를 상기 선택수단(SW2)으로 출력하기 위한 직류값 판별수단(700)을 포함함을 특징으로 하는 디지탈 기록재생시스템에 있어서 코드변환제어장치.
- 제7항에 있어서, 상기 제1 및 제2 저장수단(100, 200)에 저장된 상기 코드워드에 해당되는 직류값은 상기 제1 및 제2 저장수단(100, 200)에서 출력되는 신호의 비트중 최상위의 소정비트임을 특징으로 하는 디지탈 기록재생시스템 있어서 코드변환제어장치.
- 정보어에 해당되는 복수의 코드워드중 상기 코드워드의 직류값(CDS)이 양(+)인 코드워드를 저장하기 위한 제1저장수단(10); 상기 코드워드중 상기 직류값이 음(-)인 코드워드를 저장하기 위한 제2저장수단(20); 상기 제1저장수단(10) 또는 제2저장수단(20)에서 출력되는 신호를 직렬 데이터의 형태로 변환하여 출력하기 위한 직병렬변환수단(60); 상기 제1저장수단(10) 또는 제2저장수단 (20)에서 출력되는 신호에 대하여 상기 직병렬변환수단(60)으로 인가되는 신호를 선택하기 위한 선택수단(SW1)을 구비한 디지탈 기록재생시스템에서 소정의 단위로 인가되는 정보어에 복수의 코드워드(부호어)를 매핑시키고 기록재생에 적절한 코드워드를 선택할 수 있도록 코드변환을 제어하기 위한 코드변환제어방법에 있어서; 상기 직병렬변환수단(60)에서 출력된 신호에 의하여 현재 출력되는 코드워드의 상기 직류값을 계산하기 위한 직류값계산과정; 상기 직류값계산과정에 의하여 계산된 직류값이 소정의 기준값보다 큰지 작은지를 검출하기 위한 크기검출과정; 상기 크기검출과정에서 검출된 결과가 현재 처리된 정보어의 상기 직류값이 크다고 검출되면, 상기 코드워드에 '1'의 숫자가 많은 것으로 판단하여 다음 정보어의 상기 코드워드는 음의 코드워드를 선택하도록 상기 선택수단(SW1)을 제어하기 위한 제1선택제어과정; 상기 검출과정에서 현재 처리된 정보어의 상기 코드워드의 상기 직류값이 상기 소정의 기준값보다 작다고 검출되면, 상기 코드워드에 '0'의 숫자가 많은 것으로 판단하고 다음의 정보어의 상기 코드워드는 양의 코드워드로 선택하도록 상기 선택수단(SW1)을 제어하기 위한 제2선택제어과정을 포함함을 특징으로 하는 디지탈 기록재생장치에 있어서 코드변환제어방법.
- 제9항에 있어서, 상기 코드변환제어방법은 상기 검출과정에서 상기 직류값이 상기 소정의 기준값과 동일하다고 검출된 경우에 전 코드워드에 대한 직류값을 홀딩하는 과정을 더 포함함을 특징으로 하는 코드변환제어방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920015773A KR0141126B1 (ko) | 1992-08-31 | 1992-08-31 | 디지탈 기록재생시스템에 있어서 코드변환제어장치 및 방법 |
US08/111,948 US5371771A (en) | 1992-08-31 | 1993-08-26 | Circuit for calculating DC value in digital recording and reproducing system |
RU93048815/28A RU2145447C1 (ru) | 1992-08-31 | 1993-08-30 | Схема вычисления величины постоянного тока для использования в цифровой системе записи и воспроизведения |
EP93306874A EP0586228B1 (en) | 1992-08-31 | 1993-08-31 | Circuit for calculating DC value in digital recording and reproducing system |
CN93118993A CN1042271C (zh) | 1992-08-31 | 1993-08-31 | 用于在数字记录和重放系统中计算直流值的电路 |
DE69323456T DE69323456T2 (de) | 1992-08-31 | 1993-08-31 | Schaltung zur Berechnung des Gleichstromwertes in einem digitalen Aufzeichnungs-/Wiedergabesystem |
JP5215437A JPH06208766A (ja) | 1992-08-31 | 1993-08-31 | ディジタル記録再生システムにおける直流値計算回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920015773A KR0141126B1 (ko) | 1992-08-31 | 1992-08-31 | 디지탈 기록재생시스템에 있어서 코드변환제어장치 및 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940004608A true KR940004608A (ko) | 1994-03-15 |
KR0141126B1 KR0141126B1 (ko) | 1998-07-15 |
Family
ID=19338799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920015773A KR0141126B1 (ko) | 1992-08-31 | 1992-08-31 | 디지탈 기록재생시스템에 있어서 코드변환제어장치 및 방법 |
Country Status (7)
Country | Link |
---|---|
US (1) | US5371771A (ko) |
EP (1) | EP0586228B1 (ko) |
JP (1) | JPH06208766A (ko) |
KR (1) | KR0141126B1 (ko) |
CN (1) | CN1042271C (ko) |
DE (1) | DE69323456T2 (ko) |
RU (1) | RU2145447C1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2001099287A1 (en) * | 2000-06-22 | 2001-12-27 | Lg Electronics Inc. | Method and apparatus for converting a series of data words into a modulated signal |
KR100445065B1 (ko) * | 1996-09-12 | 2004-11-10 | 주식회사 하이닉스반도체 | 반도체장치제조방법 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3541439B2 (ja) * | 1994-07-08 | 2004-07-14 | ソニー株式会社 | 信号変調方法及び装置、並びに信号復調装置及び方法 |
JP2944895B2 (ja) | 1994-09-02 | 1999-09-06 | 株式会社日立製作所 | 情報再生装置及び情報記録方法 |
US6384996B1 (en) * | 1994-10-31 | 2002-05-07 | Samsung Electronics Co., Ltd. | Insertion of ones and zeroes into I-NRZI modulation for magnetic recording apparatus to facilitate head tracking |
JPH10173537A (ja) * | 1996-12-10 | 1998-06-26 | Sony Corp | 記録信号発生装置用直流バランス値計算回路 |
JP3573978B2 (ja) * | 1998-11-10 | 2004-10-06 | 矢崎総業株式会社 | 符号化方法、及び符号化装置 |
CA2458540A1 (en) * | 2001-09-10 | 2003-03-20 | Koda Investments Limited | Coding method and device |
CN112043242B (zh) * | 2020-08-31 | 2022-11-11 | 中国科学院苏州生物医学工程技术研究所 | 用于oct成像的信号处理方法及系统、存储介质 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5665314A (en) * | 1979-11-02 | 1981-06-03 | Sony Corp | Encoder for binary signal |
US4775985A (en) * | 1987-04-06 | 1988-10-04 | Sony Corporation | Method of dc-free 8/9 nrz coding using a unique sync word pattern |
JPS645231A (en) * | 1987-06-29 | 1989-01-10 | Nippon Denki Home Electronics | 4/5 code conversion system |
EP0310041A3 (en) * | 1987-09-28 | 1990-08-22 | Nec Home Electronics, Ltd. | 8-bit to 9-bit code conversion system and 8/9 converter |
US4876697A (en) * | 1988-06-14 | 1989-10-24 | Eastman Kodak Company | Three-part decoder circuit |
US4988999A (en) * | 1989-04-12 | 1991-01-29 | Nippon Hoso Kyokai | Digital modulation method |
DE69031701T2 (de) * | 1989-09-08 | 1998-03-12 | Fujitsu Ltd | Kodier- und Dekodierschaltung für lauflängenbegrenzte Kodierung |
-
1992
- 1992-08-31 KR KR1019920015773A patent/KR0141126B1/ko not_active IP Right Cessation
-
1993
- 1993-08-26 US US08/111,948 patent/US5371771A/en not_active Expired - Fee Related
- 1993-08-30 RU RU93048815/28A patent/RU2145447C1/ru not_active IP Right Cessation
- 1993-08-31 EP EP93306874A patent/EP0586228B1/en not_active Expired - Lifetime
- 1993-08-31 JP JP5215437A patent/JPH06208766A/ja active Pending
- 1993-08-31 DE DE69323456T patent/DE69323456T2/de not_active Expired - Fee Related
- 1993-08-31 CN CN93118993A patent/CN1042271C/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100445065B1 (ko) * | 1996-09-12 | 2004-11-10 | 주식회사 하이닉스반도체 | 반도체장치제조방법 |
WO2001099287A1 (en) * | 2000-06-22 | 2001-12-27 | Lg Electronics Inc. | Method and apparatus for converting a series of data words into a modulated signal |
Also Published As
Publication number | Publication date |
---|---|
DE69323456D1 (de) | 1999-03-25 |
RU2145447C1 (ru) | 2000-02-10 |
JPH06208766A (ja) | 1994-07-26 |
EP0586228B1 (en) | 1999-02-10 |
DE69323456T2 (de) | 1999-07-22 |
CN1042271C (zh) | 1999-02-24 |
US5371771A (en) | 1994-12-06 |
EP0586228A3 (en) | 1995-10-18 |
KR0141126B1 (ko) | 1998-07-15 |
CN1088341A (zh) | 1994-06-22 |
EP0586228A2 (en) | 1994-03-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940004608A (ko) | 디지탈 기록재생시스템에 있어서, 코드변환제어장치 및 방법 | |
US5303279A (en) | Timer circuit | |
JPS58168347A (ja) | 同期符号検出回路 | |
JPH0775107B2 (ja) | 磁気記録装置の信号再生回路 | |
CA1129101A (en) | Decoder having a true and a complement output | |
EP0594138B1 (en) | Multi-track magnetic signal reproducing apparatus | |
US4700241A (en) | Apparatus for recording and reproducing digital signals | |
EP0343670B1 (en) | Data demodulation apparatus | |
JPS63108566A (ja) | デイジタルミユ−テイング回路 | |
US3623078A (en) | Information handling system especially for magnetic recording and reproducing of digital data | |
JP3352348B2 (ja) | 符号変調回路 | |
JP2870052B2 (ja) | 無音状態検出回路 | |
US5701285A (en) | Optical data reproducing apparatus | |
KR100207422B1 (ko) | 8/10 비트 데이타 변환장치 | |
KR100271442B1 (ko) | 디지탈 재생 등화기의 홀드 제어장치 | |
KR940003158A (ko) | 모터 서보 시스템의 신호 누락 보상 회로 | |
KR940002693A (ko) | Dat시스템에 있어서 데이타 재생회로 | |
KR930005438B1 (ko) | 콤팩트 디스크방식 디코우딩 시스템의 병렬처리 디스크램블 회로 | |
JPH09312063A (ja) | セクタシンク検出回路 | |
SU591915A1 (ru) | Устройство дл магнитной записи с высокой плотностью | |
JPS61156573A (ja) | ディジタル磁気記録再生装置 | |
SU1599891A1 (ru) | Устройство дл воспроизведени цифровой магнитной записи | |
SU1352525A1 (ru) | Устройство воспроизведени цифровой информации | |
JPS59132227A (ja) | アナログ−デイジタル変換装置 | |
JPS583120A (ja) | デ−タ判別回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20040227 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |