KR940002931B1 - 수평 afc 회로 - Google Patents

수평 afc 회로 Download PDF

Info

Publication number
KR940002931B1
KR940002931B1 KR1019910012381A KR910012381A KR940002931B1 KR 940002931 B1 KR940002931 B1 KR 940002931B1 KR 1019910012381 A KR1019910012381 A KR 1019910012381A KR 910012381 A KR910012381 A KR 910012381A KR 940002931 B1 KR940002931 B1 KR 940002931B1
Authority
KR
South Korea
Prior art keywords
horizontal
input
transistor
output
signal
Prior art date
Application number
KR1019910012381A
Other languages
English (en)
Other versions
KR930003706A (ko
Inventor
백동철
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019910012381A priority Critical patent/KR940002931B1/ko
Publication of KR930003706A publication Critical patent/KR930003706A/ko
Application granted granted Critical
Publication of KR940002931B1 publication Critical patent/KR940002931B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/05Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

수평 AFC 회로
제1도는 종래의 회로도.
제2도는 본 발명의 회로도.
제3도는 제2도에 따른 출력파형의 일예도.
본 발명은 텔레비젼 수신기 등과 같은 영상신호 처리장치의 수평편향 회로에 관한 것으로서, 특히 안정한 수평발진 출력을 얻을 수 있는 수평 AFC(Auto Frequency Control)회로에 관한 것이다.
일반적으로 수평편향 회로는 입력되어지는 수평동기 펄스에 동기된 수평동기 펄스를 만들고 증폭하여 수평 출력에 가해서 부하의 수평편향 코일에 수평 톱니파 전류를 흘려 브라운관의 전자비임을 수평 편향하는 동시에 고압 및 기타의 직류전압을 발생시킨다.
상기 수평편향 회로내의 수평 AFC 회로는 수평발진 회로의 발진 주파수를 적절히 제어하여 정산 값으로 유지하기 위한 회로를 말한다.
제1도를 참조하여 종래의 기술을 간략히 설명하면, 비교부(2)는 제 1입력단(IN1)으로 입력되는 수평동기 펄스와 제 2입력단(IN2)으로 입력되어 적분부(4)에 의해 적분되어진 플라이백 트랜스포머(수평 출력변압기라고도 함)의 수평 AFC 신호를 비교하여 차 전압을 출력시킨다. 상기 비교부(2)의 차전압은 LPF(6) 에 의해 적분되어 DC화된후 VCO(8)로 출력된다. 따라서 상기 VCO(8)는 상기 DC전압의 입력에 따라 발진하여 출력단(OUT)으로 전압 제어된 발진 주파수를 출력한다.
상술한 종래의 회로는 많은 트랜지스터를 사용하여 회로를 구성하였으므로 부품의 구성수가 많이 필요하고 많은 트랜지스터의 각각의 특성에 의한 발진출력 특성이 매우 불안정해지는 문제점을 가진다.
따라서 본 발명의 목적은 상기와 같은 문제점을 감안하여 안정한 수평발진 출력을 얻을 수 있는 수평 AFC회로를 제공함에 있다.
상기의 목적을 달성하기 위한 본 발명은 영상신호 처리장치의 수평 AFC 회로에 있어서, 제 1입력단으로 입력되는 수평동기 펄스에 의해 동작되어 전류 루프를 형성하는 제 1비교신호를 출력하는 구동수단과, 제 2입력단으로 입력되는 수평 AFC 신호를 적분하여 소정 기울기 레벨을 가지는 제 2비교신호를 출력하는 입력적분수단과, 상기 제 2비교신호의 제 1상태에서 상기 제 2비교신호에 의해 동작하여 제 1전류량을 출력하고, 상기 제 2비교신호의 제 2상태에서 상기 제 2비교신호에 의해 동작하여 제 2전류량 출력하고 상기 제1 전류량에서 제 2전류량의 차분을 출력하는 차동증폭수단과, 상기 차동증폭 수단의 차분을 적분하여 상기 차분에 대응한 전압레벨을 출력하는 출력적분 수단으로 구성함을 특징으로 한다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제2도는 본 발명의 바람직한 일실시예에 따른 회로도로서, 상기 구동수단에 대응되는 구동부(20)와, 상기 입력적분수단에 대응되는 입력적분부(40)와, 차동증폭부 (100)에 대응되어 변별출력 전압을 적분에 대응된 출력 전압레벨을 출력하는 출력적분부(120)로 구성되어 있다.
상기 구동부(20)는 상기 제 1입력단(IN1)에 연결된 저항(R7~R8) 및 제 5트랜지스터(Q5)로 이루어져 있고, 상기 입력적분부(40)는 상기 제 2입력단(IN2)에 연결된 저항(R4) 및 캐패시터(C2)로 이루어져 있다.
상기 차동증폭부(100)는 제1~제 4트랜지스터(Q1~Q4) 및 저항(R1,R2)으로 구성되어 있는데, 전원전압(VCC)에 각각의 연결된 제1, 2트랜지스터(Q1,Q2)의 에미터가 접속되어 있고, 상기 제1, 2트랜지스터(Q1,Q2)의 베이스가 공통으로 접속된다. 상기 제1, 2트랜지스터(Q1,Q2)의 콜렉터는 제3, 4트랜지스터(Q3,Q4)의 콜렉터에 각각 접속되어 있고 에미터가 공통 접속된 상기 제3, 4트랜지스터(Q3,Q4)의 베이스는 각각 입력 적분부(40) 및 기준전압(Vref)에 접속된다. 그리고 상기 공통접속된 제1, 3트랜지스터 (01,03)의 콜렉터와 공통접속된 제1, 2트랜지스터(Q1,Q2)의 베이스는 라인으로 연결되어 있다.
상기 출력 적분부(120)는 캐패시터(C3~C4) 및 저항(6)으로 구성되어 있으며 공동 접속된 상기 제2, 4트랜지스터(Q2,Q4)의 콜렉터에 접속되어 있다.
제3도는 상기 제2도에 따른 출력 파형의 일예도로서, (300)은 상기 입력적분부(40)의 출력 파형을 나타낸 것이고 (301)은 상기 구동부(20)의 제 1입력단(IN1)의 수평동기 펄스를 나타낸 것이고 (302)는 상기 차동증폭부(100)의 라인(101,102)의 출력전압을 나타낸 것이다.
이하 본 발명을 상술한 구성에 의거 제2도 및 제3도를 참조하여 동작의 일실시예를 상세히 설명한다.
본 발명은 수평 발진을 안정하게 하기 위하여 차동증폭부(100)를 필수적으로 마련하고 있다. 제 2입력단(IN2)으로 입력되는 수형 AFC 신호는 저항(R4) 및 캐패시터(C2)에 의해 적분되고, 캐패시터(C1)을 거쳐 제3도의 (300)파형으로 변환된다. 상기(300) 파형은 차동증폭부(100)의 제 3트랜지스터(Q3) 및 제 4트랜지스터(Q4)이 베이스에 인가된다.
상기 제 4트랜지스터(Q4) 및 제3트랜지스터(Q3)를 기본으로하는 차동증폭부(100)의 동작을 살피면, 구동부(20)의 제 5트랜지스터(Q5)가 턴온될 때 정전류원(30)의 전류가 상기 제 5트랜지스터(Q5)의 콜렉터로 인가됨으로서 상기 차동증폭부(100)가 동작함을 알수 있다. 즉, 상기 제 5트랜지스터(Q5)의 베이스에 상기 제 1입력단(IN1)의 수평동기 펄스가 인가되어져야 함을 할 수 있다. 여기서 상기 수평동기펄스는 영상신호로부터 동기검출되어진 수평동기 펄스이다.
따라서 상기 제3,제 4트랜지스터(Q3,Q4)의 베이스에 상기(300)파형이 인가되고 상기 제 5트랜지스터(Q5)의 베이스에 상기 (301)파형이 인가되면, 상기 제 3트랜지스터(Q3)와 상기 제 2트랜지스터(Q2)의 콜렉터 연결점의 라인(101,102)에는 (302)파형과 같은 전류가 출력된다. 제3도를 참조하여 설명하면, 제3도의 수평동기 펄스( 301)가 적분된 출력 파형(300)의 중심축(X,Y,Z)을 중심으로 하여 입력됨에 따라 제3,제 4트랜지스터(Q3,Q4)와 제 5트랜지스터(Q5)의 동작 타이밍이 달라진다.
상기(301)파형의 X축 성분의 수평동기 펄스가 입력되면(302)파형의 X축 성분과 같이 상기 라인(101)의 전류가 상기 라인(102)의 전류보다 크게됨을 알 수 있으면서 Y축 성분과 같이 입력라인, 상기 라인(101)의 전류와 상기 라인(102)의 전류가 같아지게 된다. Z축 성분의 수평동기 펄스가 입력되면 라인(101)의 전류가 라인(102)의 전류보다 적게됨을 알 수 있다.
상기 제 1입력단(IN1)으로 입력되는 수평동기 펄스에 따라 제 5트랜지스터 (Q5)가 동작하므로 상기 (302)파형의 X,Y,Z 성분의 전류가 각기 그에 대응되어 출력됨을 알 수 있다.
따라서 상기 출력적분부(120)의 접속점(Va)의 출력 전압은 상기 전류의 양에 따라 적분되고 그에 대응하는 직류레벨을 전압제어 발진기(VCO)로 인가되므로, 전압제어 발진기(VCO)는 이 직류레벨 값으로 안정한 수평발진을 할 수 있게 되는 것이다. 따라서 출력 적분부(120)는 상기 접속점(Va)의 전압 출력이 시간에 따라 안정될 수 있도록 적분 작용을 한다. 또한 상기 차동증폭부(100)을 동작시키기 위해서는 상기 제 1-2트랜지스터 (Q1-Q2)에 에미터에 전원전압을 인가해 주어야 하며, 상기 제3-4트랜지스터(Q3-Q4)의 베이스에 기준전압(Vref)를 인가하는 것이 중요하다.
상술한 바와같이 본 발명은 차동증폭부(100)를 사용하여 안정한 수평 발진 출력을 얻을 수 있는 이점이 있으므로 종래에 비해서 부품의 수가 감소되며 회로의 신뢰성을 향상시킬 수 있는 장점이 있다.

Claims (5)

  1. 영상신호 처리장치에서 수평동기 펄스와 수평 AFC 신호를 입력하여 VCO로 직류전압을 출력하는 수평 AFC 회로에 있어서, 제 1입력단으로 입력되는 상기 수평동기 펄스에 의해 동작하여 제 1비교신호를 출력하는 구동수단과, 제2입력단으로 입력되는 상기 수평 AFC 신호를 적분한 기울기를 가지는 제 2비교신호를 출력하는 입력적분수단과, 상기 제 1비교신호와 제 2비교신호의 차분에 대응하는 신호레벨을 증폭 출력하는 차동증폭수단과, 상기 차동증폭수단에서 차분 증폭된 신호레벨을 적분하여 상기 차분 증폭된 신호레벨에 대응한 직류전압을 상기 VCO로 출력하는 출력적분 수단으로 구성함으로 특징으로 하는 수평 AFC 회로.
  2. 제1항에 있어서, 상기 구동수단은 상기 제 1입력단(IN1)에 연결된 저항(R7,R8) 및 제 5트랜지스터(Q5)로 구성함을 특징으로 하는 수평 AFC 회로.
  3. 제2항에 있어서, 상기 입력적분수단은 상기 제2입력단(IN2)에 연결된 저항(R4) 및 캐패시터(C2)로 구성함을 특징으로 하는 수평 AFC 회로.
  4. 제3항에 있어서, 상기 차동증폭수단은 전원전압(VCC)에 각각의 에미터가 연결되고 각각의 베이스가 공통 접속된 제1,2트랜지스터(Q1,Q2)와, 제 1트랜지스터(Q1)의 콜렉터 및 상기 공통 접속된 제1,2트랜지스터(Q1,Q2)의 베이스에 콜렉터가 연결되며 상기 입력적분수단 및 기준전압(Vref) 인가단에 베이스가 접속된 제3트랜지스터(Q3)와, 제2트랜지스터(Q2)의 콜렉터 및 상기 출력적분수단에 콜렉터가 접속되고 상기 기준전압(Vref) 인가단에 베이스가 접속되며 제3트랜지스터(Q3)의 에미터에 에미터가 접속되어 상기 구동수단에 라인 연결된 제 4트랜지스터(Q4)로 구성함을 특징으로 하는 수평 AFC회로.
  5. 제4항에 있어서, 상기 출력적분 수단은 캐패시터(C3,C4) 및 저항(R6)으로 구성됨을 특징으로 하는 수평 AFC회로.
KR1019910012381A 1991-07-19 1991-07-19 수평 afc 회로 KR940002931B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910012381A KR940002931B1 (ko) 1991-07-19 1991-07-19 수평 afc 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910012381A KR940002931B1 (ko) 1991-07-19 1991-07-19 수평 afc 회로

Publications (2)

Publication Number Publication Date
KR930003706A KR930003706A (ko) 1993-02-24
KR940002931B1 true KR940002931B1 (ko) 1994-04-07

Family

ID=19317519

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910012381A KR940002931B1 (ko) 1991-07-19 1991-07-19 수평 afc 회로

Country Status (1)

Country Link
KR (1) KR940002931B1 (ko)

Also Published As

Publication number Publication date
KR930003706A (ko) 1993-02-24

Similar Documents

Publication Publication Date Title
US4494080A (en) Voltage-controlled oscillator with independent gain and frequency controls
JPH0229169A (ja) 広帯域ab級crt陰極ドライブ回路
JP2716495B2 (ja) 画像管用の偏向回路
KR940002931B1 (ko) 수평 afc 회로
US5534757A (en) Amplifying circuit for dynamic focus
KR100273486B1 (ko) 톱니파발생회로를 갖는 간단한 자동집속조정회로
KR100291237B1 (ko) 클램프 회로
KR100481770B1 (ko) 편향장치용방해신호제거톱니파발생기
US4791325A (en) Class B clamp circuit
EP0455146B1 (en) Parabolic voltage generating circuit
US4709204A (en) Limiter circuit
JP3089021B2 (ja) 垂直偏向用鋸歯状波発生回路
JPS58103207A (ja) 増幅器の電源供給回路
MXPA97002301A (en) A sierra tooth generator with rejection alteration design for a device apparatus
JP2931713B2 (ja) クランプ回路
WO1982002299A1 (en) Horizontal oscillator
KR100195737B1 (ko) 모니터의 afc펄스를 이용한 비디오 클램프펄스 발생회로
JP3271078B2 (ja) ゲインコントロール回路
JPS5919474Y2 (ja) Afc回路等の位相比較回路
JP2540849B2 (ja) 映像信号処理回路
JPH0477082A (ja) 自動カットオフ制御回路
JPH11155078A (ja) 垂直偏向波形発生器
JPH02154584A (ja) パルス混合装置
JPH02154574A (ja) 水平位置補正回路
JPS6331211A (ja) 鋸歯状波発生回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980327

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee